首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 31 毫秒
1.
夏辉  车国轮 《微处理机》2006,27(2):55-57
结合现代导航技术发展的特点,设计了一种基于DSP的捷联惯性导航计算机。该导航计算机采用DSP+单片机的双CPU体系结构,DSP主要负责数据计算而单片机主要负责I//O操作。单片机与DSP共享DSP的总线和外部存储器,完成双CPU之间的数据交换。为避免单片机I//O操作时干扰DSP子系统,通过CPLD为单片机扩展双总线。  相似文献   

2.
孟武胜  何立力  黄鸿 《测控技术》2007,26(11):42-44
基于PCI接口的ARINC629数据通信卡,由三大模块组成.通信卡与ARINC629总线接口模块包括终端接收、发送、协议及串行接口单元.通信卡子系统处理器和存储器模块用于在工作流程的不同时段,对通信卡数据线的控制主体进行分配.PCI总线接口模块则负责对存储器的访问和对单片机的I/O控制.  相似文献   

3.
航天计算机各子系统中处理器和I/O设备性能不断提高,而处理器数据处理速度和I/O设备数据传送速度差距相当大,用较慢的串行总线将处理器与I/O设备直接相连的通信方式是系统内部通讯速度的瓶颈。为了解决这个问题,国外航天科技人员将CompactPCI或VME总线作为局部总线,引入到航天计算机中。本课题将PCI协议和PCI控制器作为研究对象、EDA工具作为研究手段、PCI控制器内部存储器的EDAC设计作为研究目标,探讨PCI总线航天应用的可行性和必要性,开展PCI总线航天应用研究。  相似文献   

4.
混合动力汽车总成控制器接口设计   总被引:2,自引:2,他引:0  
汽车总成控制器是混合动力汽车的控制枢纽,介绍一个基于Intel 80C196KC的混合动力汽车总成控制器的硬件接口设计,系统包括存储器模块、A/D模块、D/A模块、I/O模块以及RS232串行通信接口的电路设计。单片机外部总线采用明动态切换方式,串行通信采用MAX232集成器件,实验结果表明,该控制器具有较高的数据处理性能和可靠性,硬件接口设计合理,响应速度快,满足实验台架的控制要求。  相似文献   

5.
UNI/O总线是Microchip公司开发的一种创新型单I/0总线。本文分析了该总线的特点和通信原理,以11XXX系列EEPROM存储器的应用为例,详细介绍了UNI/O从器件与单片机的接口技术,给出了硬件连接电路和存储器读写操作的程序流程。  相似文献   

6.
提出了一种在分布式控制系统(DCS)中采用"滑动窗口"机制提高数字量(开/关量)输入(DI)信号分辨率的方法。PROFIBUS现场总线为主从轮询访问机制,要支持更多的I/O设备,会导致总线轮询周期过长,从而降低DI信号的采集分辨率。为在更多的I/O设备下保持DI的采集分辨率,通过延长DI模块对采集数据的保持时间,使之大于总线轮询周期,能够满足DI信号高分辨率的要求,同时也能为传统的DI信号增加更丰富的数据信息,并提高DI模块的性能。  相似文献   

7.
总线(BUS)是在微机系统中广泛采用的一种技术。总线是一组信号线,是在多于两个模块(子系统或设备)间相互通讯的通路。 自从微型计算机问世以来,人们就感到用模块来组装系统的好处,因而实现模块间联接的底板总线就发展起来。按统一标准总线规范设计的各种CPU模块、存储器模块、I/O模块可以相互替代与组合,给系统设计者带来了极大的方便,亦便于实现系统的扩展、维护。 作为总线标准存在两种情况。一种是被国际工业界广泛支持的总线,它们往往是某公司发展自己的微机系统时所采用的一种总线,而其他公司都按该总线规范开发相配套的产品并进入市场。第二种是由国际权威机构或多家大公司联合制订的总线标准。二者的差别在于前者是先有产品后有标准,如IBM—PC机上  相似文献   

8.
基于ATmega88的USART多处理机通信   总被引:1,自引:0,他引:1  
单片机接口技术发展的一个趋势是:由并行外围总线接口向串行外围总线接口转变。USART全称是通用同步异步收发器,它是一种单片机外设模块,该资源常用于CPU与较远距离的设备进行通讯。USART接口可以用作同步传送或异步传送,是工业通信中的一种标准接口,而且USART串行接口外围扩展技术具有方便灵活、电路系统简单、占用I/O口资源少等特点。文章所实现的USART多处理机通信,通过地址和数据两种命令格式进行交互,此通信系统可以用作设备控制总线,方便灵活地控制外围设备。  相似文献   

9.
启示     
《自动化信息》2004,(1):42-42
NI的新型工业数字输入/输出(I/O)模块以最优惠的价格为您提供超强的功能,它适用于各种工业控制和制造测试应用,如工厂自动化、嵌入式机器控制和生产线验证等。它具有大电流驱动和隔离特性,您可直接将此数字I/O模块连接到各种工业传感器和执行器上。这款新型NI数字I/O设备的整个设计采用当前最先进的硬件技术,为那些需要易用性、高可靠性和优异性能的应用提供各种创新功能。所有的工业数字I/O模块都充分利用最新的NI-DAQ7.1软件。NI-DAQ7.1包括了NI-DAQmx技术(最新DAQ驱动),通过许多诸如NI数据采集助手(DAQ Assistant),自动代码生成和高性能多线程技术来加快开发进程。  相似文献   

10.
单片机和液晶显示驱动器串行接口的实现   总被引:5,自引:0,他引:5  
文章介绍了用串行方式来实现微处理器控制液晶显示驱动器的方案。该方案通过程序设计利用MCU的I/O端口去模拟串行总线。从而实现了控制LCD的目的,并介绍了液晶显示模块LCM128645ZK的性能特点,以AT89C2051为例给出了2线串行接口的硬件电路和控制程序。  相似文献   

11.
该文从应用角度叙述了常规的液晶显示模块YM19264C的结构特点和基本功能,并在YM19264C和ARM嵌入式微控制器LPC2214时序分析的基础上,讨论了ARM嵌入式微处理器LPC2214与点阵液晶显示模块组成的硬件电路的设计方法,设计了以I/O模拟总线连接液晶模块和外部存储器接口扩展液晶模块两种应用电路,而且对两种接口方式下的程序设计进行了分析,同时,给出了屏幕显示不正常时一个简单的解决办法。  相似文献   

12.
傻博士信箱     
我在计算机资料上常看到DMA与DMAC这样的术语,能否详细解释一下什么是DMA与DMAC? DMA(Direct Memory Access)即直接存储器存取方式,是计算机主机与外设间交换数据的一种控制方式(又称一种I/O控制方式)。 首先回顾一下各种I/O控制方式,由此可以看出DMA方式的优点所在。 (1)最早的I/O控制方式是程序控制方式。最原始的方法是所谓无条件传递方式,即在程序假设外围设备已处于可正常工作状态下,直接执行输入输出  相似文献   

13.
邓家荣 《福建电脑》2009,25(5):165-165
DMA是微机在存储器和I/O设备之间建立数据通道,I/O设备和存储器通过该通道直接交换数据,不经过CPU的干预,实现内存与外设或外设与外设的快速数据传送。当DMA管理系统被破坏后,将影响到正常的数据传送。本文从剖析8237A—DMA控制器芯片的工作方式入手,程序实现其再初始化,恢复DMA工作。  相似文献   

14.
新型非易失相变存储器PCM应用研究   总被引:1,自引:0,他引:1  
并行I/O技术有效优化了I/O性能,但对访问延迟却难以控制.相变存储器(phase change memory,PCM)作为一种SCM(storage class memory),具有非易失性、随机可读写、低延迟、高吞吐率、体积小和低功耗的特点,为I/O性能优化提供了最直接有效的途径.研究了PCM的特性与存在的问题,总结了目前PCM的应用研究进展,针对高性能计算中的并行I/O问题,提出了一种基于相变存储器PCM的层次式并行混合存储模型,能够有效提高并行文件系统元数据服务效率和并行I/O吞吐率.  相似文献   

15.
王杰 《办公自动化》2004,(12):47-48
在计算机中,系统资源包括中断请求(IRQ)线路、直接存储器存储(DMA)通道、输入/输出(I/O)端口和内存地址。当将相同的系统资源分配给两个或多个设备时,就会发生硬件冲突,发生冲突的硬件设备将无法正常工作。以下的方法能够帮助大家解决硬件冲突。  相似文献   

16.
1设计思想MC-51系列单片机对程序存储器的基本寻址能力最大为64kb,这时共需要16根地址线,其中低8位由PO口提供,高8位由P2口提供。若欲寻址更大的存储空间,直接的方法是增加地址线,每增加一条,寻址空间扩大一倍。但是由于单片机的I/O资源有限,靠增加地址线来扩展存储空间,势必会削弱单片机的I/O功能。笔者介绍的是一种在不增加地址线的前提下,通过向8751单片机的内部EPROM写人几条简单指令,来实现外部程序存储器超64kb的扩展方法。其基本思想是将8751单片机的4kb内部EPROM和要扩展的各64kb(实际上只用60kb)外部程序存…  相似文献   

17.
为了实现控制器与I/O模块之间的数据实时、可靠传输,设计并实现了一种基于现场可编程门阵列(FPGA)的控制系统高速冗余输入/输出(I/O)总线。其物理层采用多点低压差分信号标准。因此,该总线具有高实时性、高吞吐率和易扩展等特点。控制器通过A/B总线交替实现与I/O模块的通信,实时监测链路状态并采集I/O模块数据。利用非实时时隙,可以实现I/O模块对时、内存监视等非实时报文的控制。控制器ARM芯片运行QNX实时操作系统,通过直接内存存取(DMA)把需要与I/O通信的报文传输给FPGA。FPGA接收到报文后进行解析,并在报文末尾自动填入循环冗余校验(CRC)码和帧尾标志。FPGA接收到I/O模块反馈的数据后进行循环冗余校验:校验通过则填入对应模块接收缓冲区;校验错误则在相应I/O模块的寄存器填入循环冗余校验错误标志,以减轻ARM芯片的负载。该基于FPGA的高速冗余I/O通信总线,在实际应用中取得了很好的使用效果。  相似文献   

18.
基于USB技术的通用I/O控制和数据传输模块设计   总被引:5,自引:0,他引:5  
通用串行总线(USB)是一种新型的计算机总线接口规范,本文简要介绍了其特点,并使用AN2131QC芯片开发了专用模块,实现了通用数字I/O控制和批量数据传输,使计算机与外部设备进行快速、便捷、可靠的数据传输和设备通信。此外还详细介绍了系统硬件设计、固件开发、驱动开发和应用程序的编写。  相似文献   

19.
在工业过程控制领域,为了提高系统的可靠性与稳定性,一般都进行冗余设计。因此,设计了一种动态可配置的冗余I/O模块系统,包括控制器、I/O底座、I/O模块和通信总线。其中,冗余通信总线集成在I/O底座中,I/O模块可通过热插拔插入I/O底座。控制器对I/O模块进行配置,可设置成单模块运行或冗余模块运行,并把设置模式下发给I/O模块。I/O模块初始化为"初始化"运行方式。当接收到控制器下发的是冗余运行方式时,I/O模块进行状态决策,决策出主I/O模块和备I/O模块,并把决策结果反馈给控制器。备I/O模块周期性地监视主I/O模块状态,当发现主I/O模块丢失或故障等级高于本身时,则发送命令给对方,让其切换为备I/O模块,当前备I/O模块主动升级为主I/O模块。该方法通过高速通信的方式,实现了主备I/O模块的决策。  相似文献   

20.
本文介绍一种多微处理机系统的方案。它是通过一条处理机间总线把五台微处理机模块以紧耦合方式连接起来。通过硬件轮流优先电路的裁决逻辑来实现处理机间总线的争用。每台微处理机模块包括专用存储器和共享本地存储器。本系统的主要特点是一台处理机模块可以通过处理机间总线访问另一台处理机模块的共享本地存储器。本系统主要采用硬件方法,而尽量简化软件。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号