首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 78 毫秒
1.
基于CPLD的面阵CCD图像传感器驱动时序发生器设计   总被引:1,自引:0,他引:1       下载免费PDF全文
陈学飞  汶德胜  王华 《电子器件》2007,30(3):883-885,889
在分析FTT1010-M型面阵CCD图像传感器驱动时序关系的基础上,设计了可调曝光时间的面阵CCD图像传感器驱动时序发生器.选用CPLD器件作为硬件设计平台,使用VHDL语言对驱动时序发生器进行了硬件描述.采用Quartus II对所设计的驱动时序发生器进行了功能仿真,并针对ALTERA公司的EPM7160SLC84-10进行了RTL级仿真及配置.系统测试结果表明,所设计的驱动时序发生器不仅可以满足面阵CCD图像传感器的驱动要求,而且还能够调节其曝光时间.  相似文献   

2.
选用Kodak公司生产的大面阵行间转移型CCD(电荷耦合器件)芯片KAI-2093作为数码摄像机的图像传感器,介绍了其内部结构和工作原理,探讨了基于可编程逻辑器件FPGA用于对CCD驱动电路设计的方法和实现途径。基于KAI-2093的驱动时序和VHDL语言,给出了部分驱动时序的程序。结果表明本设计各项参数及指标均符合实际工作需要。此方法也可适用于其他类型的CCD驱动电路的设计。  相似文献   

3.
线阵CCD驱动器设计新方法   总被引:7,自引:0,他引:7  
本文简述了可编程逻辑器件的性能特点,介绍了一种可用编程逻辑器件设计线阵CCD驱动器的新方法。  相似文献   

4.
为实现对面阵CCD的驱动,采集实时图像,设计了电源驱动和数据转换系统。系统采用复杂可编程逻辑器件(CPLD)对一款薄型背照式面阵CCD进行驱动。使用Verilog硬件描述语言(HDL)编写CPLD控制模块,控制CCD的信号采集、信号转移和信号传输。根据CCD的数据手册,设计CCD所需的电源,以便对其进行驱动。利用A/D芯片中的相关双采样(CDS)特点,对输出的视频信号进行处理,过滤视频信号中的复位噪声和1/f等低频噪声,提高系统的信噪比。该系统采用CPLD作为核心控制器件,充分利用了CPLD高速并行且"可编程"的特点,和CCD对环境变化的高度敏感,使得信号采集和传输的速率均较快,且输出视频信号稳定。  相似文献   

5.
基于CPLD的高速面阵CCD驱动电路设计   总被引:6,自引:0,他引:6  
着重介绍了基于CPLD来设计产生高速面阵IA-D1CCD芯片复杂驱动时序和整个CCD相机的电子系统控制逻辑时序。同时采用CCD视频处理专用集成芯片处理CCD输出信号,提高了图像信噪比,改善了图像质量。使用结果表明:该硬件电路结构简单、成本低廉、可靠性高、功耗较低,并满足了工程项目小型化的要求。  相似文献   

6.
基于线阵CCD的微型光谱仪的研制   总被引:2,自引:1,他引:2  
为了满足环境污染检测等工业实际应用的需要,便于系统的集成、降低成本,研制了基于CCD芯片的微型光谱仪,重点介绍了仪器的光学和电子学设计。光学系统采用了非对称交叉式Czerny-Turner分光结构,使用线阵CCD为光探测元件;电子学设计部分结合单片机智能化控制的特点和复杂可编程逻辑器件时序准确、可编程的优点实现了高效、灵活的光谱数据采集。 CCD光谱仪的性能测试表明,该光谱仪光谱覆盖范围为350 nm - 780 nm,光谱分辨率达到了0.6 nm,信噪比近500。  相似文献   

7.
本文介绍了线阵CCD的时序逻辑,分析了时序发生器的组成原理及工作过程,并详细论述了基于ispLSI1016、利用Synario对CCD时序发生器进行的设计、编译,且进行了功能仿真。  相似文献   

8.
目前采用高分辨率全帧CCD FTF4052作图像传感器的航拍相机帧频一般不超过1 f/s,不能满足高帧频应用.文章对FTF4052基本驱动电路进行了改进,利用CCD四个输出放大器进行同时输出,使最高帧频达到了3.4 f/s.介绍了四路输出时CCD驱动时序、前端处理电路、直流偏置电路、接口电路等的设计.改进后的驱动电路能满足多种航拍相机的应用要求.  相似文献   

9.
介绍了一种基于面阵CCD与CPLD的位移实时测量方法,它利用光学成像原理测定位移并实时显示,解决了用现行其他电测法对被测物体位移长期测量过程中的时间温度漂移问题。另外一方面,光学测量具有重复性好、滞后小的优点,所以测量精度高。调节CCD镜头放大倍数,既适用于近距离观测又适用于远距离观测,应用前景十分广泛。  相似文献   

10.
介绍了时间延迟积分(TDI)技术的基本概念,TDI CCD芯片的结构,并在此基础上给出了利用TDI CCD芯片进行相机设计的总体方案。  相似文献   

11.
设计并实现了一种基于EP3C40型FPGA的可编程片上系统(SOPC)嵌入式系统的CCD摄像机,使用FPGA完成CCD的驱动时序产生、数字图像统计处理、串口通讯、自动调光及自动增益、快速调光等控制功能.该摄像机具有高灵敏度、低噪声的特点,能适应外界光照条件的快速变化,适用于军事装备、科研以及监控等领域.  相似文献   

12.
李瑛  高伟  宋宗玺 《现代显示》2009,20(6):62-64
讨论了影响CCD相机辐射测量性能的因素及进行辐射定标所采用的方法。在已建立的实验装置上,对CCD相机进行了辐射定标实验,实验结果证明了所采用的方法,是一种有效的辐射定标方法。  相似文献   

13.
基于FPGA/SOPC架构的面阵CCD图像采集系统的设计   总被引:1,自引:1,他引:0  
张传胜 《液晶与显示》2011,26(5):636-639
针对交通和监控等行业对面阵CCD图像采集系统小型化与低功耗的需求,设计了一种基于FPGA架构的面阵CCD图像采集系统。系统利用FPGA作为视频信号采集控制模块、利用FPGA内建NiosⅡ软核微控制器作为图像处理单元,并利用μC/OS-Ⅱ实时操作系统对多个任务进行管理。该系统扩展灵活,可以满足小型化与低功耗的要求。  相似文献   

14.
为降低某线阵CCD相机因屡次调试而被损坏的风险,对相机的特性和时序进行了分析,设计了一种基于现场可编程门阵列(FPGA)的CCD相机模拟器.整个系统以FPGA作为核心器件,在FPGA内部开辟一片ROM,里面存放一幅标准图像的灰度值,在像素时钟的下降沿输出灰度值,并对像素时钟进行计数,产生外加行同步信号和行有效信号.仿真结果显示,此线阵CCD相机模拟器模拟过程符合实际相机的输出时序要求.模拟器的设计缩短了工程上的调试时间,为后期的采集和存储等处理提供了保证.  相似文献   

15.
基于FPGA的面阵CCD驱动及快速显示系统的设计实现   总被引:2,自引:0,他引:2  
张传胜 《液晶与显示》2012,27(6):789-794
为了实现面阵CCD传感器采集的数据在TFT液晶屏上的快速显示,提出一种基于现场可编程逻辑门阵列(FPGA)的快速显示系统。利用FPGA构建软核处理器(NiosII),采用专用IC模块AD9929作为CCD驱动与处理芯片,并依据TFT液晶屏和芯片AD9929的接口时序设计驱动电路,利用DMA技术实现采集数据的快速显示。电路的测试结果表明,利用该方法可以把面阵CCD传感器采集的数据快速显示在TFT液晶屏上,在工业现场监视场合具有广泛的实用性。  相似文献   

16.
傅平 《压电与声光》2004,26(1):72-75
对帧转移型CCD的结构进行分析,研究了造成垂直拖尾的原因,找到解决问题的方法。在摄像机系统中运用数字处理技术,实时地降低了垂直拖尾对图像的影响。  相似文献   

17.
针对e2v公司的CCD67 Back Illuminated NIMO型CCD,对其驱动能力进行详细的分析;选用LM117T和LM317T设计CCD所需的偏置电压;DS0026来完成设计CCD驱动器;AItera公司的可编程逻辑器件EPF10K30RI240-4来设计CCD的驱动时序.实验结果表明,设计的CCD驱动电路可以满足CCD的各项驱动要求.  相似文献   

18.
两线阵立体测绘CCD相机光学系统设计   总被引:3,自引:0,他引:3  
为使嫦娥二号卫星CCD立体相机在100km高度的圆轨上能够获取地元分辨率力为7m的图像,设计了一种两线阵立体测绘CCD相机光学系统。介绍了两线阵立体测绘相机的工作原理。根据卫星总体的指标要求,对光学系统的主要参数进行了详细计算,确定系统的焦距为144.4mm,视场角为42°,相对孔径为F/9,光谱范围为450~520nm。光学系统采用6组7片型消畸变复杂化的双高斯结构形式,在50lp/mm奈奎斯特空间频率下平均调制传递函数为0.67。给出了嫦娥二号卫星CCD立体相机在100km高度的首轨图像和极区图像,图像清晰、层次丰富,表明该光学系统能满足任务要求。  相似文献   

19.
基于FPGA的全帧型面阵CCD航空相机像移补偿   总被引:1,自引:1,他引:0  
任航 《半导体光电》2011,32(5):740-744
通过对全帧型面阵CCD像移补偿时序的分析,利用FPGA作为像移补偿时序发生器,设计了其驱动系统。以全帧型面阵CCD芯片FTF4052M为例,给出了利用FPGA作为像移补偿时序发生器的设计方法,并完成了像移补偿时序电路的软件仿真及其硬件电路测试,在实际CCD成像中验证了像移补偿效果。实验证明该方法能够实现全帧型CCD相机的像移补偿。  相似文献   

20.
基于 Camera Link 接口的高帧频数字图像采集显示系统   总被引:3,自引:0,他引:3  
设计了基于 FPGA 的嵌入式图像采集显示系统,并对该系统采用的接口协议、匹配端口和软硬件架构进行了研究.给出了系统各个功能模块的设计方法,对系统中接口模块的信号时序和图像数据缓存处理架构进行了软件编写及仿真.实验结果表明:满足了降低成本、节约空间、提高系统稳定性和工作带宽的要求.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号