共查询到20条相似文献,搜索用时 281 毫秒
1.
2.
《电脑编程技巧与维护》1998,(12)
新技术追踪四通利方尝试全新销售方式等……………………………………(1.3)方正飞扬开展’V2.O新版本测试活动等…………………………(z.3)微软Inter·net全线产品亮相等……………………………………(3.4)Dell推出全新333MHz Pentium I系统等……”………………’(4.4)Intel即将发售400MHz P l芯片等………………………………(5.4)Hi/fn一芯三用等…………………………………………………(6.4)Intel即将发售400MHz P l芯片等………………………………(7.4)Adobe推出ImageReadyl.O等……………………………………(8.4)INPRISE公… 相似文献
3.
曲英杰 《计算机工程与应用》2006,42(28):95-97,104
可重构加密处理器是采用可重构体系结构设计而成的,用于对数据进行加/解密处理的集成电路芯片,它能够灵活、快速地实现多种不同的密码算法。可重构加密处理器由控制模块和加密/解密处理模块两大部分组成,其中,控制模块用于控制加密/解密程序的装载、存储和执行,加密/解密处理模块用于在控制模块的驱动下对数据进行加密/解密处理。文章提出了可重构加密处理器的控制模块的设计方法。 相似文献
4.
针对目前的国际形式和各方面对核心芯片的国产化需求,Hi3559AV100作为一款强大SoC芯片,具有卓越的图像处理能力,在各种视频传输和智能处理方面应用越来越广泛.然而国产PHY芯片的I/O电平推荐为2.5 V,无法直接和海思的RGMII接口对接,本文利用FPGA的BANK供电灵活性设计了 Hi3559AV100+FP... 相似文献
5.
提出了一种智能家居控制系统,该系统基于自主加密芯片,包括控制单元、加密芯片和连接单元。控制单元用于连接控制终端以接收来自控制终端的指令和数据,连接单元用于连接智能家居设备终端以输出控制指令。加密芯片用于将控制单元接收的来自控制终端的指令及数据加密后发送至连接单元。加密芯片由主控芯片和与之连接的算法协处理单元组成,算法协处理单元采用FPGA芯片,为主控芯片提供加密算法。通过在家居中设置不同类型的密钥对,并根据用户需要选择相应的密钥进行加密,从而保证了密钥的保密性和完整性。该智能家居控制系统采用基于自主加密芯片的技术,实现了更加多样化的加密算法,从而显著提升了系统的安全性。 相似文献
6.
高速、可配置RSA密码协处理器的VLSI设计 总被引:2,自引:1,他引:1
通过算法级分析和对比RSA原始算法以及改进型模幂模乘算法,提出了一种双重流水线结构的RSA密码协处理器体系结构,该结构具备高速、可配置性能·基于该体系结构,可以根据不同的用户需求,方便地设计出支持各种速度和密钥长度的RSA密码处理器·该体系结构尤其适用于设计高速、高位宽RSA密码芯片;同时其可配置性能也可以满足低速、高位数、高安全性RSA系统的市场需求·另外,基于该体系结构设计的RSA加密IP,非常适合SoC的芯片设计·最后,基于该体系结构设计了一款高速1024b RSA密码加密芯片,采用0·18μm标准单元库设计,实现结果显示,芯片在150MHz时钟频率下能完成每秒5000次1024b RSA加密运算,是国内同类产品中速度最快的· 相似文献
7.
为了满足日益提高的通信安全需求,缩短实时加解密处理的时间,提出了一种利用CPRSC~V~,沌伪随机序列)加密算法,实现基于FPGA(现场可编程门阵列)的加解密芯片的算法设计.利用FPGA的并行流水线达到了DSP不能达到的处理速率和实时效果.该系统采用RAM分布式存储方式代替寄存器和case选择语句,减少资源利用率的同时获得最高lOOMbps全双工加解密速率,满足当今对加密芯片越来越高的速率要求.该加密芯片可用于对语音、图像以及视频等的加密. 相似文献
8.
针对IC卡芯片在数据加密标准(DES)加密运算过程中的功耗泄露问题,利用IC卡芯片的旁路功耗攻击方法,分析IC卡芯片在加密工作时的功率消耗特性,采用基于S盒输出的功耗区分函数,提出一种新的差分功耗分析(DPA)和相关性分析方法.通过Inspector平台对某款IC卡芯片的DES加密运算进行DPA攻击测试,破解DES加密密钥,结果验证了该方法的正确性. 相似文献
9.
设计一种安全与便捷均衡的蓝牙SIM型智能IC卡产品.该产品以国密安全芯片为控制核心,结合蓝牙芯片和三轴地磁传感器,将各模块封装成蓝牙SIM型智能IC卡硬件形态,可直接嵌入到手机卡槽内,实现便捷使用.该方案符合智能IC卡检测规范,可为移动应用App提供安全、便捷的数字签名与信息加密服务.所设计的产品支持安卓和iOS两大主... 相似文献
10.
基于DSP的3DES加密系统的设计与实现 总被引:2,自引:1,他引:1
针对目前通用计算机实现的加密算法速度有限,而专用加密芯片的开发成本较高、开发周期相对较长的现状,采用数字信号处理器(DSP)设计了一种新型的加密系统;该系统采用TI公司高速浮点型DSP芯片TMS320C6713实现了3DES(Triple Data EncryptionStandard)加密算法;并采用CY7C68001 USB2.0接口芯片完成了DSP与PC的通讯;实验结果表明,该加密系统能高速可靠地运行,在该系统的基础上可以扩展成实时数据加密系统。 相似文献
11.
12.
郭绪杰 《计算机工程与设计》1987,(5)
Intel 8294A数据加密/解密器(DEU——Data Encryption/Decryption Unit)是为了数据加密和解密而设计的一种微处理机外围芯片。它采用美国信息处理数据加密标准规定的算法来加密和解密64位的数据块,它根据64位的文本字进行操作,输入由用户定义 相似文献
13.
14.
《电子制作.电脑维护与应用》2016,(13)
嵌入式技术蓬勃发展的今天,关乎电子系统软件产权的安全防破解性能越来越重要了。本文针对一种ARM+FPGA架构信号处理系统,提出了一种低成本、简单易行的软件防破解方案。通过加密字节加密、程序分散加载以及ARM芯片与FPGA芯片加密握手三步使信号处理系统的软件破解难度得到了巨大的提升。 相似文献
15.
海思半导体作为国产芯片生产的领先者,近几年相继推出了多款高性能的数字媒体处理芯片。作为监控领域的代表Hi3516、Hi3518芯片在很多厂家得到了充分的应用。SDK中媒体驱动相关部分不提供源码,都是只以模块ko和库lib的形式提供。因此在进行系统移植时需要特别注意。分析了Hi3518 SDK的架构,提出了相关的系统移植方法。 相似文献
16.
基于MCS-51系列单片机和FX224语音加密芯片,介绍了滚动加密电台的设计、解密同步原理及m序列加密密钥的生成,并在软、硬件上实现了电台的滚动加密。同时,加密、解密硬件部分可设计成芯片形式,应用于各种通信系统,方便地实现通信系统的语音通路加密。 相似文献
17.
一个完整的数据加密系统应该具有安全可靠的密码认证机制和加密算法,为了解决现有大多数认证系统中逻辑认证的局限,利用两片FPGA芯片、PCI控制器、MEMS强链和AES算法设计了一种高效的数据加密系统,实现了物理认证和数据的加密/解密,利用AES-128加密算法对数据进行加解密,提高了安全等级.该系统具有简捷方便、性能稳定、数据吞吐率高等特点. 相似文献
18.
适用于CCSDS的“一帧一密”加/解密方案的FPGA实现 总被引:1,自引:0,他引:1
加密是卫星数据传输系统特别是卫星星地数据传输系统的重要组成部分。设计了一种针对CCSDS标准的加/解密方案,该系统以Xilinx Spartan 6开发板为开发平台,以AES为核心加密算法,CTR模式为工作模式,能实现对少于块大小的数据的加密而不产生冗余数据,克服了分组加密算法只能对固定块大小的数据进行加密的局限性。提出“一帧一密”的加密方案,能有效提高算法的安全性。算法中采用的流水线结构和逻辑复用方法,能有效提高速度与节省芯片资源。在33 MHz时钟下测试,系统加密速度和解密速度都能达到264 Mb/s。 相似文献