首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 62 毫秒
1.
本文采用美国国家半导体公司的高速双通道模数转换器(ADC08D1000),以及Altera公司CycloneII系列的FPGA(EP2C70F896C8)实现对双路信号的高速采样,每片ADC通过交叉采样对每路信号的采样率达到2GSPS。本文着重介绍电路的设计,以及PCB制版过程当中的技巧问题。  相似文献   

2.
本文主要是从实际应用的角度分析高速ADC电路的设计方法。以一款非常经典的ADC电路设计入手展开分析,从分模拟输入,时钟和供电三部分的设计分别加以分析。通过对高速ADC电路设计的分析使其在能够更好的应用于电路设计中。  相似文献   

3.
针对实时声源定位、超声无损检测等需求,设计了基于Zynq的高速声场信号采集与处理系统.该系统以Zynq-7000系列SoC为主控芯片,首先以其PL(可编程逻辑)资源设计高速ADC采集接口、DMA存储和高阶自适应降噪模块;以其PS资源开发千兆以太网传输模块和外部控制模块.然后进行硬件设计,完成LVDS传输协议的四通道、5...  相似文献   

4.
基于IHP 130 nm SiGe BiCMOS工艺,设计了一个由基于RC网络相移特性的polyphase移相器和差分时钟缓冲器组成的2 GHz四相时钟电路.因单阶polyphase带宽不足而设计了三阶polyphase级联提高带宽.采用HBT(heterojuntion bipolar transistor)差分时钟缓冲取代MOS(metal oxide semiconductor)单端时钟缓冲,实现更高时钟频率的同时,差分结构也能有效抑制流入采样电容的时钟信号馈通.各模块版图设计均采用高度对称结构来消除相位误差.仿真结果表明,差分输入2 GHz正弦波时,可输出4路相位相差90°方波时钟信号,时钟上升时间约15 ps,4路时钟相位误差小于2.2°,应用到4通道采样保持电路后可成功采样和保持8 GHz正弦输入信号.  相似文献   

5.
分析了高速数据采集系统对采样时钟抖动的要求,给出了时钟相位噪声和时钟抖动的转换关系;采用HITTITE的HMC1035LP6GE频率综合芯片作为主芯片,设计了时钟生成电路,2 500 MHz输出时钟抖动测量值90 fs(整数工作模式,输入频率100 MHz,鉴相频率100 MHz,环路滤波带宽127 kHz,积分区间[10 kHz,10 MHz])。对比时钟生成电路在各种工作模式下的性能,给出了对应的设计指南。  相似文献   

6.
为实现图像数据的采集与显示,利用Xilinx提供的MIG_example_designIP核,结合Verilog HDL语言,设计了一种以Spartan 6系列现场可编程门阵列(FPGA)为核心的实时图像采集系统硬件电路。由CMOS OV7670图像传感器进行系统图像采集,利用乒乓操作将图像数据写入DDR3 SDRAM中,经过缓存后将图像输送给上位机由VGA进行实时显示。使用ISE Design 14.7对系统的整个过程和各个模块进行设计。基于Modelsim进行仿真测试,证明该系统满足设计要求。该设计灵活性高、可移植性强,且能够进行实时显示,有助于对图像的预处理,尤其是图像分析和目标识别的优化,为进一步开发更复杂的图像算法提供借鉴。  相似文献   

7.
设计了一种基于DSP的多路温度采集系统,用于采集和处理多路温度数据。系统采用了温度传感器LM35和DSP芯片,并结合相关的程序和软件,实现了多路温度数据采集和处理。该系统硬件电路简单,同时相对于单片机的数据采集系统更能满足系统在精确度和实时性方面的要求。实验证明,系统具有较好的实时性、方便性和安全性,可用于大多数工农业领域的实时温度采集。  相似文献   

8.
本文结合数据采集系统在雷达视频回波信号处理中的应用,介绍了基于XINLINX公司最新一代FPGA-Vertex5和National Sereiconductor公司的超高速8位A/D转换器(ADC08D1500)的信号采样与数据形成系统.详细介绍了系统各个部分的接口电路和控制信号的设计.  相似文献   

9.
FIFO在计算机高速采集系统中的应用   总被引:3,自引:0,他引:3  
提出了一种基于 F I F O 的高速采集设计思想,系统中不仅能对信号进行实时数据采集,而且能对信号进行高速连续采集,并对采集的数据进行连续存储, F I F O 的应用大大简化了电路的复杂程度,提高了系统的可靠性和稳定性,在信号高速处理方面具有一定的应用价值。  相似文献   

10.
基于DMA的并行数字信号高速采集系统   总被引:6,自引:0,他引:6  
本系统采用基于FPGA的DMA技术高速缓存多路并行数据,通过数据重组将数据有序发送给处理系统,用于数据的显示与分析。系统采用了嵌入式技术,达到了便携效果,从而更好地适应设备的工作环境。并行数字信号采集实验结果表明,系统能以5MHz、2.5MHz、500kHz、50Hz4档采样频率进行62路并行数字信号采集,各路采集结果正确,并保存了各路之间的同步信息。  相似文献   

11.
进入21世纪之后,计算机信息技术得到了快速发展,同时不同领域产生的数据信息也越来越庞大,这样对于数据信息的采集和处理速度变得更重要,从而促生了嵌入式系统的发展;为了实现数据的高速采集,需要掌握以下几个方面的内容:串口总线的使用方法、不同数据的传递接受和保存处理、应用程序的驱动问题,只有这样才能实现数据高效、连续、大量采集处理;研究的数据采集系统是基于FIFO的单片机控制原理,利用AD转换器、5510单片机以及F1F0串口总线等设备设计完成的一套数据采集系统。  相似文献   

12.
一种高速数据采集系统的设计   总被引:13,自引:0,他引:13  
介绍了一种基于ISA总线的高速数据采集系统构成及各部分功能。对提高高速数据采集系统的采样率和存储器带宽这两大技术难题提出了补救措施。采用交替样合成方式实现了系统最高采样率的倍增;采用多体存储结构提高了系统存储带宽;利用复杂可编程控制逻辑(CPLD)设计了系统控制逻辑、地址产生器、数据地址总线隔离器。文中最后给出了实际测试结果。  相似文献   

13.
陈静 《自动化应用》2011,(10):20-23
分析涂布机中心卷取控制系统的组成,完成硬件设计,设计出一种实现高速、恒张力控制的涂布机中心收卷硬件控制系统。  相似文献   

14.
高速数据采集系统设计   总被引:7,自引:1,他引:6       下载免费PDF全文
为满足雷达信号采集的要求,设计一个12bit100MS/s的基于PCI总线的数据采集系统。该系统能够实现6GB数据的实时采集与存储。可编程逻辑器件控制数据的采集、存储与传输。PCI数据传输采用PCI主模式,传输速率达到60MB/s,采集信号的信噪比达到55dB(30MHz模拟信号)。  相似文献   

15.
讨论了一个高速图形系统硬件的设计,它采用并行体系结构,组合了多通道并行,目标空间并行,图象空间并行这3种并行方式,具有较高的性能价格比,可应用于视景模拟等对图形功能要求较高的环境。  相似文献   

16.
一种高精度数据采集系统的电路设计   总被引:4,自引:5,他引:4  
变压器的空载试验中,由于功率因数低,空载电流不是正弦信号,高精度测量其有功功率具有一定的难度。在此应用背景下,对低功率因数含有工频正弦电压波形和工频畸变电流波形的有功功率测量进行了研究,介绍了数据采集系统的电路设计。采用同步采样和准同步采样相结合的双AD通道结构,以AD1674作为模数转换器,使用锁相环作为同步环节。开发出用于PC机的数据采集卡和相应的外围电路,此装置能够满足变压器空载试验的精度要求,已在实际测量系统中使用。  相似文献   

17.
本文主要介绍基于16位定点DSPTMS320VC5416与12位A/D转换芯片、12位D/A转换芯片组成的数据采集、处理及控制系统,本系统可用于实时性和精度要求比较高的场合。  相似文献   

18.
高速数据采集系统的USB接口设计   总被引:2,自引:0,他引:2  
针对工程领域对数据采集的多类别数据、高速采集和传输、实时性的要求,设计基于USB接口的高速数据采集系统,并有FPGA+DSP搭配进行采集系统的逻辑控制、接口控制和信号处理,另有一块AD转换板进行模数转换;重点阐述USB接口设计的原理和实现,包括USB固件程序设计、驱动程序设计和USB应用程序设计;经过传输256*256的灰度图像、测试USB通道数据传输速度和使用采集板采集方波信号的测试,证明系统能够实现数据采集的任务,有很快的数据传输速度。  相似文献   

19.
讨论了高速数据采集系统前置通道的性能指标及设计原则,给出了作者设计且已实现的前置通道的系统构成及各个环节的结构,说明了其设计计算方法,特别详细详细了如信号幅度的调整,偏置量的调整与输入耦合及放大,触发等问题,文中讨论了ADC的输入范围,输出显示垂直灵敏度,输入信号幅度值范围,衰减档的设置及放大倍数等之间的关系,给出具体设计参数,同时还说明了计算机自动设定衰减档的方法。在解决偏置电平的调整问题上,语  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号