首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 62 毫秒
1.
基于IEEE 1149.1标准制定的边界扫描技术能够对复杂电路进行测试,并诊断出硬件问题。首先介绍了边界扫描测试电路的基本结构,针对基于边界扫描的大规模集成电路的特点,论述了为提高电路板的可测试性而采用边界扫描技术进行设计时应注意的一些基本要点,另外,还给出了能够获得良好测试性设计效果的边界扫描电路的设计方案。  相似文献   

2.
板载FPGA芯片的边界扫描测试设计   总被引:3,自引:0,他引:3  
雷沃妮 《现代雷达》2006,28(1):76-78,82
边界扫描技术是标准化的可测试性设计技术,它提供了埘电路板上器件的功能、互连及相互问影响进行测试的一类方法,极大地方便了对于复杂电路的测试。文中针对某设备分机具体的待测电路,遵循IEEE1149.1标准,结合FPGA芯片的BSDL文件进行边界扫描测试设计,理解和掌握其设计原理、数据结构,并实现板级测试与ATE的接口。  相似文献   

3.
测试技术的飞跃--边界扫描技术   总被引:2,自引:0,他引:2  
集成工艺的发展使传统测试方法面临着越来越大的困难,边界扫描技术正是为了解决这些困难而出现的一种完整的、标准化的可测试性设计方法,它提供了对电路板上元件的功能、互连及相互间影响进行测试的一种新方案,极大地方便了系统电路的调试。本将介绍边界扫描的原理,并对边界扫描技术的应用作一些讨论。  相似文献   

4.
针对含先进先出存储器(FIFO)电路板故障检测的问题,提出一种基于边界扫描技术编写Macro对FIFO进行读写数据的测试方法,介绍边界扫描技术测试FIFO的基本原理。通过设计适配板,应用边界扫描测试工具ScanWorks,建立边界扫描链路,编写Macro测试代码,利用JTAG接口进行间接控制,实现对FIFO进行故障检测。给出了测试系统硬件框图、简述了适配板设计要点,提供FIFO电路连接图和软件流程图,并分析FIFO测试的完备性,最后还对FIFO进行了测试验证。  相似文献   

5.
王孜  刘洪民  吴德馨 《半导体技术》2002,27(9):17-20,29
边界扫描技术是一种标准化的可测试性设计方法,它提供了对电路板上元件的功能、互连及相互间影响进行测试的一种新方案,极大地方便了系统电路的测试.介绍了边界扫描技术的原理、结构,讨论了边界扫描技术的应用.  相似文献   

6.
文章首先介绍了SOC系统的DFT设计背景和DFT的各种测试机理,包括基于功能的总线测试机理、基于边界扫描链的测试机理、基于插入扫描电路的测试机理以及基于存储器自测试的测试机理。然后以某专用SOC芯片为例提出了SOC电路的DFT系统构架设计和具体实现方法。主要包括:含有边界扫描BSD嵌入式处理器的边界扫描BSD设计,超过8条内嵌扫描链路的内部扫描SCAN设计,超过4个存储器硬IP的存储器自测试MBIST,以及基于嵌入式处理器总线的功能测试方法。最后提出了该SOC系统DFT设计的不足。  相似文献   

7.
IEEE1149.1边界扫描机制是一种新型的VLSI电路测试及可测性设计方法,在边界扫描测试过程中生成合理的测试向量集是有效应用边界扫描机制对电路系统进行测试的关键。在分析传统边界扫描测试生成算法和W步、C步自适应测试生成算法的基础上,提出了一种改近的自适应测试生成算法。实验表明该算法具有完备的诊断能力和紧凑性指标较低的优点,是一种性能优良的完备测试生成算法。  相似文献   

8.
边界扫描测试技术的原理及其应用   总被引:3,自引:1,他引:2  
边界扫描技术是一种应用于数字集成电路器件的标准化可测试性设计方法,他提供了对电路板上元件的功能、互连及相互间影响进行测试的一种新方案,极大地方便了系统电路的测试。自从1990年2月JTAG与TEEE标准化委员会合作提出了“标准测试访问通道与边界扫描结构”的IEEE1149.1—1990标准以后,边界扫描技术得到了迅速发展和应用。利用这种技术,不仅能测试集成电路芯片输入/输出管脚的状态,而且能够测试芯片内部工作情况以及直至引线级的断路和短路故障。对芯片管脚的测试可以提供100%的故障覆盖率,且能实现高精度的故障定位。同时,大大减少了产品的测试时间,缩短了产品的设计和开发周期。边界扫描技术克服了传统针床测试技术的缺点,而且测试费用也相对较低。这在可靠性要求高、排除故障要求时间短的场合非常适用。特别是在武器装备的系统内置测试和维护测试中具有很好的应用前景。本文介绍了边界扫描技术的含义、原理、结构,讨论了边界扫描技术的具体应用。  相似文献   

9.
本文简要介绍了边界扫描测试产生的背景,原理,以及应用,最后还阐述了边界扫描在设计时需要注意的问题。  相似文献   

10.
边界扫描测试技术在雷达BIT电路中的应用   总被引:2,自引:0,他引:2  
察豪  杨智  冷东方 《现代雷达》2000,22(1):50-53
提出了一种采用超大规模集成电路的边界扫描测试技术来设计内建自测试(BIT)电路的方法。此方法利用一片单片机的I/O口线以及超大规模集成电路所具有的边界扫描测试结构来实现对VLST集成电路芯片的故障诊断。  相似文献   

11.
为了更好地满足生产质量要求,严格测试电路的全部功能及交直流参数是十分必要的。在多年测试实践基础上,文章提出了数字电路测试程序设计的概要。随着集成电路的集成度越来越高,功能更加强大,测试向量越来越大,测试时间也越来越长。为了降低测试成本,Teradyne J750测试系统以测试速度快的特点,顺应测试行业的发展,在行业中得到了广泛的应用。文中以74HC123芯片为例,对于一些数字电路关键测试技术在Teradyne J750测试机上的调试做出了较详细的阐述。  相似文献   

12.
雷达领域插件级设计的模块化、软件化、标准化、继承性的推广使得针床测试台的性能价格比得以提高,我们基于美国TERADYNE公司的"Spectrum 8852"自动测试设备,完成了6个品种插件的测试夹具、软件开发.夹具开发的自动化程度高、价格低;软件上运用4种测试理念对插件进行全方位测试,互相覆盖、互相补充,提高了故障覆盖率和准确率,具有推广使用价值.同时也给出了一些我们在开发过程中遇到的、有关可测试性设计考虑的建议.  相似文献   

13.
Specification reduction can reduce test time, consequently, test cost. In this paper, a methodology to reduce specifications during specification testing for analog circuit is proposed and demonstrated. It starts with first deriving relationships between specifications and parameter variations of the circuit-under-test (CUT) and then reduces specifications by considering bounds of parameter variations. A statistical approach by taking into account of circuit fabrication process fluctuation is also employed and the result shows that the specification reduction depends on the testing confidence. A continuous-time state-variable benchmark filter circuit is applied with this methodology to demonstrate the effectiveness of the approach.  相似文献   

14.
介绍了不同层面的终端测试,即强制性测试、终端一致性测试和运营商认证测试。对国外运营商认证测试、运营商认证流程以及欧洲和北美运营商的测试要求和测试内容进行了阐述,并给出了一个运营商定义的测试例。  相似文献   

15.
It has been shown that Very-Low-Voltage and Minimum-Voltage tests can detect defects that escape tests applied at normal voltages. Energy Consumption Ratio test, a recently developed current-based test, has shown its ability to reduce the impact of process variations and detect various types of defects. These tests may be used as supplements to traditional tests to ensure high quality product. In this paper, Very-Low-Voltage, Ultra-Low-Voltage (a modified version of Minimum-Voltage), and Energy Consumption Ratio tests are applied as supplemental tests along with existing traditional tests to a biomedical IC product. The effectiveness and efficiency of these supplemental tests are evaluated and compared with some major traditional tests. The effectiveness analysis indicates that Ultra-Low-Voltage and Energy Consumption Ratio tests identified potentially defective devices from the good devices. The efficiency analysis shows that Energy Consumption Ratio test is much more efficient than Very-Low-Voltage, Ultra-Low-Voltage, and major traditional tests.  相似文献   

16.
移动智能网中SCP的性能测试   总被引:8,自引:0,他引:8  
武家春  刘川 《电信科学》2004,20(2):45-47
移动智能网建设中,需要对SCP系统的性能进行测试,以保证最终的系统能够符合设计要求.在SCP性能测试中,压力测试和故障切换测试是两个主要方面,本文从测试需求、测试原理、测试方法等方面对这两类测试分别进行了简要的介绍.  相似文献   

17.
张杰  钱敏  李文石 《中国集成电路》2007,16(2):72-74,92
基于对IC测试接口原理和系统结构的阐释,具体针对型号为SL431L的电源芯片,提出改进测试电路的方法,电压测试值的波动范围小于3mV。  相似文献   

18.
本文对可靠性工程中可靠性和故障的基本概念、可靠性参数指标体系等可靠性相关理论进行了简要介绍,并重点对可靠性试验进行了详细的分类和说明.由于可靠性试验直接影响到产品质量的好坏,因此可靠性试验是产品可靠性工作的重要组成部分.  相似文献   

19.
Testing time and power consumption during the testing of SoCs are becoming increasingly important with an increasing volume of test data in intellectual property cores in SoCs. This paper presents a new algorithm to reduce the scan‐in power and test data volume using a modified scan latch reordering algorithm. We apply a scan latch reordering technique to minimize the column hamming distance in scan vectors. During scan latch reordering, the don't‐care inputs in the scan vectors are assigned for low power and high compression. Experimental results for ISCAS 89 benchmark circuits show that reduced test data and low power scan testing can be achieved in all cases.  相似文献   

20.
王云 《电子设计工程》2012,20(20):46-48
目前,测试应用正处在新的发展时期,众多软件企业已开始重视测试这个环节。现分析Web网站测试要点,着重介绍了如何设计黑盒测试用例用于网站功能测试,并提出了网站性能测试方案。结果表明,测试方案符合网站实际测试要求。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号