首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
一、噪声及其对鉴相器的影响当要对两路位相信号进行位相比较时,一种简单可靠的方法是先使信号通过精密电压比较器,将其转变成数字方波信号,然后再由数字鉴相器进行相位比较。理想的鉴相信号应是单一频率的正弦波,但实际上信号总伴有噪声和干扰,只是大小程度不同而已。如果初始信号很微弱,则经放大后噪声就非常可观。一种较典型的情况如图1(a)所示,图中噪声迭加于正弦信号上,信噪比为8:1。这样的信号经过零比较器后输出  相似文献   

2.
邱在兴 《电子技术》1990,17(6):42-43
CH5081相位比较器是上海无线电十四厂最近研制出的一种CMOS微功耗集成电路。它为单列直插式塑料封装,共有9个引出脚,其引出脚的间距为2.5mm,各引出脚的功能如图1所示。  相似文献   

3.
相位测量仪采用对输入的两路信号通过比较器整形输入到单片机的中断口进行数据采集处理,并采用液晶来显示相位差.  相似文献   

4.
曾庆贵 《电子技术》1992,19(11):36-37
CH850是一种功能强、功耗低、定时精度高、定时可靠和应用方便的CMOS大规模集成电路。它主要是为机电行业定时装置而设计,但作为0—9999四位十进制数字定时器仍不失其通用性,可在各种技术领域广泛使用。一、结构 CH850包括分频器、主定时计数器、四位数字BCD码缓冲输出器、扫描显示位选控制信号发生器、位数字选择开关、笔划译码器和定时符合信号锁存器等部分,它的方框图如图1所示。基准频率信号f_r从脚19输入后,先经过施密特触发器整形,再由一个5分频器和两个10分频器进行分频。由于这些分频器是串联连接,因而可对f_r作5、50和500分频,产生的三种分基准频率信号分别从脚16-18输出,作为主定时计数器的定时计时时钟信号。图2为分频器输入时钟与输出信号的时间关系。图  相似文献   

5.
李栋  李正卫 《电子技术》2007,34(4):38-40
本系统以单片机和FPGA为核心,单片机实现频率、相位的预置和步进,并完成正弦信号的频率和相位差显示;FPGA采用直接数字频率合成(DDS)技术产生两路有相移差的正弦波信号,有效地扩展了输出波形的频率范围并实现了输出两路高精度相位差的正弦信号。  相似文献   

6.
相位测量仪采用对输入的两路信号通过比较器整形输入到单片机的中断口进行数据采集处理,并采用液晶来显示相位差。  相似文献   

7.
薛明军  孔宪辉  张红梅 《电子科技》2014,27(7):103-105,108
射频信号经限幅、放大、功分后输出两路信号,其中一路通过特定长度的射频线进行延迟,再经延迟信号与另一路信号同时送达鉴相器进行正交鉴相,并输出鉴相后的sin和cos两路模拟信号。这两路信号是输入信号相位的函数,与输入信号的频率相关,经A/D转换器转换为数字量送到FPGA,并由FPGA进行判断、计算和编码,同时输出对应的频率编码,以实现测频功能。  相似文献   

8.
图中所示的电路能对稳定的固定输入提供输入与输出信号之间相位的数字化控制。锁相环路用于倍频工作,把输入频率乘上256倍(锁相环路由IC_1和IC_2组成),而锁相环路的输出又由IC_2除以较低的频率。需要的相移量是由SW1及SW2开关来选择的,设定的值与分频电路IC_3的二进位输出作比较。每经过一个输入周期,这两个值就会重合,而比较器的输出用来对分频电路IC_2通过复位脚作同步工作,因此能有1/256的相位增  相似文献   

9.
数字中频鉴相频域实现   总被引:1,自引:0,他引:1  
通过对数字中频鉴相器的分析说明,提出了一种频域数字中频鉴相的方法,这种方法可提高鉴相器输出两路正交信号的幅度不平衡度和相位不平衡度,即可提高输出信号的镜频抑制度,进而提高输出正交信号的质量,该方法可以进行灵活的软件编程,有利于实现系统小型化,可靠性高,具有一定的实用性。  相似文献   

10.
一种电流模式多输入可控PWM比较器设计   总被引:1,自引:0,他引:1  
提出了一种用于PWM(Pulse Width Modulation)控制器的比较器输出电路的设计,该电路基于电流模式控制,能够同时对三路输入信号进行比较输出并对输出信号进行锁存。为了在PWM控制电路启动的时候让输出脉冲占空比从小到大逐渐变化,比较器电路设计采用了一个反相输入端,两个同相输入端,其中一个同相输入端控制PWM比较器是否产生输出信号,从而可以降低开关频率,对PWM控制电路起到保护作用。仿真和测试结果显示该比较器能有效地控制PWM输出,并且占空比范围宽、延迟时间短。  相似文献   

11.
提出了一种新型的基于双偏振调制器(Polm)实现相位编码的方法,不仅可以保证 编码信号180°相移,而且可以实现微波编码信号的宽带可调谐。当微波信号加载到第1个Polm时, 从第 1个Polm输出的信号是两路偏振垂直、相位互补的信号;该信号经过带通滤波器(BPF)滤除下 边带, 只留下两路偏振正交的载波和上边带,再调谐偏振控制器(PC),使得两路正交的信号进入 到第2个Polm里,这时第2个Polm起着光开关的作用;根据加载的射频信号的幅度不同,经过 检偏器(Pol)检偏, 可以分别实现两路不同的偏振信号输出,由于两路上边带的相位是互补的,最终可以实现 可调谐相位编码信号的产生。  相似文献   

12.
<正> MC4044鉴相器是数字锁相环路中得到广泛应用的一种脉冲鉴相器。它由三部分组成:1.对两路以脉冲形式输入的信号进行相位比较,即比相部分。以晶体振荡频率为基准频率,对压控振荡频率进行比相,两路信号的相位差决定比相部分输出脉冲的宽度。2.泵源部分:实质上泵源部分是一个电流源,其输出电流的有或无及时间长或短是由比相部分的  相似文献   

13.
提出了一种新型的基于双偏振调制器(Polm)实现相位编码的方法,不仅可以保证编码信号180°相移,而且可以实现微波编码信号的宽带可调谐。当微波信号加载到第1个Polm时,从第1个Polm输出的信号是两路偏振垂直、相位互补的信号;该信号经过带通滤波器(BPF)滤除下边带,只留下两路偏振正交的载波和上边带,再调谐偏振控制器(PC),使得两路正交的信号进入到第2个Polm里,这时第2个Polm起着光开关的作用;根据加载的射频信号的幅度不同,经过检偏器(Pol)检偏,可以分别实现两路不同的偏振信号输出,由于两路上边带的相位是互补的,最终可以实现可调谐相位编码信号的产生。  相似文献   

14.
采用FPGA技术来实现DDS数字频率直接合成,DDS由相位累加器和正弦ROM查询表块组成,通过设定不同的相位累加器初值和初始相位初值,可以调节两路相同频率正弦信号之间的相位差,从而产生两路数字式的频率、相位和幅值可调的正弦波信号。  相似文献   

15.
开关稳压器组成的高压电源   总被引:1,自引:0,他引:1  
纪钢 《电子技术》1991,18(5):41-41
本文介绍用开关稳压器SG3524型芯片组成的可调直流高压电源。SG3524型开关稳压器的原理框图如图1所示。振荡器为芯片内部比较器和触发器提供基准信号,它有两个输出信号,一个是锯齿波信号(脚7),它送到脉宽调制比较器;另一个是窄脉冲信号(脚3),它送到触发器。振荡器的频率f_T由外接元件R_T和C_T决定,其振  相似文献   

16.
比较器的合理选择与应用   总被引:4,自引:0,他引:4  
长期以来 ,比较器的应用一直受到运算放大器的冲击 ,直到目前随着比较器性能指标的不断改进 ,这一现状才得以改善 ,本文主要介绍新型比较器的性能及其典型应用。比较器的两路输入为模拟信号 ,输出则为二进制信号 ,当输入电压的差值增大或减小时 ,其输出保持恒定。因此 ,也可以将其当作一个1位模/数转换器 (ADC)。运算放大器在不加负反馈时从原理上讲可以用作比较器 ,但由于运算放大器的开环增益非常高 ,它只能处理输入差分电压非常小的信号。而且 ,一般情况下 ,运算放大器的延迟时间较长 ,无法满足实际需求。比较器经过调节可以提供极…  相似文献   

17.
研究了一种输出双音信号、低相位噪声、低杂散的频率合成方法.该方法首先利用锁相环路分别产生两路信号,并通过优化设计环路滤波器改善输出信号相位噪声,进而利用设计的Wilkinson功率合成器将两路信号进行功率合成,并通过衰减和放大来控制双音信号功率.基于本方法研制实现的输出双音频率为2 015和2 020 MHz的频率合成器,输出功率范围-12~18 dBm,且连续可调,输出信号相位噪声优于-93 dBc/Hz@1 kHz,在输出功率4 dBm以下时,双音互调成分低于-50 dBc,可用于各种测试系统频率源,尤其便于对非线性系统的测试.  相似文献   

18.
分析了传统Pound-Drever-Hall(PDH)激光稳频方法的工作原理,设计了一种基于正交解调原理的PDH激光稳频方案。该方案采用直接数字频率合成器同时产生两路频率均为10 MHz的正弦和余弦信号,其中正弦信号分为两路:一路用于驱动电光相位调制器以产生相位边带,另一路与余弦信号一起作为相位解调的参考信号。经相位调制后的激光束耦合进入F-P参考腔,所产生的光外差干涉信号由光电探测器进行探测,其输出信号分别与两路正交参考信号进行混频,经低通滤波后得到误差信号的两个正交分量,二者经A/D转换后进入微处理器进行正交相敏检波运算,即可得到PDH稳频系统的误差信号。建立了正交解调PDH激光鉴频实验系统,对F-P参考腔的腔长进行线性扫描,观察到了鉴频曲线,其鉴频灵敏度为1.82 V/MHz,最大频率变化量为5.48 MHz。实验结果表明,所设计的正交解调PDH稳频方案可行。  相似文献   

19.
利用CPLD在高速数据处理方面的特点设计出以VHDL硬件描述语言为设计输入,以ALTERA公司的EPM7256芯片为设计载体,基于DDS技术的任意波形信号发生器。该信号发生器能同时输出两路信号,输出信号的频率和两路输出信号之间的相位差可以步进调整。通过Max Plus开发软件的时序分析表明,该设计具有高精度的频率和相位调节能力,相位调整的分辨率为12位,频率调整的分辨率为32位。实测结果表明,所讨论的方法和研制的系统是可行的、有效的。  相似文献   

20.
<正> (2)中频放大电路该电路主要由IC101(DBL1018)集成电路为主构成。该IC 各引脚功能及检测数据如表2所列。中频信号由 DBL1018的1、2脚输入至 IC 内电路中的差分电路。然后,一部分经6级差分放大器放大后送至正交限幅器。限幅器输出的一部分输送给正交检波(鉴频)器;另一部分则从 DBL1018是9脚输出,经由9、11、13脚外接 T101、R113等组成的带通滤波器相移90°后又从11脚送回 IC 内的正交检波(鉴频)器。这样,正交检波器中的差分乘法两路输入的信号相差90°,相乘后送入音频静噪及放大电路放大,放大后的信号从8脚输出,通过 C116去抑噪电路。当正交检波器输入的两路信号不满  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号