首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 156 毫秒
1.
该信号发生器以单片机(89C51)为中心控制系统,由晶体振荡电路、地址产生电路(直接数字合成DDS)、波形产生电路、运算放大电路、功率放大电路及串行通讯电路组成。采用了直接数字频率合成技术,较大幅度的提高了输出波形的频率;可满足输出频率0.1 Hz~1 kHz的变化范围。波形数据的存储采用双端口RAM,使波形数据的输入输出相对独立,避免了系统总线隔离,使系统简单可靠。采用串行通讯电路可以直接方便的通过上位机改变波形的频率和幅值,确定输出波形的类型。  相似文献   

2.
应用DDS设计完成了一套基于89S51单片机的直接数字式频率合成系统;系统中的信号发生器以单片机为中心控制系统,由晶体振荡电路、地址产生电路(直接数字合成DDS)、波形产生电路、短路保护电路、功率放大电路及串行通讯电路组成;采用了直接数字频率合成技术,较大幅度地提高了输出波形的频率;可满足输出频率0.1Hz~10kHz的变化范围.  相似文献   

3.
周红艳 《机电工程》2011,28(1):83-86
针对综合测试仪的函数发生器模块的高集成度和低成本的要求,设计了一个通过现场可编程门阵列(FPGA)实现直接数字频率合成(DDS)数字部分的函数发生器。它由微处理器系统、DDS系统、模拟通道3部分组成;在FPGA内部设计了相位累加器和ROM波形存储表,通过加载频率控制字改变波形频率,实现了DDS系统的数字部分,采用W77E58单片机作为函数发生器的微处理系统。测试结果表明,设计的函数发生器输出的正弦波、方波和三角波完全满足项目对波形幅度、频率、精度等指标的要求。  相似文献   

4.
研究了 DDS 技术及波形信号的产生原理,基于 verilog 语言设计软件程序实现 DDS 功能,并设计子程序来实现多种波形信号发生模块.系统通过了 Quartus II 软件编译仿真验证,并下载到 FPGA 开发板中测试,可以得到频率,幅度,相位可调的正弦信号及调制波、锯齿波、三角波、方波等多种波形.测试结果表明,该函数信号发生器具有输出稳定,精度高,波形质量好等优点  相似文献   

5.
介绍一种采用SOPC技术设计的DDS任意波形发生器。该任意波形发生器采用了FPGA+USB通信芯片的硬件架构。具有即插即用的特性,能实现两路可调相位差的任意波形输出,波形频率分辨率达到0.1Hz。设计中对DDS的结构进行了改进。使其可以在波形切换时实现平滑输出。  相似文献   

6.
杨春华  吴庆彪 《仪表技术》2009,(7):44-45,50
介绍DDS(直接数字频率合成器)和PWM(脉宽调制)的基本原理,并且利用DDS芯片AD9833设计了一个DDS电路.可在一块芯片上包含一个采用28位相位累加器的数控晶振、一个正弦ROM以及一个10位数模转换器。利用DDS与C8051F020对PWM波形进行优化,从而对基于DDS的PWM波形的产生进行研究和探索;并且针对输出电压波形总谐波含量小,稳压、稳频精度高的特点,设计了110V/60Hz/10kW的进口电源。  相似文献   

7.
提出一种利用SOPC (System on a Programmable Chip)技术及DDS技术开发信号发生器的方法,只需用一片FPGA芯片加必要的外围电路就可以实现函数信号发生器的功能.所设计的信号发生器可以输出正弦波、三角波、矩形波3种波形,且矩形波的占空比可调.每种输出波形的频率最小值为1 Hz,最小步进值为1 Hz.  相似文献   

8.
基于DDS的多波形信号发生器设计   总被引:3,自引:0,他引:3  
姚小朋  张捷 《现代仪器》2007,13(2):41-43
介绍DDS基本原理,提出以DDS芯片为核心,利用单片机控制的多波形信号发生器设计方法。给出系统主要硬件电路及主控软件。实验结果表明,硬件电路结构简单,软件控制灵活,输出信号频率稳定,分辨率高。  相似文献   

9.
利用单片机控制灵活的特点,采用软件方式实现信号生成和添加干扰.为方便添加方波干扰,系统采用模拟直接数字频率合成(DDS)基本工作原理方法,使用片外存储器替代DDS芯片的ROM波形查询表实现相幅转换.系统采用AT89C51单片机实现数据处理,DAC0832实现D/A转换,采用4×4键盘完成参数设定,液晶12864显示波形参数和操作提示,实现了正弦波、方波、三角波信号生成、幅值和频率调节,方波干扰添加以及各种波形信号的参数控制.  相似文献   

10.
合成函数信号发生器的设计   总被引:1,自引:0,他引:1  
该设计是以FPGA为核心,以C8051F005单片机作为系统控制器,利用直接数字频率合成(DDFS)技术来产生所需要的波形。并且可通过无线传输任意波形数据。通过使用芯片DAC908与AD603实现信号的输出,通过NE5532的调整,使输出信号在0~5 V内可调(负载为50Ω时)。  相似文献   

11.
首先介绍了DDS(直接数字频率合成技术)的基本原理,之后给出基于FPGA器件实现相位可调双路同频正弦信号发生器的设计系统。采用VHDL实现了各个模块的功能,并同时在QuartusII中完成了设计与仿真,给出了软件仿真和试验的结果。实验结果表明,该系统生成的双路同频正弦信号具有波形失真小、频率和相位精度高、输出频率和相位可调等优点。  相似文献   

12.
基于DDS的任意波形发生器   总被引:3,自引:0,他引:3  
介绍了采用DDS芯片构成高性能波形发生器的方法及硬件,软件结构,并介绍了利用数字电路配合RAM,DDS芯片及DAC生成各种波形数据的原理及方法。该仪器利用DAC将数字量转化为模拟量来生成各种波形,可以用它代替常用的模拟信号发生器,由于采用了DDS,使得信号频率范围覆盖超低频和高频,同时极大地提高了尖率的分辨率和准确度。  相似文献   

13.
华金  姜伟  李存兵 《机电工程》2007,24(12):38-40
介绍了直接数字合成器(DDS)的基本组成及工作原理,采用QUARTUS1I软件提供的模块和VHDL语言自行设计的寄存器,实现了现场可编程门阵列(FPGA)的相位累加器和波形存储表的设计。通过频谱分析研究了DDS的输出频谱,分析讨论了引起输出杂散的原因及改善杂散的方法。研究结果表明,该设计具有较高的实际应用价值。  相似文献   

14.
The development and implementation of a portable eddy currents testing instrument with heterodyning based measurements is presented in this paper. The instrument is composed by a dedicated electronic measurement circuitry embedded inside a rugged tablet computer for control and visualization and that interfaces a small footprint planar eddy currents probe. A DDS waveform generator and a transconductance amplifier are used to drive the probe current. The probe output voltage is amplified up to 60 dB and down-converted to an intermediary frequency, which is then digitized. IQ demodulation of the digitized signal is used to obtain the real and imaginary components of the probe output and is computed in real time by the embedded digital signal processor and transmitted to the host computer by USB. The eddy currents testing instrument can be operated as a battery powered standalone device with post-processing and visualization capabilities which can be modified for specific applications without the need for hardware modifications. The system architecture, electrical characterization of the analog circuit, digital signal processing and visualization interface are described. The eddy currents inspection results of an aluminum sample with synthetic defects and friction stir welding joint samples, using this instrument are presented.  相似文献   

15.
基于FPGA的双DDS任意波发生器设计与杂散噪声抑制方法   总被引:14,自引:3,他引:14  
研究基于DDS(直接数字频率合成)的任意波信号产生的机理,在FPGA内嵌SOPC,配置了32位的软微处理器NiosII,利用FPGA实现双DDS的相位累加器,通过数字方法直接实现任意波形的各种频率调制.分析了高速相位累加器截断误差,幅度量化误差和D/A非线性引起的杂散分量产生的原因.推导出DDS相位噪声模型,针对信号的频谱成份设计了高阶低通滤波器对输出信号滤波.结合NiosII,设计硬件电路对输出信号进行幅频校正,保证了信号幅值的稳定输出及实际显示数值的一致性.测试表明,信号波形发生器能输出稳定、高带宽、高速度、高精度、低衰减的任意波形,三角波的输出频率大于1 MHz,输出信号幅度峰峰值在50 mV~20 V范围内以10 mV的步进调节.  相似文献   

16.
梁宇  王寅  黄卫清  李海林 《机电工程》2013,(12):1520-1523
为满足S型压电直线电机多通道相位可控的驱动要求,设计并制作了一种新型驱动电源.基于直接数字式频率合成器技术和可编程片上系统,设计了S型压电直线电机所需的三路相位差120°的正弦信号发生装置.采用CD4051和LM358作为主要器件,设计了用于阶跃式电压调节的PGA电路.设计了线性功率放大电路,解决了叠层压电陶瓷快速放电问题.实验结果表明,所设计的驱动电源能可靠地用于该S型压电直线电机,电机运行良好,驱动信号稳定.  相似文献   

17.
介绍了直接数字频率合成(DDS)信号源的设计.该系统分成3个主要模块,分别是:直接数字频率模块,键盘和LCD控制模块和低通椭圆滤波模块.基于单片机有足够的空闲输入输出引脚,DDS模块中的AD9851采用并行工作模式.在低通椭圆滤波模块,采用了基于反归一法设计的截止频率为25 MHz的低通椭圆滤波器.最后附上了电路图和系...  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号