首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 156 毫秒
1.
边界扫描测试系统软件设计与实现   总被引:1,自引:1,他引:0  
为推动边界扫描技术在故障诊断领域中的应用,对边界扫描测试技术进行了研究,设计并开发了一种基于VXI总线的边界扫描测试系统;文章介绍了边界扫描的基本结构和测试原理,并重点介绍了开发边界扫描测试系统软件的流程;实验结果表明,开发的边界扫描测试系统能够利用器件的边界扫描描述文件,自动生成测试向量并完成对数字电路的测试以及故障诊断等任务,同时可以对设置的故障进行精确的定位和隔离。  相似文献   

2.
边界扫描在PCB缺陷测试中的应用   总被引:1,自引:0,他引:1  
硬件系统的规模越来越大,复杂程度越来越高,对其进行测试也越来越困难,边界扫描技术很好地解决了传统测试的不足。通过分析边界扫描技术在PCB缺陷测试中的应用原理,提出了一种可以广泛应用、低廉高效的边界扫描测试方法-PPT,实现对系统级、PCB级和芯片级集成电路进行边界扫描测试的功能。  相似文献   

3.
随着嵌入式测试概念的产生,边界扫描技术作为高密度电路板故障检测的主流技术,将结合嵌入式测试方法,成为板级乃至系统级故障检测的新研究方向;嵌入式边界扫描是电路板级故障检测的必然发展趋势;文中首先介绍了嵌入式边界扫描技术,然后提出了一种嵌入式边界扫描测试数据压缩及合成方法,阐述了嵌入式边界扫描的数据生成及下载,最后以某数字电路板为对象进行了嵌入式边界扫描测试验证,并给出结论;总体上,嵌入式边界扫描测试以增强测试自动化、提高测试覆盖率和测试效率为目的,能够更好地降低产品整个寿命周期的测试维修成本.  相似文献   

4.
陈寿宏  颜学龙  黄新 《计算机测量与控制》2012,20(5):1168-1169,1182
将边界扫描技术与网络技术结合,解决高密度电路系统特别是混合信号电路及复杂测试环境带来的测试问题,可实现远程测试与故障诊断;设计了一种基于网络的混合信号边界扫描测试软硬件系统,硬件部分设计了边界扫描测试控制器、网络接口电路并实现了硬件底层驱动程序,软件部分实现了边界扫描测试系统程序和网络接口功能函数;对被测电路进行测试验证,测试结果表明系统可完成混合电路的远程边界扫描测试,具有较好的应用前景。  相似文献   

5.
基于USB总线的边界扫描测试主控系统的设计   总被引:1,自引:1,他引:0  
分析了边界扫描测试技术的工作机制对测试主控系统的功能需求。提出了一种基于USB总线的低成本边界扫描测试主控系统的硬件设计方案;该系统以便携式计算机为平台,用FPGA实现JTAG主控器生成满足IEEE1149.1协议的边界扫描测试信号,并用普通的SRAM实现存储器共享;该系统可以对系统级、PCB级和芯片级集成电路进行边界扫描测试以及进行边界扫描测试的研究和实验;通过试验,系统性能满足设计要求。  相似文献   

6.
基于USB接口的边界扫描测试控制器设计   总被引:3,自引:0,他引:3  
边界扫描测试技术是目前一种主流的可测性设计技术,它以特有的结构和检测方法克服了复杂数字电路板测试的技术障碍,能大大提高数字电路的可测试性;采用DSP和边界扫描总线控制芯片74LVT8980设计了边界扫描测试控制器,该控制器采用USB总线与计算机进行通信,实现USB通信协议与边界扫描总线协议的自动转换,测试数据能够自动加载、采集和诊断;实际测试表明这种方法具有方便、快捷、即插即用的特点.  相似文献   

7.
近年来,随着信息化武器装备复杂度的增加和现场级快速测试诊断需求的增加,迫切需要基于边界扫描的BIST技术;在这种应用模式中,基于边界扫描的BIST技术能解决现场级快速测试诊断需求,测试结果仅需给出板卡是否有故障而不需要定位具体的故障,如果板卡有问题,将板卡送到基地采用基于边界扫描的ATE技术进行详细的故障定位和维修操作,即基于边界扫描的BIST技术解决故障检测问题,而基于边界扫描的ATE技术解决故障隔离问题;文章紧密联系应用需求,并以工程应用作为参考目标,从技术体系上研究基于边界扫描的BIST技术,并给出了边界扫描互连测试最优BIST架构。  相似文献   

8.
边界扫描测试是当前数字电路模块故障隔离的主要手段,但测试能力受到模块可测试性设计限制,其它方面作用也被忽略。文中对数字电路自动测试系统设计提出了边界扫描测试应用技术,包括系统自检测试,模块功能测试和模块故障隔离;在系统自检测试中应用边界扫描,提高了设备自检故障隔离精度;而对于模块功能测试,边界扫描测试技术提供了一种新的选择;在故障隔离中扩展和延伸应用边界扫描技术,突破了模块自身测试性的限制,提高了边界扫描测试的故障覆盖率和故障隔离精度;通过实际测试验证表明,该设计方法稳定可靠,同时提升了测试系统自身和模块的测试能力和隔离精度。  相似文献   

9.
胡莲  肖铁军 《微处理机》2004,25(2):35-37,40
边界扫描技术是一种完整的、标准化的可测性设计方法,它提供了对电路板上元件的功能、互连等进行测试的一种统一方案,极大地提高了系统测试的效率。本文详细介绍了边界扫描测试的原理、结构,讨论了边界扫描测试技术的应用。  相似文献   

10.
赵蕙  肖铁军 《微计算机信息》2007,23(23):279-281
本文提出将广泛用于测试领域的边界扫描技术应用在基于FPGA的计算机硬件实验课程中,利用边界扫描技术解决FPGA的配置和测试两大关键问题。在PC机上编写边界扫描主控器的C语言代码,驱动计算机并口对FPGA的TAP引脚进行控制,验证了使用边界扫描方法的正确性。  相似文献   

11.
JTAG边界扫描测试是一种新型的VLSI电路测试及可测试性设计方法。本文论述了边界扫描技术的结构特征及软核设计方法.并分析了JTAG电路中数据传输的路径及电路对速度的影响,以采样指令为例进行了功能仿真。  相似文献   

12.
JTAG边界扫描测试是一种新型的VLSI电路测试及可测试性设计方法。本文论述了边界扫描技术的结构特征及软核设计方法,并分析了JTAG电路中数据传输的路径及电路对速度的影响,以采样指令为例进行了功能仿真。  相似文献   

13.
边界扫描测试协议剖析--从1149.1到1149.6   总被引:6,自引:0,他引:6  
本文对边界扫描协议IEEE std 1149.1-1990到IEEE std 1149.6-2003的多个协议进行了介绍和剖析,着重讨论了各个协议能够解决的问题以及解决问题的方法,各个协议的体系结构和指令特色,总结了边界扫描技术的最新进展,并对以后边界扫描的发展方向给出了预测。  相似文献   

14.
基于FPGA的板级BIST设计和实现策略   总被引:1,自引:0,他引:1  
为解决复杂电路板的测试问题,边界扫描、内建自测试等可测性设计技术相继发展,针对目前板级可测性设计发展状况,提出了基于FPGA的板级BIST设计策略;通过阐述存储器模块、逻辑模块和模拟模块三大部分的BIST设计,说明了基于FPGA进行板级模块BIST设计的灵活性和优势;最后,给出了在FPGA内构建BIST控制器的方法,并介绍了FPGA自测试的实现以及在板级设计过程中要考虑的问题。  相似文献   

15.
超大规模集成电路和组装工艺快速发展,电路板结构和功能日趋复杂,将边界扫描技术应用于系统级测试,对提高系统的可靠性和可维护性具有重要的实用意义;在深入研究IEEE1149.5和IEEE1149.1标准的基础上,对基于MTM总线的边界扫描控制器结构进行了研究,解决了IEEE1149.5与IEEE1149.1协议转换中的关键技术,设计实现了内嵌边界扫描功能的MTM总线从模块,使用SpartanⅡ器件实现了基于MTM总线的边界扫描控制器;仿真和实验结果表明,IEEE1149.5总线接口、IEEE1149.1端口和TAP控制器功能正确,符合系统层次化测试的实际要求。  相似文献   

16.
基于SOPC的边界扫描测试控制器IP核设计   总被引:2,自引:1,他引:1  
在研究边界扫描数字电路测试技术标准IEEE1149.1的基础上,采用SOPC设计技术,用FPGA设计实现了一款基于Avalon总线的边界扫描测试总线控制IP核,与其它复用IP核可形成以NIOS Ⅱ处理器为核心的通用数字电路边界扫描测试控制器,该控制器产生符合IEEE1149.1标准的测试信号控制被测边界扫描系统,进行各种边界扫描测试;该IP核的成功设计,为基于边界扫描的电子系统机内自测试系统的实现,奠定了坚实的应用基础。  相似文献   

17.
数模混合电路的集成度和复杂度不断提高,电路测试的难度越来越大,混合信号边界扫描技术的推出为数模混合电路的测试提供了一种有效解决方案;文章以近年来国内外有关的文献报道为依据,对目前混合信号边界扫描技术的测试规范及测试方法进行系统的归纳,重点对该技术的新应用、新进展和发展动态进行详细介绍;针对混合信号边界扫描技术应用过程中遇到的实际问题提出了急需研究解决的主要关键技术,最后总结了该技术的发展方向和应用前景。  相似文献   

18.
随着芯片集成度的提高和表面贴装技术(SMT)的广泛使用,传统的针床在线测试已不再适合使用,而边界扫描技术在芯片级、板级、系统级测试得到广泛使用将是一种必然趋势。与传统边界扫描技术生成测试矢量进行结构化的静态测试不同,功能测试程序可采用高级语言开发,易于开发和维护。本文介绍了使用边界扫描技术对DDR模块进行动态的功能测试,该功能测试程序可快速准确测试出高速DDR模块数据线、地址线及存储单元是否能正常工作,并输出测试诊断信息。在此基础上,本文对该测试程序进行了改进。  相似文献   

19.
基于边界扫描技术的TAP接口研究   总被引:1,自引:0,他引:1  
边界扫描机制是一种新型的VLSI电路测试及可测试性设计方法。该文在研究边界 扫描体系结构和TAP接口控制器的基础上,在一个测试系统中,实现了基于JTAG规范的主TA P 接口设计。  相似文献   

20.
FPGA配置芯片测试方法的研究与实现   总被引:2,自引:0,他引:2  
集成电路规模越来越大,测试难度也越来越高,边界扫描方法的提出降低了测试的复杂度,适合进行大规模集成电路的测试。介绍了边界扫描的概念和特点,研究了FPGA配置芯片测试方法,并在V93000测试系统上实现了配置芯片EPC2的边界扫描测试,给出了具体测试过程,符合IEEE1149.1边界扫描规范,为具有JTAG接口的元器件测试提供了依据。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号