首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 187 毫秒
1.
电子式互感器校验仪的算法研究   总被引:2,自引:0,他引:2       下载免费PDF全文
要使电子式互感器在电力系统中成功应用,必须对其准确的校验.针对当前电子式互感器校验过程中存在的问题,依据IEC60044-7和IEC60044-8,讨论了电子式互感器校验技术的基本原理和方法,并提出了一种新的校验方法,该方法引入准同步算法,并使该算法和DFT算法相结合,有效抑制了因电网频率波动而导致的非同步采样对校验结果的影响,最后对校验方法的实现过程进行了实验,验证了该方法的性能及效率,为电子式互感器检验装置的研制提供了有力的理论支持.  相似文献   

2.
基于DSP的电子互感器模拟量校验仪   总被引:2,自引:1,他引:1  
为达到电子互感器模拟量校验的目的,介绍了以数字信号处理器(TMS320F206)为核心的新型电子互感器校验仪,论述了测差原理及实现方法。该校验仪利用快速傅立叶算法和锁相环技术,能准确测定出电子式互感器的比值误差、相位误差、电源频率、谐波等多个技术性能指标。校验符合国际电工委员会标准IEC60044-7《电子式电压互感器》以及IEC60044-8《电子式电流互感器》的要求。  相似文献   

3.
随着数字化变电站电能计量技术的发展和成熟应用,遵循IEC61850-9-1、IEC61850-9-2通信规约和IEC60044-8协议标准的电子式互感器和数字化电能表应运而生,传统的互感器、电能表模拟校验装置和技术已无法适应对电子式互感器、数字化电能表的校验。本文主要介绍可实现对电子式互感器、数字化电能表进行检定的方法和技术。  相似文献   

4.
数字化电能计量检测技术方案研究   总被引:2,自引:2,他引:0  
电子式互感器的输出遵循IEC61850-9-1、IEC61850-9-2通信规约和IEC60044-8协议标准,通过数字接口输入到数字化电能表进行电能量等参数的计算.传统的互感器、电能表模拟校验装置和技术无法适应对电子式互感器、数字化电能表的校验.本文介绍可实现对电子式互感器、数字化电能表进行检定的方法和技术.  相似文献   

5.
对电子式互感器进行准确测量和校验是数字化变电站安全和稳定运行的重要保证。针对目前电子式互感器校验过程中存在的问题,提出了一套符合电子式互感器数字输出要求的校验方法和设计方案;引入基于准同步算法与DFT相结合的误差测量方法并对其实现过程进行了讨论,有效地抑制了因电网频率波动而导致的非同步采样对校验结果的影响。最后对校验方法的实现过程进行了仿真,实验结果表明,基于上述校验方法的电子式互感器校验系统能够满足测试的精度要求。  相似文献   

6.
数字量输出型电子式互感器校验系统的研制   总被引:5,自引:0,他引:5       下载免费PDF全文
对电子式互感器进行准确测量和校验是数字化变电站安全和稳定运行的重要保证.针对目前电子式互感器校验过程中存在的问题,提出了一套符合电子式互感器数字输出要求的校验方法和设计方案;引入基于准同步算法与DFT相结合的误差测量方法并对其实现过程进行了讨论,有效地抑制了因电网频率波动而导致的非同步采样对校验结果的影响.最后对校验方法的实现过程进行了仿真,实验结果表明,基于上述校验方法的电子式互感器校验系统能够满足测试的精度要求.  相似文献   

7.
电子式互感器误差校验装置的研究   总被引:3,自引:1,他引:2  
描述了电子式互感器(简称EIT)的优点和重要作用,依据IEC60044-7和IEC60044-8标准,给出了数字量输出EIT的误差定义:比差、相位差和相位误差.介绍了数字量输出型EIT误差校验装置的设计原理:采用FPGA设计单独的硬件采样环节,利用绝对测差、频率可变的全面数字锁相环的设计方案、按照标准的通信协议解码合并单元的数字量输出信号;PC机采用win2000操作系统,软件用微软的C#语言接收微处理器初步处理的数据、采用准同步等算法处理信号,研制出针对数字量输出的便携式电子式互感器误差校验装置,硬件电路简单,测量简单方便,数据准确可靠.  相似文献   

8.
根据测量用电子式电流互感器(ECT)的校验要求,研制了一种基于虚拟仪器的ECT模拟输出校验系统.介绍了该校验系统的整体构成,针对IEC标准规定的ECT测量通道正常工作频率范围即49.5~50.5 Hz,研究了工作频率变化对信号提取的影响.采用4阶三角卷积窗的FFT算法来提取被校验的信号,与IEC60044-8(ECT)...  相似文献   

9.
谢岳  徐璟 《电测与仪表》2007,44(9):25-28
电子式电流互感器(ECT)是一种用于电气测量和保护的新型电流传感器,其标准定义的输出信号有别于传统电流互感器的输出信号.针对传统电流互感器校验技术及装置无法满足新型电子式电流互感器校验要求的问题,本文根据IEC60044-8,对基于差值测量法的ECT模拟量输出校验技术、系统构成及误差进行了理论分析,并利用研制的校验系统进行试验,试验结果验证了所述方法及系统的正确性.  相似文献   

10.
电子式互感器数据同步的研究   总被引:3,自引:1,他引:2  
在介绍电子式互感器实用结构与IEC60044-8规定的电子式互感器通用结构方式的基础上,分析了电子式互感器(electronic current/voltage transformers)同步问题的几个层面:间隔、关联间隔、关联变电站和广域系统。介绍并分析了IEC60044-8标准提出的同步脉冲法数据同步与插值法数据同步的各自适用范围与优缺点。对线性插值法作了误差分析与数值仿真计算,认为线性插值法对绝大多数只反应基频量的二次设备而言,方法误差可满足精度要求,但它不适用于要求包含高次谐波电量的二次设备。建议在采用线性插值法进行数据同步时,取48点/周或80点/周的采样率。  相似文献   

11.
电子式电流互感器校验技术的研究   总被引:9,自引:2,他引:7  
电流互感器原有的校验技术已难满足新型电子式电流互感器 (输出模拟电压小信号和数字量信号 )产品性能检定的技术要求。依据IEC6 0 0 4 4 - 8标准 ,讨论了新互感器校验技术的原理和方法。结合研究的混合式电流互感器 ,引入虚拟仪器技术 ,建立了电流互感器的校验系统 ,给出了比值误差和相位误差的实验结果。  相似文献   

12.
基于嵌入式以太网的电子式互感器数字输出口   总被引:12,自引:4,他引:8  
数字输出口是电子式互感器对变电站通信网络的信息输入点,为实现变电站监视、计量、控制和保护装置的信息共享与系统集成提供了技术基础.电子式互感器的数字输出口负责将瞬时电流电压数字信号以指定帧格式封装,并传送给变电站的二次设备.根据IEC 60044-8标准,在数字输出口的设计中可采用以太网接入方案和点到点链接方案.文中提出了一种基于嵌入式以太网的电子式互感器数字输出方案.该方案采用基于386EX微处理器的嵌入式网络模块作为硬件平台,并通过Linux操作系统内置的TCP/IP协议实现数据传输.在分析实时性与可靠性的基础上,具体阐述了以太网通信的实现.此设计方案符合IEC 60044-8标准,能够满足变电站监测系统对实时性与可靠性的要求.  相似文献   

13.
电力监测系统中数据采集卡的前端处理   总被引:1,自引:0,他引:1  
针对采用PCI2008A采集卡的空芯线圈电流互感器测量监视系统中PCI2008A的误差来源,提出了一种双通道放大的前端处理方法,给出了具体的硬件和软件解决方案,实验结果显示了系统精度有了明显的提高,达到IEC60044-8规定的0.2级。这种多通道放大的前端处理思想也可以用于电力系统其它场合,提高系统的整体精度。  相似文献   

14.
虚拟仪器技术在混合式光学电流互感器中的应用   总被引:5,自引:7,他引:5  
性能校验是研究新型电流互感器的重点,针对新型电流互感器输出模拟电压小信号和数字信号的特点,依据mC60044-8标准,建立了基于虚拟仪器开发平台Labview的电流互感器校验系统,并应用该校验系统分析了作者所研制的混合式光学电流互感器的比值误差、相位误差以及温度特性.校验分析结果表明,该电流互感器达到了IEC标准规定的0.2级要求;同时还表明方便、灵活和多功能的虚拟仪器技术加快了新型电流互感器的研发进度.  相似文献   

15.
为了适应数字电力技术的发展,设计了一种可以与电子互感器直接相连的多功能电力仪表。这种电力仪表以三相电能测量专用芯片实现与传统电磁式互感器的连接,以RS-485接口实现与电子式互感器的连接,其数字接口完全满足国家标准IEC60044-8对电子式互感器的数字化输出的要求。该仪表既可以用于传统变电站,又可以用于数字化变电站,而且便于传统变电站的数字化改造。  相似文献   

16.
张慧哲  李伟凯  郑绳楦 《高压电器》2005,41(4):286-288,291
依据电子式电流互感器标准IEC60044-8,对电子式互感器的数字输出接口进行了研究,对规约中规定的电子式互感器的结构、数字输出的物理层、链路层以及应用层进行了详细地分析,并提出了具体的解决方案,其中采用DSP作为其主处理器连同一些外围电路来实现规约中所描述的MU的功能。所设计的电路可以满足系统的实时性和可靠性,该系统还可以根据现场需要方便的进行扩展。最后讨论了电子式互感器的应用对变电站的影响及其应用前景。  相似文献   

17.
基于FPGA与ARM的智能合并单元设计   总被引:2,自引:2,他引:2  
针对智能变电站信息数字化、功能集成化、结构紧凑化的要求,分析了IEC 60044-8、IEC 61850-9-1/2标准对合并单元的定义,在此基础上设计了一种基于现场可编程门阵列(field-programmable gate array,FPGA)与高级RISC微处理器(advanced RISC machines,ARM)的智能合并单元。辅处理器FPGA负责多路数据的同步接收,并集成逻辑判别机制软件实现母线的并列运行和切换;主处理器ARM负责FPGA的实时控制并将采样值按IEC 61850-9-2标准通过以太网发送,采用预配置采样值控制块实现采样值传输模型的灵活定义,避免了制造报文规范(manufacturing message specification,MMS)映射的实现困难。试验结果表明了设计方法的可行性和正确性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号