首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到15条相似文献,搜索用时 62 毫秒
1.
用于TFT-LCD驱动电路的输出缓冲放大器   总被引:1,自引:1,他引:0  
设计了一种用于TFT-LCD驱动的低功耗CMOS缓冲放大器.该放大器在AB类缓冲放大器的基础上,结合辅助的B类放大器,能够驱动大容性负载,以较低的功耗达到了LCD驱动的速度要求.在0.15μm CMOS工艺模型、20 nF电容负载和5.5 V电源电压下,该缓冲放大器的静态功耗为40μW,1%精度的建立时间为7 μs.  相似文献   

2.
设计了一种用于LCD驱动的低功耗CMOS缓冲放大器。该放大器采用了共源共栅的频率补偿方法,并结合阻尼因子控制技术,能够驱动大动态范围的容性负载,以较低的功耗达到了LCD驱动的速度要求。在0.35μm CMOS工艺模型下,该缓冲放大器的静态功耗为60μW。  相似文献   

3.
基于新型的折叠电流镜负载PMOS差分输入级拓扑、轨至轨(Rail-to-Rail)AB类低压CMOS推挽输出级模型、低压低功耗LV/LP技术和Cadence平台的实验设计与模拟仿真,采用2μmP阱硅栅CMOS标准工艺,得到了一种具有VT=±0.7V、电源电压1.1~1.5V、静态功耗典型值330μW、75dB开环增益和945kHz单位增益带宽的LV/LP运算放大器。该器件可应用于ULSI库单元及其相关技术领域,其实践有助于CMOS低压低功耗集成电路技术的进一步发展。  相似文献   

4.
基于新型的折叠共栅共源PMOS差分输入级拓扑、轨至轨AB类低压CMOS推挽输出级模型、低压低功耗LV/LP技术特别考虑和EDA平台的实验设计与模拟仿真,并设计配置了先进的Si 2 mm P阱硅栅CMOS集成工艺技术。已经得到一种具有VT = 0.7 V、电源电压1.1~1.5 V、静态功耗典型值330 mW、75 dB开环增益和945 kHz单位增益带宽的LV/LP运算放大器。该运放可应用于ULSI库单元和诸多相关技术领域,其实践有助于Si CMOS低压低功耗集成电路技术的进一步开发与交流。  相似文献   

5.
随着手持移动设备使用的增加,液晶显示器驱动芯片的功耗问题越来越受到人们的关注,如何减少芯片功耗已经成为设计的重点.设计一款适用于小尺寸液晶显示器的驱动芯片,采用rail-to-rail缓冲放大器和电荷共享技术的列驱动缓冲输出电路.设计中采用rail-to-rail缓冲放大器适应驱动电路的电压极性特点,可以很好地减少静态功耗;并且充分利用了点反转驱动方法相邻行和列电压极性均不相同的特点,采用了一种新的电荷共享技术,使其相邻的行和列相互充电,使动态功耗在理论上减少到原来的25%.  相似文献   

6.
提出了一种针对专用、多通道、大电容负载LCD驱动芯片的测试方案。通过FPGA为待测样片提供12.5MHz的基本时钟、状态控制及帧频选择向量,并向数字部分寄存器写入递减数据,验证了芯片单路驱动200pF容性负载时可以实现1 024级灰度、12V摆幅输出。针对测试中出现的全摆幅上升时间较长及大输出幅度时的非线性问题,对芯片中的相关模块进行了测试分析,指出输出缓冲级对Miller电容的充电速度及数模转换器(DAC)对采样电容的充电速度是影响性能的关键因素,可通过适当减小片上转换电阻或采样电容来提高芯片性能。最后提出了一种使用开关电容型DAC及误差放大AB类输出驱动级电路的改进方案。  相似文献   

7.
设计出一种用于TET液晶显示的源驱动放大器.放大器的输入级采用互补差分对形式,输出级则采用甲乙类CMOS结构,实现了输入输出的Rail-to-Rail.增加了平衡电路,抑制了非线性.通过设置合适的电压偏置和小的偏置电流在5V工作电压下实现了低功耗.在-40~85℃范围内,基于和舰0.25μm高压CMOS工艺,采用HSPICE仿真验证,在30pF负载电容条件下,放大器的静态功耗仅有19μW,输出电压范围为0V~5V,开环电压增益达到132dB,总谐波失真仅为0.009%.能很好满足液晶显示源驱动电路的要求,并成功应用于LCD驱动芯片中.  相似文献   

8.
本文设计了一种低压低功耗CMOS折叠一共源共栅运算放大器.该运放的输入级采用折叠-共源共栅结构,可以优化输入共模范围,提高增益;由于采用AB类推挽输出级,实现了全摆幅输出,并且大大降低了功耗.采用TSMC 0.18μm CMOS工艺,基于BSIM3V3 Spice模型,用Hspice对整个电路进行仿真,结果表明:与传统结构相比,此结构在保证增益、带宽等放大器重要指标的基础上,功耗有了显著的降低,非常适合于低压低功耗应用.目前,该放大器已应用于14位∑-△模/数转换电路的设计中.  相似文献   

9.
程春来  柴常春  唐重林 《现代电子技术》2007,30(24):191-193,196
设计了一种低压低功耗CMOS折叠-共源共栅运算放大器。该运放的输入级采用折叠-共源共栅结构,可以优化输入共模范围,提高增益;由于采用AB类推挽输出级,实现了全摆幅输出,并且大大降低了功耗。采用TSMC 0.18μmCMOS工艺,基于BSIM3V3 Spice模型,用HSpice对整个电路进行仿真,结果表明:与传统结构相比,此结构在保证增益、带宽等放大器重要指标的基础上,功耗有了显著的降低,非常适合于低压低功耗应用。目前,该放大器已应用于14位∑-Δ模/数转换电路的设计中。  相似文献   

10.
范明俊  任俊彦  过瑶  李宁  叶凡  李联 《半导体学报》2009,30(1):015009-4
本文提出一种新型适用于低电压的两级运算放大器。该放大器采用电平平移技术和电流镜镜像技术分别在第一级和第二级实现CLASS-AB偏置,在相同的电流消耗下,有效输入跨导相对传统的两级运放提高了一倍,从而实现了低功耗、大带宽、建立时间短的目标。采用嵌套米勒补偿技术和对称结构的共模反馈电路,运放在动态工作时可以达到很好的稳定性。在1.2伏的电源电压、0.18微米CMOS工艺下,该运放用于12位40兆赫兹采样频率的流水线模数转换器前端采样保持中,仿真结果显示,采样保持电路的无杂散动态范围达到95.7dB,总谐波失真-94.3dB,信噪失真比达到89.5dB,功耗仅为5.8毫瓦。  相似文献   

11.
随着液晶显示系统在手持设备中的广泛应用,低功耗已经成为液晶显示控制器芯片设计的重要目标。针对LCD控制器数据处理量大和工作频率高的特点,提出了一种新型分页式帧缓冲结构。该结构将帧缓冲分为未压缩页和压缩页两个部分。把用户存放在未压缩页中的显示数据进行压缩后写入到压缩页中,LCD显示时只需要从压缩页中读取数据进行解压缩即可维持刷新。这样降低了LCD控制器访问帧缓冲的频率,从而减小功耗。采用FPGA硬件平台进行性能及功耗评估。评估结果显示该结构在不影响显示性能的情况下显著降低了系统功耗。  相似文献   

12.
利用标准TFT工艺,开发了集成a-Si行驱动(ARD)电路技术的5 .08 cm(2 .0 in)和4 .57 cm(1 .8 in)移动液晶显示屏。通过整合RGBWPenTile矩阵技术和AFFS技术,可以获得很低功耗;应用球形玻璃纤维和优化的电路能够得到非常窄的暗区。综合运用上述技术,我们就有可能将ARD面板运用于移动液晶显示屏。  相似文献   

13.
设计了一种基于动态扫描原理的液晶显示(LCD)驱动芯片。该芯片为高压CMOS数模混合集成电路并支持输出频率可选功能。芯片输入数据频率为13.5MHz,输出1 024级256列模拟电压信号直接驱动LCD,输出电压幅度可达12V以上。负载为200pF时,最大摆幅上升/下降时间小于5μs。芯片采用新加坡特许半导体(Chartered)0.35μm、18V高压工艺设计,并进行了仔细的版图设计以减小匹配误差,仿真结果显示电路性能完全满足设计指标要求。  相似文献   

14.
在分析研究AB类运算放大器的输入和输出级构成原理基础上,提出一种与信号处理模块的输出端匹配并具有一定负载能力的缓冲器的设计。缓冲器采用了AB类运放结构,其输入级采用折叠式共射共基结构,输出级分别采用PNP管和NMOS管作为上拉管和下拉管,结合电路结构的改进使之具有轨到轨(rail-to-rail)的输出特性和很低的静态电流。设计的电路具有开环增益大、静态功耗小、带宽较高等特点。此运放已在1.5μmBCD工艺下实现。测试结果表明,静态电流仅为8.5μA,闭环带宽达200kHz,开环增益为100dB。  相似文献   

15.
孟军  温作晓  魏同立 《电子器件》2004,27(1):102-106
介绍了一种LCD驱动控制芯片的总体设计方案。该LCD驱动控制芯片具有比较完备的指令系统、完善的MPU接口和LCD接口、能存储大量常用字符的ROM、用户可以自行设计字符的RAM、光标显示电路等显著特色。重点讨论了MPU接口、指令译码、光标显示等模块的设计。最后,用Powrmill对芯片进行了功能和功耗仿真。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号