共查询到20条相似文献,搜索用时 9 毫秒
1.
2.
简单介绍了带隙基准源的基本原理,给出了一款基于Widlar结构的带曲率补偿的带隙基准电压电流源的设计方法,通过采用TSMC0.5μm工艺库对电路进行仿真,在-40~150℃的温度范围内,其带隙基准的输出具有12ppm/℃的温度系数,电流基准的输出具有42ppm/℃。此外,文中还对曲率补偿电路的工作原理进行了分析,并且通过仿真波形对曲率补偿的工作机制进行了讨论。 相似文献
3.
4.
采用二级温度补偿对传统电流模式结构的带隙基准电压电路进行改进,基于chartered 0.35um cmos工艺,使用cadencespectre进行仿真,结果表明工作电压为2v时,电路可以输出100mv-1.8v的宽范围电压;在-20-120温度范围内,平均温度系数约3ppm/℃. 相似文献
5.
《电子技术应用》2016,(11):33-36
基于0.18μm SiGe BiCMOS工艺,设计了应用于一款"10-Gbps跨阻放大器(TIA)"芯片的带隙基准电压源。该带隙基准电压源工作在3.0 V~3.6 V的电源电压下,输出基准参考电压为1.2 V,温度系数为10.0 ppm/℃,低频时电源抑制比为-69 d B,具有良好的性能。应用该带隙基准电压源完成了TIA芯片中偏置电路模块的设计,该偏置电路除了提供偏置电流外,还具备带宽调节功能,可实现对TIA输出电压信号带宽进行7.9 GHz、8.9 GHz、9.8 GHz和10.1 GHz四档调节,提高了TIA芯片的应用性。目前,带隙基准电压源与偏置电路随TIA芯片正在进行MPW(多项目晶圆)流片。 相似文献
6.
一种高精度BiCMOS带隙电压基准源的设计 总被引:1,自引:2,他引:1
在对传统典型CMOS带隙电压基准源电路分析基础上提出了一种高精度,高电源抑制带隙电压基准源。电路运用带隙温度补偿技术,采用共源共栅电流镜,两级运放输出用于自身偏置电路。整个电路采用了UMC 0.6um BiCMOS工艺实现,采用HSPICE进行进行仿真,在TT模型下,仿真结果显示当温度为-40℃~80℃,输出基准电压变化小于1.5mV,低频电源抑制比达到75dB以上。 相似文献
7.
8.
9.
提出了一种低压低功耗的带隙基准电压源电路,设计基于0.5μm2P3M BiCMOS Process,并使用了低压共源共栅电流镜结构减少了对电源电压的依赖,消除了精度与余度之间的矛盾,并用HL50S-S3.1S.lib库文件用HSPICE进行了仿真,其电源抑制比PSRR大约为-78.9dB。 相似文献
10.
11.
基准电压源可广泛应用于A/D、D/A转换器、随机动态存储器、闪存以及系统集成芯片中.使用0.18 μm CMOS工艺设计了具有高稳定度、低温漂、低输出电压为0.6 V的CMOS基准电压源. 相似文献
12.
为了消除由于晶体管不匹配产生的随机失调对带隙基准源精度的影响,设计了一种采用斩波调制技术的带隙基准电压源。该方法采用对称性OTA的结构来减小带隙基准电压源的系统失调,并利用带隙基准核心电路中的与绝对温度成正比(PTAT)的电流源为OTA提供自适应偏置,从而较小了整个电路的功耗。通过基于0.35μm CMOS工艺并使用Cadence Spectre工具对电路进行仿真,结果表明:斩波频率为100 Hz时,基准电压在室温(27℃)的输出为1.232 V,该带隙基准的供电电压的范围为1.4~3 V;在电压为3 V时,在-40~125℃温度范围内的温度系数为24.6 ppm/℃。 相似文献
13.
14.
15.
16.
17.
针对实际电路中的电源噪声对带隙基准精度的影响问题,设计一款具有高电源抑制比的带隙基准源。设计包含专用的电源抑制比提高电路,辅以启动电路、带隙主体电路、温度补偿电路等。利用电压负反馈技术,使带隙基准输出电压获得高电源抑制比,减少电源对输出基准电压的干扰。对带隙基准电路设计温度补偿,显著减小温度漂移,可稳定输出2.5 V基准电压。电路在Candance Spectre环境下进行温度特性和电源抑制比的仿真,实验结果表明带隙具有较的低温度系数和较高的电源抑制能力,适用于A/D转换器,DC-DC转换器等高精度电路应用场合。 相似文献
18.
在传统的一阶带隙基准电路的基础上,通过在电路中添加串联电阻和NPN型二极管并与电阻并联的方法,实现高阶曲率补偿。该电路不仅具有结构简单、使用器件少的优点,而且还能显著提高带隙基准的设计精度。另外,较宽的输入电压范围(10 V25 V)有利于此带隙基准源应用在更宽的领域。仿真结果表明,通过华虹NEC 0.35μm BCD工艺,使用H-spice仿真软件对该电路仿真,在0℃25 V)有利于此带隙基准源应用在更宽的领域。仿真结果表明,通过华虹NEC 0.35μm BCD工艺,使用H-spice仿真软件对该电路仿真,在0℃80℃温度范围内,其带隙基准的温度系数仅为0.501 ppm/℃;在10 V80℃温度范围内,其带隙基准的温度系数仅为0.501 ppm/℃;在10 V25 V输入电压范围内,输出电压摆幅为31.49 mV。 相似文献
19.
现场可编辑逻辑门阵列(Field Programmable Logic Array,FPGA)具有集高带宽、强信息处理能力等优点,为5G通讯、云计算、物联网等热门领域的信号转换、传输等做出了不可忽视的贡献。高性能的FPGA常采用低工艺节点的鳍式场效应晶体管(Fin Field-Effect Transistor,FinFET)进行设计与制造,且内嵌有带隙基准(Bandgap Voltage Reference, Bandgap)电路,为内部数字和模拟电路提供稳定、高质量地偏置电压。然而FinFET工艺下的晶体管、电阻等器件的各项参数对工艺角、温度的变化更加敏感,使得带隙基准的温度补偿电路的设计会更加困难,且在大规模芯片生产中可能会出现良品率低的问题。作为一种超大规模的数模混合电路,FPGA可通过预留的接口,经由互连线访问和修改内部寄存器的值。基于FPGA的这种高度可编程的特点,本文提出了一种带可调补偿电流的高精度带隙基准电路。通过FPGA内部互联逻辑控制补偿电流的大小,对不同工艺角下的基准电压进行精准的温度补偿,输出对温度变化不敏感的高精度参考电压。 相似文献