首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 140 毫秒
1.
射频识别系统中通信协议的模块化设计   总被引:13,自引:0,他引:13  
本文主要介绍了射频识别系统的通信协议处理模块的功能,电子设计自动化及利用第三代EDA工具进行硬件设计。主要介绍利用复杂可编程逻辑器件的设计来实现通信模块。设计过程是用VHDL语言来描述硬件功能,对行为特性的高层次的描述简化了设计过程。  相似文献   

2.
冯竞楠 《电子设计工程》2011,19(12):156-159
基于硬件电路设计软件化的思想,根据路口交通灯控制功能要求,以可编程逻辑器件(FPGA)为硬件基础,以有限状态机为设计基础,通过对系统状态及其转移关系的定义,运用多进程方式描述硬件模块的逻辑关系,用VHDL语言编程实现了交通灯控制系统,经仿真,并在实验箱上进行功能测试,正确实现了预期功能。仅用一片可编程逻辑器件,即完成需要的控制功能,设计思路清晰,实现过程灵活。  相似文献   

3.
本文主要介绍了CPLD(复杂可编程逻辑器件)及用第三代EDA(电子设计自动化)工具进行硬件设计,并介绍了用CPLD来实现射频识别系统的加密通信模块的可能。用VHDL语言对模块功能进行高层次的行为特性描述可以简化设计过程。  相似文献   

4.
EDA技术是以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关开发软件,自动完成用软件的方式设计的电子系统到硬件系统实现,最终形成集成电子系统或专用集成芯片的一门新技术。介绍一种基于DDS原理,并采用FPGA芯片和VHDL开发语言设计的任意函数调频的任意波形信号发生器,给出了设计方案和在GW48 CK型EDA集成电路开发系统上实现的实验结果。  相似文献   

5.
杨斐  黄军  康浩 《现代电子技术》2013,(22):143-146
利用EDA技术,在可编程逻辑器件CPLD上实现了一种多功能电子密码锁。为弥补传统密码锁的不足,进一步提高可靠性,该系统中所有数据的存储、运算都完全由硬件实现。利用VHDL语言对电路进行行为描述,QuartusⅡ软件中的EDA工具进行仿真及下载。整个设计过程采用自顶向下方案,设计效率高,开发成本低。采用了MAXⅡ系列的CPLD作为硬件核心,其功耗低,逻辑执行速度远高于单片机,在安防行业中有较强的市场竞争力。  相似文献   

6.
朱冰莲  杜培强  运明华 《电子科技》2011,24(6):127-130,133
在分析Sony公司ICX098BQ面阵CCD图像传感器驱动时序的基础上,对可调节曝光时间的CCD时序发生器及其硬件电路进行设计.选用FPGA器件作为硬件设计平台,使用VHDL语言对时序关系进行了硬件描述,采用QuARTUSⅡ8.0对所设计的时序发生器进行了功能仿真,并以Altera公司的可编程逻辑器件为核心进行硬件适配...  相似文献   

7.
主要以多路数据的采集及监测系统为例,介绍可编程逻辑器件在模数转换、数模转换及数据监控与处理中的设计方法。此系统由三大部分组成,其中数据处理及监控系统单元用VHDL语言进行设计,利用MAX+PLUSⅡ软件进行电路仿真,并用CPLD硬件实现;输入单元及输出单元用ADC0809及DAC0832芯片实现。设计中采用了自顶向下的方法,将系统按逻辑功能划分模块,各模块使用VHDL语言进行设计,在ISE中完成软件的设计和仿真。  相似文献   

8.
宗荣芳 《电子技术》2009,(10):51-52
主要以简易数字存储示波器为例,介绍可编程逻辑器件在模数转换、数模转换及数据存储与处理中的设计方法。此系统由四部分组成,其中数据处理及存储单元用VHDL语言进行设计,利用MAX+PLUSII软件进行电路仿真,并选用FP6A硬件实现;输入单元及输出单元采用AD976及AD669芯片实现;存储器RAM采用HM6264芯片实现。设计中采用了白顶向下的方法,将系统按逻辑功能划分模块,各模块使用VHDL语言进行设计,在ISE中完成软件的设计和仿真。  相似文献   

9.
用FPGA的电子密码锁   总被引:5,自引:0,他引:5  
基于FPGA的数字密码锁,采用VHDL语言使用自上而下的方法对系统进行了描述,并在FLEX10K10LC84-4上实现。设计充分利用了FPGA可编程逻辑器件的资源可编程的特性,高效率设计出能满足特定要求的电子密码锁电路,并借助先进的VHDL综合工具synplify提高资源利用率。  相似文献   

10.
王淑文 《现代电子技术》2007,30(12):184-185,188
介绍了应用可编程逻辑器件CPLD及硬件描述语言VHDL设计数字系统的方法,说明基于CPLD器件进行数字系统设计的特点、VHDL设计流程,重点介绍了在数字系统设计中,采用CPLD设计是一种基于芯片的、层次化、自顶向下的方法。以数字频率计设计为例,说明基于可编程逻辑器件的数字系统设计的方法。  相似文献   

11.
尹会明 《电子工程师》2009,35(11):37-41
分析了具有倒计时功能数字式抢答器的设计需求,给出了采用CPLD(复杂可编程逻辑器件)的系统设计方案,详细介绍了用VHDL(超高速集成电路硬件描述语言)进行其核心设计CPLD内部功能模块的具体设计及实现方法。总结了采用CPLD基于VHDL语言的系统设计优点,指出了现代数字系统设计的特点及发展趋势。  相似文献   

12.
VHDL电路的优化目标是充分利用CPLD/FPGA芯片的内部资源,使设计文件能适配到一定规模的CPLD/FPGA芯片中,并提高系统的工作速度和降低系统成本。分析VHDL语言的特点,并从设计思想、语句运用和描述方法等方面对电路进行优化,提出了利用串行化设计思想和外扩E^2PROM的方法对VHDL电路进行优化,通过对比实验,验证了这两种方法能有效减少程序占用的宏单元(Macro Cell)。  相似文献   

13.
阐述了4PSK调制器的基本原理.给出调制系统设计框图.在MAX phsII环境下,利用VHDL语言实现了4PSK调制器设计.并时系统的各模块仿真.采用VHDL模块化和自上而下的设计方法.提高了系统的稳定性和可靠性.  相似文献   

14.
基于VHDL的FPGA开发   总被引:4,自引:0,他引:4  
陈意军 《电子与封装》2006,6(3):33-36,43
文章介绍了硬件电路描述语言VHDL的特点和描述方法,并应用VHDL介绍了一个设计实例。以FPGA器件为核心的数字系统设计使整个系统显得精简,并能达到所要求的技术指标,具有灵活的现场更改性,还有高速、精确、可靠、抗干扰性强等优点。  相似文献   

15.
首先介绍了PCI总线的技术特点,并结合实际应用,重点叙述了PCI总线设备控制器的VHDL设计与FPGA的实现,他是PCI总线和应用设备的接口,并且用VHDL语言对系统进行了详细的描述与功能仿真。  相似文献   

16.
Matlab/Simulink到VHDL代码的转换研究及其实验配置   总被引:1,自引:0,他引:1  
彭滋霖  阳春华 《现代电子技术》2007,30(4):186-188,191
讨论了由Mattab/Simutink生成VHDL代码的原理。详细论述了从Simulink模型顶层系统设计、IP核配置到到VHDL语言自动转换、综合、适配与时序仿真的结构与流程。介绍了利用Xilinx的System Generator及Altera的DSP Builder将Simulink模型转换为VHDL代码的方法,对算法实现过程中需注意的问题进行了说明。提出了基于最新版本的完整实验室软硬件配置方案。利用Xilinx Blockset的Mcode模块设计一个带延迟的复数乘法器并进行了软硬件的仿真测试。  相似文献   

17.
指出了电类专业的学生,应该熟悉掌握VHDL语言,探讨了把硬件描述语言引入数字电路教学首先要向学生介绍VHDL语言设计的基本内容,然后要求学生完成一个VHDL语言的综合设计。实践表明,这种方法有助于克服学习VHDL语言中的一些难点。  相似文献   

18.
19.
VHDL语言在电路设计中的优化   总被引:4,自引:2,他引:2  
陈志刚 《电子测试》2008,(9):75-77,86
VHDL设计是行为级的设计。利用VHDL设计电路是目前对于较复杂的电路系统进行设计时的最好选择,但设计中如何进行电路的简化直接关系到电路的复杂度及可靠性。VHDL语言的优化设计旨在充分利用CPLD/FPGA所提供的硬件资源,使项目设计能适配到一定规模的CPLD/FPGA芯片中,并提高系统的工作速度、降低系统功耗。优化的主要目标是减少适配所需要的宏单元数。本文分析了VHDL设计中容易引起电路复杂化的原因,提出了相应的解决方法。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号