首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
魏坤 《无线电》2010,(1):52-56
第二版的示波表与第一版示波器的总体硬件结构相似.但在几个局部做了较大的改进.电路由6部分构成,分别是程控衰减放大、采样存储、时钟产生、负压产生,控制处理、液晶显示。  相似文献   

2.
针对传统的环形振荡器(RO)检测精度较低、检测面积较小的问题,对传统的RO结构进行改进,提出一种结构优化的RO。结构优化的RO通过增大与木马电路的接触面积来提高木马检测率和检测面积。在FPGA上的实验结果表明,相比于传统的RO检测方法,结构优化的RO有以下优点:1) 能够精确地检测出仅有20个逻辑单元的硬件木马;2) 将RO的检测面积扩大了约1倍。  相似文献   

3.
4.
义一颗真正的组件为例 运算放大器的制程技术以及设计技巧会影响其噪声性能。模拟IC的设计工程师采用内部电路的技法,利用偏压电流消除来降低双极晶体管的偏压电流。这些技法会为电流噪声密度规格导入一项相关的元素。图6所示为来自ADI的AD8599这类针对超低噪声、低失真度的运算放大器的噪声规格。  相似文献   

5.
6.
7.
CVSL电路不同于互补CMOS逻辑那样具有固定的构成规则,对于复杂逻辑,若不对电路进行优化,则电路速度、版图面积、功耗等性能指标均会受到影响。因此用一种方法有规律的来完成CVSL电路结构的设计显得十分重要,传统的卡诺图化简法步骤过多,结构不够直观,针对这一缺陷,提出了用二叉树代替传统的卡诺图法的设计思路,从而使CVSL电路结构得到优化。分析结果表明,二叉树优化法较卡诺图法可使电路获得了更加高效的设计结果。  相似文献   

8.
以特定板级电路模块为研究对象,建立有限元模型.运用ANSYS分析软件对影响板级电路固有频率的主要结构参数进行灵敏度分析,从而得到各设计参数和板级电路模块一阶固有频率的关系.然后以灵敏度分析为理论依据进行结构优化设计,在优化过程中,目标参数逐步逼近于最优解,每一步优化设计变量求取新的灵敏度来确定搜索方法,然后进一步优化,从而使设计参数能很快达到最优解或较优化解.  相似文献   

9.
基于Xilinx Virtex-Ⅱ系列FPGA控制逻辑块(CLB)矩阵特点以及每一个控制逻辑块能实现任何2输入1输出的逻辑功能的特点,提出了一种基于基因表达式程序设计的电路优化算法。在该算法中染色体由按线性方式连接的逻辑单元矩阵组成,采用的遗传操作包括变异和杂交,并利用真值表进行适应度评估。实验证明,所得到的电路结构优于传统方法。  相似文献   

10.
《变频器世界》2009,(10):14-18
4 变频器的输出电压 小孙又到张老师家里,就迫不及待地拿出一张单子,打算开始提问了。 “慢”张老师见状,做了个等一等的手势。然后说:“我先问你,变频器在变频的同时,为什么还要变压?”  相似文献   

11.
大约过了一个星期,小孙又来了。一落座,他就从书包里拿出了一张问题单,说: “我们的领导问我,变频器的输出电流和频率之间是什么关系?我对好几台变频器进行了测试,总也没有找出规律来。又翻了好几本书,也都没提到这方面的问题。”  相似文献   

12.
“噪声”这个名词代表的是一定范围的电气扰动。部份的这些扰动来源乃是模拟式电路零件与生俱来的.像是放大器以及转换器等。为了要了解一组电路所能够可靠处理的最低信号位准,设计工程师必须要计算电路的噪声。  相似文献   

13.
模拟电路是电类专业的主干课程,课程内容多、学习难度大。基于产业人才培养的模拟电路课程教学与传统的模拟电路教学有很大的不同,基于产业人才培养的模拟电路课程教学应该侧重产业需求和实用性。在模拟电路的教学中应尽可能满足企业对模拟电路实用性的要求,优化课程内容,培养学生模拟电路应用能力,掌握各种器件构成的放大电路的分析、设计及其应用。  相似文献   

14.
《实用影音技术》2011,(11):92-101
在只有模拟输出信号的民间CD播放机中第一次增添数字信号输出端是1984年秋天的事。为了改善音质在数字输出电中采用了各种各样的抗抖动措施,CD播放机的音质也随着抗抖动措施的不断完善迅速地提高。这一回中将介绍在数字输出电路中采用的各种抗抖动措施。  相似文献   

15.
袁诗琪  高良俊  张浩宇  易茂祥 《微电子学》2019,49(3):394-398, 403
由于硬件木马种类的多样性和SoC电路制造过程中不可预测的工艺变化,硬件木马检测变得极具挑战性。现有的旁路信号分析法存在两个缺点,一是需要黄金模型作为参考,二是工艺波动会掩盖部分硬件木马的活动效果。针对上述不足,提出一种利用电路模块结构自相似性的无黄金模型检测方法。通过对32位超前进位加法器的软件仿真实验和对128位AES加密电路的硬件仿真实验,验证了该方法的有效性。实验结果表明,在45 nm工艺尺寸下,对于面积占比较小的硬件木马,该方法的检测成功率可以达到90.0%以上。  相似文献   

16.
17.
18.
19.
20.
1介绍 整体芯片仿真(full—chip simulation)通常很快就会受到仿真时间过长以及适当的模型的可获取陛的限制。同样地,系统的仿真不可能有效并最准确地被执行,因为它需要过长的仿真时间。并且,多领域系统不可能用一种唯一的设计语言准确地被塑造。此外,当元件被集成到系统里时,  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号