首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 93 毫秒
1.
基于FPGA及FLASH的数据采集存储系统设计   总被引:1,自引:0,他引:1  
提出了一种多路数据采集存储系统的设计方法。介绍了闪存和现场可编程门阵列FPGA的功能特性,并利用外围接口电路及上述芯片设计并实现数据采集存储系统。介绍并口EPP模式控制的读数操作过程。给出了采集存储系统的接口电路,并阐述了它的实现原理。  相似文献   

2.
本文首先简单的介绍了总线的发展,从而引出一种新型的串行点对点交换结构RapidIO.DSP在高性能处理系统中的重要性毋庸置疑,但是目前的很多DSP并没有RapidlO接口.本文提出了利用FPGA,将DSP的总线桥接到一个RapidIO IP上,从而实现了DSP与RapidIO网络的互联.  相似文献   

3.
本文提出了一种使用FPGA实现误码率测试的设计及实现方法。该设计可通过FPGA内建的异步串行接口向主控计算机传递误码信息。也可以通过数码管实时显示一段时间内的误码率。文章先介绍了系统构成和工作流程,然后重点分析了关键技术的实现。  相似文献   

4.
鉴于高速数据采集系统对实时数据存储带宽和容量的要求,提出一种基于现场可编程门阵列(FPGA)的高速多通道并行固态存储系统。该系统以现场可编程门阵列器件XCV5LX110T为核心,选用大容量高速闪存芯片作为存储介质,通过采用并行总线拓宽技术和流水线缓冲技术,在FPGA片内搭建高速多通道并行存储硬件架构,从硬件角度提高系统的数据吞吐带宽。设计一种基于超级页的地址映射策略,并使用该策略对闪存转换层算法的请求处理机制进行并行加速优化,从软件角度提高系统的存储并行性。测试结果表明,该系统的最大存储速度达到73MB/s,其性能指标能满足高速实时数据存储的需求,证明多通道存储架构和FTL算法具有良好的并行性和可扩展性。  相似文献   

5.
雷达视频回波信号的实时采集、显示与存储系统   总被引:12,自引:0,他引:12  
介绍一种雷达视频回波信号的实时采集、显示与存储系统。该系统采用带有RAID适配卡的工控机作为采集主控设备,以普通微机显示器作为显示设备,利用多个IDE硬盘组成磁盘阵列作为存储设备。制作了一块基于FPGA的高速雷达信号采集PCI卡,以FPGA为采集的核心控制芯片,并在FPGA内部实现了32bit/33MHz的PCI接口逻辑。利用FPGA内部双口RAM的乒乓切换与缓冲区环行存储技术保证了连续采集。采用数据抽取、坐标查表映射和DirectDraw等技术在普通显示器上以P显方式进行实时全屏显示,同时可对局部区域以B显进行开窗放大显示。显示过程中可对任意区域设置采集方位和距离波门,将采集的数据实时存储在磁盘阵列上。该系统已成功用于舰栽警戒搜索雷达的外场数据采集。  相似文献   

6.
用FPGA实现高冲击过程中的加速度数据回收   总被引:1,自引:3,他引:1  
FPGA(现场可编程逻辑门阵列)用做高速数据采集系统的主控制器具有单片机、DSP等通用CPU所不具备的特点:并行执行、速度快、低功耗等。基于FPGA的数据回收系统可以对高冲击过程中的加速度值进行实时采集回收。数据回收系统的设计采用自顶向下的模块化设计方法,对每个功能模块的设计进行了说明,最后对系统进行了实验验证。  相似文献   

7.
利用FPGA实现的多通道同步数据采集卡   总被引:3,自引:0,他引:3  
介绍了一种基于PC104总线的多通道高速同步数据采集卡的设计方法,硬件上采用FPGA进行控制逻辑设置和数据缓存的实现,简化了硬件电路,同时也提高了其使用的简易性和配置的灵活性,具有准确和快速的特点。  相似文献   

8.
提出了一种在飞机座舱综合显示系统中汉字显示加速系统的设计方案.该方案是将汉字信息转换为一系列的命令和参数,经过几个处理模块的处理后,生成高速缓存操作命令,最后由图元处理模块完成水平线的输出工作.本文重点介绍了汉字显示加速系统内部各个模块的FPGA设计.系统仿真结果表明,该设计方法极大地提高汉字显示速度和稳定性,能够满足飞机中各种数据和信息的实时显示要求.  相似文献   

9.
针对目前模式匹配算法多采用软件实现,而软件实现效率低下的弊端,提出了一种基于硬件实现模式匹配算法的设计方案.综合Aho-Corasick(AC)算法原理和FPGA硬件特点,在FPGA上实现AC算法;然后利用Quartus Ⅱ对设计进行了验证和性能分析.实验结果表明,基于硬件实现的Aho-Corasick(AC)算法的效...  相似文献   

10.
基于SATA的嵌入式直接存储系统   总被引:1,自引:0,他引:1       下载免费PDF全文
王超  刘伟  张德聪 《计算机工程》2012,38(12):232-235
研究嵌入式高速存储系统的应用问题,分析传统数据存储系统存在的不足,提出一种基于SATA的嵌入式直接存储系统设计方法。该方法参照完整实现SATA物理层和链路层协议,根据嵌入式存储需求组合SATA传输层和应用层协议建立DMA控制模块,在现场可编程门阵列中构建符合SATA标准的存储通道。SATA存储通道实现数据到SATA存储设备的直接存储,通过扩展SATA存储通道实现存储系统带宽及容量的扩展。实验结果表明,该方法能解决带宽瓶颈和通用性问题,达到良好的存储效果。  相似文献   

11.
介绍一种基于FPGA的精密离心机光栅信号细分系统。说明了光栅信号的产生过程和基本处理方法,提出了一种综合EDA技术与光栅莫尔条纹电子学细分技术的设计方案。通过VerilogHDL实现该系统的主要设计,并利用ISE软件进行了仿真试验。试验表明,该系统具有捕捉速度快、跟踪精度高、相位误差小、成本低廉等特点。  相似文献   

12.
在介绍以太网控制器DM9000A的数据帧收发过程的基础上,运用SOPC技术,设计了用DM9000A作为调制解调器与主机间数据接口的调制解调器实现方案,并详述了系统的软、硬件设计过程。该方案具有实现简单,调制方式易调整的优点。实验结果表明:较DSL技术,该方案可提高双绞线传输的有效距离。  相似文献   

13.
基于ARM的Linux网络设备驱动程序开发   总被引:2,自引:0,他引:2  
对基于ARM的网络设备驱动程序开发进行了研究,分析了嵌入式Linux网络设备驱动程序的实现原理和运行过程,讲述了嵌入式系统中网络设备驱动开发的具体过程.在嵌入式Linux中实现DM9000网卡驱动,并结合实现DM9000网卡驱动的实例讲解了基于Linux操作系统的网卡驱动程序开发流程.具体分析了网络设备的初始化、设备的打开与关闭、数据的传送和接收以及超时处理等相关过程.最后归纳总结了基于嵌入式Linux网络设备驱动程序的一般方法.  相似文献   

14.
DRM系统的SHA256算法设计及FPGA实现   总被引:2,自引:1,他引:1  
介绍了一种适于DRM系统的SHA-256算法和HMAC算法,给出了在FPGA上实现SHA256算法和HMAC算法的一种电路设计方案,并对算法的硬件实现部分进行了优化设计,给出了基于Altera公司的StratixⅡ系列的FPGA的实现结果。  相似文献   

15.
以高速数字信号处理器芯片TMS320DM642为核心搭建的硬件平台用于检测桥梁拉索表面的缺陷,并用CF卡进行数据存储,具有运算功能强、低功耗、通用性强等特点,弥补了国内外相关研究方法的不足。论文详细介绍了大容量可移动存储设备Compact Flash Card(简称CF卡)的结构和工作原理,在此基础上提出DM642与CF的接口设计方案,并建立基于CF卡的FAT文件系统,使数据通过文件格式存储在CF卡上,方便Windows操作系统对其访问。  相似文献   

16.
伺服控制系统的DM9000A以太网接口设计   总被引:2,自引:0,他引:2  
采用以太网控制器DM9000A,实现DSP+FPGA伺服控制系统的100M以太网接入.介绍了DM9000A的功能原理,给出了该器件与TMS320F2812 DSP的硬件连接方法、软件初始化及数据收发控制流程.  相似文献   

17.
基于FPGA的多路同步实时数据采集系统   总被引:2,自引:0,他引:2  
结合数据采集系统在电力系统中的应用,设计了一种基于FPGA的多路同步实时数据采集系统,该系统将多个功能模块集成到一片FPGA中,构成片上可编程系统,使用一片FPGA完成对A/D转换和双口RAM等模块的控制;给出了系统的硬件原理框图,并结合系统的设计方案对其中的主要功能模块进行了阐述;以此构成的多路同步实时数据采集系统具有性能稳定、实时性强、集成度高、扩展性灵活等特点。  相似文献   

18.
《微型机与应用》2016,(16):41-43
FPGA因其具有高度的灵活性与强大的数据处理能力而被广泛应用于数据采集与处理系统中。USB2.0因其数据传输速率快和接口的多样化而广泛使用。以USB2.0控制器CY7C68013A为接口设计和实现了上位机与FPGA中FIFO与寄存器之间的读写。经测试表明,该设计达到了47 MB/s的数据传输速率,接近USB2.0控制芯片的最高速率48 MB/s。  相似文献   

19.
基于GPRS网络的无线数据传输系统   总被引:2,自引:0,他引:2  
构建了一种以嵌入式ARM微处理器LPC2210为核心,结合GSM/GPRS无线传输模块MC35开发的无线数据传输系统设计方案.系统硬件部分由数据采集处理终端、GPRS网络、Internet网络、监控中心服务器组成,软件部分包括操作系统,采集终端软件和控制中心服务器端软件.重点论述了软件系统的层次结构和实现难点.  相似文献   

20.
为了保证铁路视频监控系统实时性,提高视频数据的传输和处理速度,提出了基于AXI总线的视频数据传输处理的FPGA实现,将XSVI(XILINX Streaming Video Interface)视频格式滤除扫描信号,只处理数据,在数据处理传输结束后,通过视频时间控制器产生扫描信号,和视频数据时序对应后输出。XSVI和AXI的转换接口控制器在modelsim软件上实现功能仿真,在ISE软件上实现综合与应用,并在Sparten6开发板上得到验证。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号