首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 78 毫秒
1.
HDLC协议控制器IP核的设计与实现   总被引:1,自引:0,他引:1  
介绍了HDLC协议控制器的IP核方案及实现方法,分别对发送和接收模块进行了分析,给出了仿真波形图。该设计采用Verilog HDL语言进行描述,用ModelSim SE 6.0进行了功能仿真。  相似文献   

2.
随着高速图像处理的发展,VGA控制器IP核已成为SoC芯片中的一个重要部件.这里介绍一种使用FPGA芯片实现对VGA控制器的Verilog HDL设计方案.该方案采用FPGA设计VGA接口以将要显示的数据直接送到显示器上,加快了数据的处理速度,提高了系统的兼容性,比同类控制器有着占用资源少、时钟延迟小等特点.  相似文献   

3.
介绍了一种基于AMBA总线verilogHDL实现的IIC主机模式的IP核设计。该模块能够在标准和快速模式下运行,能够灵活配置为十位地址寻址或七位地址寻址模式。详细说明了该IP核的架构,各部分设计及状态转换过程。最后该模块通过了系统验证,并在xilinxFPGA上转化为硬件电路实现了所有功能。  相似文献   

4.
李秀娟  王祖强  张甜 《电子技术应用》2006,32(4):101-102,122
在8位MCUIP核设计中,数据通道部分的设计是整个设计的关键之一。采用自顶向下的设计方法,提出了一种特定的层次化数据通道模型。该数据通道模型由整齐的时钟节拍控制数据通道的开启,经过精心设计的各层子数据通道的选通,有效地避免了内部数据总线读写冲突,规范了设计,降低了功耗,缩短了设计周期。  相似文献   

5.
文章主要介绍一种简易通用的UART IP核的设计。UART作为一种短距离、低成本通信的串行传输接口,随着嵌入式系统的迅速发展,已成为SoC(System on Chip)芯片中的一个重要部件,在数字通信中得到了广泛的应用。本设计在对UART的串行通信协议进行详细分析的基础上,采用Verilog HDL语言对ALTERA的Cyclone系列FPGA进行设计,用一片FPGA实现了UART的发送、接收和波特率发生等功能,并验证了结果。这种灵活的设计方法使整体设计紧凑、小巧,提高了系统的兼容性,节约了硬件成本,具有较强的推广价值。  相似文献   

6.
基于FPGA的UART IP核设计与实现   总被引:2,自引:1,他引:1  
本文设计了一种基于FPGA的UART核,该核符合串行通信协议,具有模块化、兼容性和可配置性,适合于SoC应用.设计中使用Verilog HDL硬件描述语言在Xilinx ISE环境下进行设计、仿真,最后在FPGA上嵌入UART IP核实现了电路的异步串行通信功能.  相似文献   

7.
Xilinx PCI-Express核总线接口设计与实现   总被引:1,自引:0,他引:1  
介绍了基于PCI-Express总线的DMA硬件设计,并运用硬件描述语言Verilog HDL对其实现。使用Xilinx公司Virtex-5系列FPGA对该设计进行了验证。结果表明,该设计能满足实际应用对可读性、可靠性及高效性的要求。  相似文献   

8.
吴超 《数字社区&智能家居》2014,(20):4903-4905,4908
DFT(离散傅里叶变换)作为将信号从时域转换到频域的基本运算,在各种数字信号处理中起着核心作用,在无线通信、语音识别、图像处理和频谱分析等领域有着广泛的应用。该文描述了DFT算法IP核设计、实现的原理与方法,最后在ModelSim中以及Matlab进行了仿真与验证。  相似文献   

9.
为了在嵌入式CPU中实现数学运算,设计了一个32位数学运算库IP核,以提高运算能力,基于该思想详述了系统架构及各功能模块的实现。并进行了仿真和测试,通过实验在基于OR1200的SOC平台上做了FPGA验证,结果表明经过本模块加速后数学运算的处理速度可行有效,达到了设计目标。  相似文献   

10.
CRC是IEEE1394协议中重要的错误检测和恢复机制。介绍循环冗余校验的基本原理,根据IEEE1394协议中CRC码的产生原理.分析CRC校验的具体计算过程,讨论IEEE1394协议中CRC的FPGA实现.借助EDA工具和Verilog HDL语言实现了对这.种算法的仿真和验证。  相似文献   

11.
该文详述了一种基于wishbone总线接口的IIC总线控制器IP核设计,给出了该IP核的系统接口以及各个子模块的详细设计方法,并对该IP核进行了仿真和验证。  相似文献   

12.
本设计依托星核计划——山东国产IP软核平台,基于最新片上总线AMBA4.0协议,使用VerilogHDL语言完成了主要由AXI4总线接口、ULPI模式控制、封包、解包和协议处理等模块组成的USB2.0设备控制器的IP核设计,通过综合验证证明了设计的正确性,并有效降低了FPGA逻辑资源占用率.可以根据实际应用要求将设计的USB2.0控制器IP核直接移植到FPGA内部,实现USB数据传输协议,省去了USB协议芯片,节省了产品开发成本,并且有效缩短了产品设计周期.  相似文献   

13.
本文介绍一款USB设备控制器IPCORE的设计与实现。论文首先介绍了USB设备控制器的设计原理,模块划分及每个模块的功能。然后介绍了该IPCORE在ModelsimSE中的功能仿真及FPGA验证结果。  相似文献   

14.
给出了混沌变码本IP核的实现方案。该方案采用并行计算的设计思想,克服了一般变码本加密算法速度慢的缺点;采用流水线方法实现32位乘法,使得混沌迭代在具有高计算速度的同时只消耗较少的硬件资源。仿真结果显示设计满足功能,时序要求。  相似文献   

15.
高速数据总线技术是航空电子中的关键技术之一.IEEE 1394是一种新型的高速串行数据总线,并已成功用于航空电子中.其异步传输保证数据传输的可靠性,广泛用于命令、状态数据的传输;等时传输又能满足航电系统中大容量数据实时传输的需求.IP是互联网中最基本的通信协议,把IP运用在1394串行总线上(IP over 1394),充分利用1394的高速可靠等特点,将使IEEE 1394的应用更加广泛.文中主要讨论了通过1394串行总线传输IP数据包所必然的方法、数据格式和1394 ARP.  相似文献   

16.
RapidIO总线是第三代总线的代表,是处理器之间实现互联的最佳选择。但国内对于此技术的研究尚处于起步阶段,使用者也多以购买国外成熟IP为主。文中基于RapidIO V1.3协议,介绍了一种RapidIO总线的设计和实现方法,之后对其进行了全面的虚拟平台测试和FPGA平台测试。测试结果表明,该RapidIO总线符合RapidIO V1.3协议,且设计实现方式简单,复用性好,可以作为RapidIO接口方便地应用于FPGA和芯片设计中。  相似文献   

17.
MIPI射频前端控制接口(RFFE)是一种总线接口的标准,是最近两年多才发展起来的一门新兴技术,与I。C、SPI总线相比有许多优点,可以使射频芯片更好地控制前端设备,更能满足未来无线移动系统的需求。本文首先对MIPIRFFE进行概述,然后具体分析了该RFFE总线IP的实现思路和结构,最后用Verilog语言通过VCS进行仿真验证。该IP控制简单,易于实现,适于在挂载多个射频设备的接口中使用。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号