首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 156 毫秒
1.
多路数据采集系统中FIFO的设计   总被引:1,自引:0,他引:1  
首先介绍了多路数据采集系统的总体设计、 FIFO芯片IDT7202.然后分别分析了FIFO与CPLD、AD接口的设计方法.由16位模数转换芯片AD976完成模拟量至位数字量的转换,由ATERA公司的可编程逻辑器件EPM7256A完成对数据的缓存和传输的各种时序控制以及开关量采样时序、路数判别.采用FIFO器件作为高速A/D与DSP处理器间的数据缓冲,有效地提高了处理器的工作效率.  相似文献   

2.
基于USB2.0和线阵CCD的高速数据采集系统设计   总被引:2,自引:0,他引:2  
为了解决电荷耦合器件(CCD)图像数据高速采集和实时传输处理问题,设计了一种基于USB2.0的高速CCD数据采集系统.系统采用可编程逻辑(CPLD)实现时序控制和逻辑控制,专用视频信号处理芯片XRD4460实现高速A/D转换;为了保证CCD图像数据高速传输,采用先进先出(FIFO)作为CCD数据流与8051单片机之间的缓存区进行数据缓存,采用CY7C68013接口芯片的GPI接口模式完成控制信号的发送以及实现采集系统与计算机之间的数据高速传输.  相似文献   

3.
为了在嵌入式机器视觉系统中实现ARM处理器S3C2440与DSP处理器TMS320C5402之间的实时数据通信,设计出一种基于主机接口HPI的数据通信方法.阐述了嵌入式机器视觉系统的总体方案,设计了协处理器DSP的HPI接口与ARM主机之间连接的硬件电路,详细描述并分析了HPI的工作原理和各寄存器的作用,给出基于Linux操作系统的驱动程序.实际应用表明,该方法完全能够实现ARM主机实时地读/写DSP处理器内各存储单元的数据,速度可达10 MB/s,满足了嵌入式机器视觉系统的实时性要求.  相似文献   

4.
张冬阳  薄振桐 《电子科技》2014,27(11):48-51
以FPGA为核心处理器,完成了中波热像仪输出红外图像的实时采集与存储系统设计。系统主要由USB固件程序、FPGA控制程序和上位机软件组成,通过对工作在Slave FIFO 模式下的USB2.0接口芯片CY7C68013A内部FIFO进行控制,实现了USB接口的高速数据传输。应用结果表明,该系统具有数据传输速度快、采集数据准确等特点。  相似文献   

5.
光纤陀螺信号处理电路中FPGA与DSP的接口方法研究   总被引:1,自引:0,他引:1  
通常在有FPGA(Field Programmable Gate Array)和DSP(Digital Signal Processor)参与的数据采集处理系统中,正确地解决它们之间的接口是个非常重要而且必须面对的问题.针对闭环消偏光纤陀螺信号处理中既要实现对快速A/D采样数据进行滤波,同时又能保证光纤陀螺能够实现闭环控制以及具有一定的带宽,以光纤陀螺(FOG)信号滤波处理电路中FPGA和DSP的接口问题为例,探讨了三种不同的接口方案的设计思路、优缺点及其适用情况,考虑到光纤陀螺信号处理及其滤波电路的具体情况,最后选择利用FPGA内部的FIFO(First In First Out)数据缓冲器实现FPGA与DSP的接口方案,它实现了逻辑芯片FPGA和数字信号处理器DSP之间无缝连接,大大提高了DSP的使用效率,解决了数据采集和数据处理(数字滤波)之间相冲突的矛盾.  相似文献   

6.
刘兴 《电子科技》2014,27(8):190
基于CPLD和FIFO,本文设计了一种以S3C2440为控制器,结合高速模数转化器ADS7891、先进先出缓冲器芯片IDT7205构成的高速高精度数据采集系统。设计中主要体现CPLD采集控制逻辑的精确时序配合和FIFO的缓存,使FIFO能够在A/D与ARM之间充当媒介,较好的完成数据传输。  相似文献   

7.
高速图像数据采集与处理系统的硬件设计   总被引:2,自引:0,他引:2  
唐红雨  陈迅 《电子技术》2006,33(12):56-60
一种基于DSP芯片TMS320C5410的高速数据采集与处理系统,能够快速地完成大容量数据获取,系统的核心部件为DSP和可编程逻辑器件CPLD,主要电路包括图像信号视频预处理电路、同步分离电路、A/D转换电路、DSP处理器的I/O接口电路、系统电源电路等,其电路简单、可靠性好、具有一定的通用性。  相似文献   

8.
基于ARM嵌入式系统的VGA接口的研究与设计   总被引:1,自引:3,他引:1  
谢昭莉  蒋涛  刘亮  金鑫 《液晶与显示》2007,22(6):761-764
ARM嵌入式系统中实现VGA显示接口功能,涉及到时序的构建和数字图像信息的模拟化两个主要方面。对基于ARM920T内核的RISC微处理器S3C2410的显示控制模块和高速的数/模(D/A)转换器进行了研究,提出一种能够广泛应用的VGA显示接口方案,详细阐述了数字图像数据D/A转化并输出到VGA接口显示器显示的方法,其中包括接口的硬件设计、VGA时序信号的实现方法、视频D/A转换器的使用方法等,最后介绍了系统VGA接口软件的设计,并给出了寄存器初始化的代码。测试结果表明,该方案实现了在ARM嵌入式系统应用中直接提供VGA显示接口的功能,占用系统资源少,效率高,可靠性好,能够满足实时显示的需要。  相似文献   

9.
网络控制器DM9000A在嵌入式系统中的应用   总被引:1,自引:0,他引:1  
介绍网络接口芯片DM9000A与ARM处理器AT91RM9200之间的硬件接口设计,实现了在嵌入式Linux系统中网络驱动开发.  相似文献   

10.
基于FPGA的嵌入式系统设计   总被引:7,自引:0,他引:7  
提出了一种基于FPGA(现场可编程门阵列)和软核CPU的嵌入式系统设计的新方法。FPGA芯片选用A ltera公司的Cyclone系列芯片作为处理器,配合A ltera公司的NIOS软核嵌入式处理器构成整个系统的核心;操作系统采用μC/OS嵌入式系统,并移植到FPGA平台上;外围添加USB接口作为扩展接口,使用Cypress公司的EZ_USB系列芯片;整个系统以FPGA和NIOS为中心进行设计,外围接口包括JTAG、串口、USB口等。给出了系统硬件架构以及与USB芯片的接口应用电路。  相似文献   

11.
基于ARM和FPGA的微加速度计数据采集系统设计   总被引:3,自引:1,他引:3  
基于常用的MEMS惯性器件微型加速度计,介绍一种采用ARM和FPGA架构来采集加速度数值的设计方案,微加速度计的模拟输出信号经A/D芯片转换后由FPGA进行处理和缓存,然后ARM接收FPGA的输出数据并对数据进行显示和存储,对如何用FPGA实现该数据采集系统的传输控制和数据缓存,以及FPGA与A/D转换芯片和ARM的接口设计给出了说明,实现了加速度数值的采集、传输、显示和存储,该方法配置灵活、通用性强,可以较好地移植到相关器件的数据采集系统中。  相似文献   

12.
黄磊  杨维翰  许昆 《电子科技》2009,22(12):23-25
介绍了基于ARM9电能质量监测仪数据采集系统设计,讨论了由MAX1324构成的8通道14位同步采样,及其与核心板ARM9—S3C2410的接口,实现了8路差动模入的瞬时采样。该数据采集系统较好地满足了电能质量监测仪对数据采集的特殊要求。  相似文献   

13.
设计了CMOS图像传输系统的基本框架结构,实现了系统硬件及软件设计。系统采用Cypress公司FX2 CY7C68013芯片,在不使用CPLD等控制芯片的条件下,利用Slave FIFO方式实现了图像数据的高速读取,并将将其直接存入内部缓冲区,节省了一般系统所必需的FIFO。同时该系统还通过CY7C68013芯片上自带的I2C总线接口,实现了CMOS相关寄存器的在线配置与实时图像配置。  相似文献   

14.
对多普勒雷达回波信号采集系统的电路设计以及系统各部分的软硬件调试做了详细介绍,系统采用”USB+CPLD”的传输设计方案,结合高精度A/D、高速FIFO,给出了对多普勒雷达回波的有效采集方案。实验结果证明系统设计达到了预期要求,此设计方案还可推广到其他数据采集系统中。  相似文献   

15.
以Hynix公司的ARM7芯片HMS30C7202和TI公司的TMS3205416 DSP芯片为例,介绍了一个具有数据采集、数据处理、数据传输和数据显示等功能的系统。本系统工作流程如下:实时采集进来的外部数据由DSP进行处理,再由HPI将数据传给ARM进行显示或通过LAN传给服务器,实现数据远程处理功能。重点分析了DSP的HPI(host port in-terface)接口的工作原理。设计了HMS30C7202与TMS320C5416之间的HPI接口电路和HPI通信协议,给出了DSP部分与ARM部分的程序流程图。经实验验证,制作的样机满足设计要求,具有一定的实用价值。  相似文献   

16.
为了对四象限探测器输出的四路信号进行同步采集传输,本文设计了一套高分辨率、高速率的同步数据采集传输系统。该系统首先以FPGA芯片EP1C12Q240为核心,控制模数转换芯片ADS1274采集数据,数据经过片内FIFO缓存,然后按Camera Link协议将数据打包为32×40大小的图像,图像经Camera Link接口传输到PC机,最后使用图像采集卡采集图像数据,并利用MATLAB编写软件实现图像解码与存储。实验结果表明:该系统实现了分辨率为24bit、采样速率为100kHz的4通道同步数据采集,其有效分辨率可达18.79bit,数据传输稳定可靠。满足了数据采集系统高分辨率、高速率的需求,并且该方案也可方便地移植到其他应用中,具有较好的可扩展性。  相似文献   

17.
张爽 《电子技术》2014,(10):65-67
设计实现了以FPGA为主控制单元,采用EZ-USB FX2微处理器为接口芯片的快速数据传输系统。文章给出了FPGA和CY7C68013之间数据传输的软硬件设计方案,着重介绍了FPGA内部建构的FIFO原理及程序实现方法,并以FLASH存储模块为例,通过FX2与FLASH握手过程的设计,实现了数据存储器与计算机之间的数据高速传输。应用结果表明,此数据传输系统可靠有效,具有一定的通用性,可用于其他使用USB进行数据传输的系统中。  相似文献   

18.
嵌入式实时操作系统μC/OS-Ⅱ串口通信的设计与实现   总被引:1,自引:0,他引:1  
为解决实时操作系统μC/OS-Ⅱ串口通信设计中信号量、消息邮箱使用方法的问题,提出了一种以STM32V评估板为硬件平台和μC/OS-Ⅱ的串口通信程序设计方案.该方案采用Codex-M3架构的ARM处理器STM32F103VB作为主控制芯片,ST3232作为串口通信电平转换器.软件设计部分描述了信号量、消息邮箱的应用场合...  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号