首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 46 毫秒
1.
针对PC出厂时检测视频接口的不便性,从应用角度出发,提出一种基于可编程逻辑器件NIOS II软核的PC端视频接口自动化检测系统设计。PC上位机播放特制视频,通过视频接口将图像传输至检测设备盒,设备盒通过NIOS II软核控制视频芯片将HDMI、DP视频格式转换成VGA RGB格式,并通过硬核检测行信号(HSYNC)、场信号(VSYNC),并将采集到有效显示像素的RGB值缓存在SRAM,并通过高速数据传输接口将数据返回给上位机进行对比。实验证明:该视频接口检测方式节省劳动成本,检测效率高,检测误差率小于1%,最高支持4K 30fps视频检测。  相似文献   

2.
介绍基于NIOSⅡ嵌入式视频叠加电路的设计与实现。嵌入式NIOSⅡCPU控制电路接收矢量视频信号及标准PAL制视频信号,使其相叠加后存储于双端口RAM.上位机通过PXI总线接口将双端口RAM中数字视频信号采集至内存,并通过软件将叠加后的视频信息回放。实验证明,该电路能有效完成视频叠加,并成功应用于某测试系统。  相似文献   

3.
介绍基于NIOSⅡ嵌入式视频叠加电路的设计与实现.嵌入式NIOSⅡ CPU控制电路接收矢量视频信号及标准PAL制视频信号,使其相叠加后存储于双端口RAM,上位机通过PXI总线接口将双端口RAM中数字视频信号采集至内存,并通过软件将叠加后的视频信息回放.实验证明,该电路能有效完成视频叠加,并成功应用于某测试系统.  相似文献   

4.
基于片上可编程系统的视频车辆跟踪技术研究   总被引:1,自引:1,他引:0  
针对目前具体产品中算法实现复杂且基于计算机(PC)平台的纯软件环境等问题.提出了一种视频车辆跟踪的嵌入式实现方法.利用可编程片上技术,使得视频检测摆脱PC平台的依赖.以Nios Ⅱ软核处理器和外设知识产权(IP)核为硬件平台,结合模拟/数字信号转换(A/D)和数字/模拟信号转换(D/A)的视频接口,以μC/OS为操作系...  相似文献   

5.
消费者对高清晰度影音内容的需求不断增加,家庭影音娱乐也迎来数字化时代,为迎合市场对影音质量越来越高的要求,视频传输接口技术也在不断演进,其中新一代的DVI(数字视频接口)和HDMI(高清晰多媒体接口)这两个规格最受业界瞩目。DVI主导PC领域DVI是液晶显示器逐渐在PC上普及后才有的新的接口规格,如果不使用DVI接口,则传统的PC显示卡先要通过DAC将数字视频信号转换成模拟的RGB信号后,再传输至CRT显示器,透过垂直、水平磁轭将电子光束成像。PC开始采用数字液晶显示器后,为了兼容过往的CRT模拟接口,依然接收RGB模拟信号,然后转…  相似文献   

6.
论述了一种实现嵌入式系统网络化的新思路,通过简化的TCP/IP协议LwIP,利用NIOSⅡ,将其移植到MicroC/OS-Ⅱ操作系统中,以此实现嵌入式设备与网络的互联。从硬件和软件两个部分详细介绍了基于NIOSⅡ软核CPU的嵌入式以太网口的开发。还介绍SOPC Builder的使用,操作系统的移植,TCP/IP的移植以及NIOSⅡ中驱动程序和应用程序的编写。  相似文献   

7.
杨静 《信息通信》2013,(4):59-60
本设计采用SOPC技术,使用Altera NiosⅡ处理器,在单片FPGA上集成了视频采集、视频压缩、以太网传输、USB接口、RS232串行接口等模块,设计了一款基于NiosⅡ的嵌入式网络摄像头机。它不同于基于PC机的视频监控系统,不需布设专门网络,降低了成本,即插即用,维护简单;其独特的软核处理器,可根据设计需求随时更改配置,具有很大的灵活性,可广泛应用于电梯远程监控系统中。  相似文献   

8.
基于FPGA的嵌入式系统设计   总被引:7,自引:0,他引:7  
提出了一种基于FPGA(现场可编程门阵列)和软核CPU的嵌入式系统设计的新方法。FPGA芯片选用A ltera公司的Cyclone系列芯片作为处理器,配合A ltera公司的NIOS软核嵌入式处理器构成整个系统的核心;操作系统采用μC/OS嵌入式系统,并移植到FPGA平台上;外围添加USB接口作为扩展接口,使用Cypress公司的EZ_USB系列芯片;整个系统以FPGA和NIOS为中心进行设计,外围接口包括JTAG、串口、USB口等。给出了系统硬件架构以及与USB芯片的接口应用电路。  相似文献   

9.
为解决多输入格式视频在同一LCD上显示的问题,设计了一种基于IP核的支持多种视频输入接口的LCD控制器。采用IP核产品搭建系统的框架,系统核心控制CPU采用了Xilinx的MicroBlaze软核,以控制各IP核的初始化以及工作方式,系统对外通信通过串口实现;通过Xilinx的集成逻辑分析仪IP核ILA在线采集输入、中间以及输出数据,验证系统的可行性及数据处理的正确性。最终的实验结果表明,本文设计的基于IP核的多接口LCD控制器能够驱动LCD原屏,并且能够支持多种接口的视频输入,显示画面稳定,满足作为PC输出设备及其他接口视频监视设备的要求。  相似文献   

10.
摘 要:为实现PC输出在LCD原屏上的显示,设计了一种基于FPGA的LCD控制器,采用IP核搭建系统的框架,系统核心控制CPU采用了Xilinx的MicroBlaze软核,系统对外通信通过串口实现;通过Xilinx的集成逻辑分析仪IP核ILA在线采集输入、中间以及输出数据,验证系统的可行性及数据处理的正确性;最终的实验结果表明,所设计的控制器能够驱动LCD原屏,并且支持多种接口的视频输入,显示画面稳定,同时实现了两路视频的画中画显示,并可作为PC输出设备及视频监视设备。  相似文献   

11.
近年来FPGA(现场可编程门阵列)已成为高性能数字信号处理系统中的关键部件。介绍了以FPGA为核心控制和处理芯片的导航雷达接口板,实现对雷达方位、触发和视频信号的预处理。利用FPGA上的NIOS软核与显控计算的串口通信,显控计算机实现对该系统的控制及状态监控,而叙述了抗同频异步干扰的关键技术。  相似文献   

12.
提出了一种基于FPGA的H.264视频解码的IP核设计方案,对以NIOS Ⅱ软件处理器为内核的SOPC系统进行了优化,对CAVLC熵解码进行了优化。CAVLC熵解码模块硬件加速的方法,与无硬件加速的NIOS Ⅱ软件解码方法相比,缩短了解码耗时,使基于FPGA的H.264视频实时解码和播放成为可能。  相似文献   

13.
传统印刷行业中纸张数量的计量通常采用电子磅秤、人工点数或超声波探测等.针对这些测量方式的弊端,设计了一种基于ALTERA公司的Cyclone Ⅳ系列FPGA和Nios Ⅱ软核的新型纸张测量装置,通过NE555搭建多谐振荡器,将纸张的电容转化为频率,利用FPGA等精度频率测量和Nios Ⅱ软核的浮点数计算,进而计算出纸张...  相似文献   

14.
针对普遍存在的电机转动故障,设计了一种可靠的电机旋转信号的采集与检测装置,并给出了测试系统的总体设计方案及软硬件实现。该系统由高速频率计数FPGA模块和SOPC片上系统构成,采用NIOSⅡ作为系统控制单元,控制计数器的工作,并辅以适当的软、硬件资源完成以FPGA为核心的高精度频率计设计。将计数结果由串口发送给上位机做进一步的信号分析,如FFT和谐波小波包,以得到更详细的信号频谱分布,以此作为故障信号的判断依据。利用NIOSⅡ技术开发的频率计使外围测量硬件电路结构简单、性能更稳定可靠,并且可以灵活地实现定制应用。经过实验表明,该测试系统能够很好地完成机械系统的故障检测。  相似文献   

15.
光纤以太网络相机是目前最具前景的相机应用模式之一.设计了基于NIOS Ⅱ的光纤以太网相机系统,利用FPGA的N1OS Ⅱ内核对网卡芯片W315OA进行配置及驱动,实现图像采集模块与计算机通过TCP/IP协议实现网络传输数据.该相机系统能在1S之内完成一幅2MByte图像数据的网络传输,在速度上能满足系统的技术要求.文章介绍了系统的实现方案.
Abstract:
Optical fiber Ethernet camera is one of the most promising application modes of cameras.With the chip W3150A,which is configured and driven by NIOSⅡ core of FPGA,the data transfer between the image acquisition module and a computer is realized through TCP/IP.2 Mbyte image data can be transferred within Is,which meets the technical requirement.The scheme based on NIOS Ⅱ is presented.  相似文献   

16.
设计了一台基于NIOS技术的2.5Gb/s PoS信号测试平台,可以从物理层、数据链路层和网络层三个层次对输入PoS信号的相关特性进行测试,并可兼容2.5Gb/s整体PoS、622Mb/s整体PoS和155Mb/s整体Pos三种格式.该系统采用了高速光电转化、大规模可编程逻辑器件、NIOS软核等技术,能够为高速SDH光纤网的运营维护和PoS设备的开发发挥很好的作用.  相似文献   

17.
提出针对光谱仪器的CCD数据采集SoPC系统,采用并行A/D及异步FIFO转换和缓冲数据.利用Verilog HDL硬件描述语言编写驱动模块,把CCD、A/D和FIFO输入的驱动控制集成与一体,得到严格的时序保证;建立Avalon StreamingSource接口部件,为FIFO输入提供流数据;调用SLS USB20...  相似文献   

18.
文章提出了基于NIOSⅡ处理器的高速频率功率计的设计原理与实现,介绍了频率功率计系统的基本结构,同时给出了NIOSⅡ处理器的频率测量模块和功率测量模块的实现方案。按照该方案设计的频率功率计可以实现高速的数据处理能力和界面控制能力。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号