共查询到18条相似文献,搜索用时 62 毫秒
1.
目前深空遥感探测多采用CCD作为高分辨率相机的传感器,相较于CCD,面阵CMOS驱动更简单、功耗更低、抗辐射能力更强,是深空遥感探测目前的发展趋势。为此,本文基于CMOSIS公司生产的型号为CMV20000,图像分辨率为5 120×3 840的CMOS探测器,设计完成了一个大面阵CMOS高分辨率相机,图像分辨率为5 120×3 840。详细阐述了以FPGA为核心的电子学系统的整体结构,结合CMV20000的工作模式和时序电路,实现了高分辨图像的高速传输以及数据校正。试验结果表明,设计的相机系统方案合理,解决了CMV20000数据无法对齐的数据校正问题,系统运行稳定可靠,安装光学系统后能够获取高质量图像。 相似文献
2.
3.
为满足国防、科研及工业中快速变化场景拍摄时,更高帧频、更大分辨率的要求,研发了一款高清高速相机。该文介绍了高分辨率高帧频CMOS图像传感器芯片AM41V4的功能与特点,并基于该芯片设计了一套高分辨率高帧频的相机系统,该系统使用FPGA作为整个系统的时序控制核心,以DDR动态存储器作为成像暂存器,可以依据试验场合的具体拍摄要求实现灵活多变的工作模式。相机系统在图像分辨率为1 920×1 080时帧频可达1 000fps,并具有实时监视功能。该系统具有拍摄速度快、成像清晰、高性能、灵活性好等优点,适用于高速运动目标的快速捕获与拍摄记录。 相似文献
4.
随着CMOS集成电路工艺的不断进步和完善,另一种获得图像数据的技术——CMOS图像传感技术发展十分迅速。本文以CMOS图像传感器OV7649为例,主要研究CMOS图像传感器的一般特征及其使用特点,并在分析OV7649输出格式和输出时序的基础上,结合FPGA芯片,设计了图像采集系统。 相似文献
5.
6.
设计并实现了一种CMOS图像传感器阵列的图像采集和处理系统,采用CMOS芯片KAC-9618采集图像,在FPGA的时序控制下,通过USB2.0传输控制芯片CY7C68013A来传输数据,然后在PC端进行处理. 相似文献
7.
8.
9.
10.
在分析LUPA300型面阵CMOS图像传感器驱动时序关系的基础上,设计了此面阵CMOS图像传感器的驱动时序.选用CPLD器件作为硬件设计平台,试验VHDL语言对驱动时序进行了硬件描述,采用Quartus Ⅱ对所设计的驱动进行了功能仿真,并针对ALTERA公司的EPM1270T144C5进行了RTL级仿真及配置.系统测试结果表明,所设计的驱动时序可以满足面阵CMOS图像传感器LUPA300的各项驱动要求. 相似文献
11.
小型化相机是支持低成本微型飞行器或微小卫星对地观测等多项应用的关键设备,由此提出了一种高分辨率大面阵的小型化成像系统。首先预估了该成像系统用于目标观测的像元分辨率和幅宽。然后阐述了该系统的电子学方案,对其中的关键芯片OV14825的工作原理进行了介绍,并分析了基于FPGA的串行差分数据接收转发的软件设计。最后基于设计的相机样机开展了成像实验,在13m成像距离条件下获取图像分辨率优于0.5mm,而且图像细节丰富,层次分明,证明该方案切实可行。高分辨率大面阵微型相机具有很好的应用价值。 相似文献
12.
13.
CMOS图像传感器由于器件本身的特点,相比CCD传感器,其动态范围较小。以CYPRESS公司生产的高性能CMOS图像传感器IBIS5-A-1300为研究对象,对其多斜率积分原理进行研究,提出了采用同步快门多斜率积分的方法来扩展CMOS图像传感器的动态范围。以FPGA+DSP为系统的硬件处理平台,给出了多斜率积分驱动时序的具体设计思路和方法,并在QuartusⅡ7.0环境下对所设计的驱动时序进行功能仿真。采用所设计的多斜率积分时序驱动,将CMOS图像传感器的动态范围由原来单斜率积分模式下的64 dB扩展到了90 dB。实验结果表明,采用多斜率积分模式可以实现动态范围扩展的要求。 相似文献
14.
15.
16.
17.
为了在机器视觉应用中是实现高动态范围(high dynamic range,HDR)图像采集,提出了一种基于检测像素相对比率的新型图像采集系统。提出的图像采集器使用全差分电路检测信号比,由基于数字计数器的紧凑列并行读出电路捕捉像素的脉冲宽度调制输出。并设计了相应的光电流比检测像素方法,能独立地捕捉局部场景特征。实验结果显示提出的COMS图像传感器性能较好,当标称帧频为9600帧/秒时,提出的32×32像素阵列原型CMOS图像传感器消耗了4 mW的功率;当最大帧频为24000帧/秒时,此图像传感器消耗了6.8 mW的功率。 相似文献
18.
针对传统工业数字摄像机的灵活性差、实时性差等缺点,设计了一种基于FPGA的工业数字摄像机系统。将工业数字摄像机与FPGA结合起来,利用FPGA通过I2 C总线接口控制器控制图像传感器采集图像数据,然后将Bayer格式图像转化为RGB格式图像,通过调用Altera IP核DDRII SDRAM controller with ALTMEMPHY和FIFO存储器设计了DDR2SDRAM的接口,将图像数据缓存到DDR2存储器中,最后通过SPI总线接口在液晶屏上显示图像,可达到53帧/s图像的速度。系统代码共需约5 000个逻辑单元,3 704个寄存器,117个引脚。将设计代码下载到系统芯片中后,系统可以清晰显示所拍到的画面。设计结果表明,基于FPGA的工业数字摄像机设计灵活,易于移植,可实现高速图像采集和传输。 相似文献