首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 203 毫秒
1.
DSP/BIOS在雷达目标检测系统上的应用   总被引:1,自引:0,他引:1  
介绍了TI公司的实时操作系统(RTOS)内核DSP/BIOS,阐明了使用DSP/BIOS开发雷达目标检测系统的优点。先利用FPGA控制高速A/D对雷达视频数字化,然后使用DSP/BIOS内核构建多个数字信号处理线程,通过芯片支持库(CSL)配置外设资源,最后对程序进行实时分析和优化。从而大大降低了DSP系统开发的复杂度,缩短了开发周期,顺利实现了雷达目标自动检测等功能。  相似文献   

2.
本文阐述了该雷达探测器的数字信号处理过程,重点分析了动目标自动检测原理,并给出了该检测算法的实现步骤。根据该雷达探测器的特点和需求,设计了基于DSP的控制与信号处理系统,详细给出了其软、硬件实现方案。该系统具有高性价比以及较好的通用性,已经成功应用于项目。  相似文献   

3.
介绍了一种新型数字信号控制器dsPIC30F6014在雷达物位计设计过程中的硬件和软件实现过程。该方案系统的物位计,精度高,抗干扰性强。在实际应用中有很好的市场前景。  相似文献   

4.
讨论了导弹火控设备自动检测系统的硬件和软件设计,叙述了导弹火控设备故障检测分级方案,研究了基于VXI总线的电路板测试方法,并着重介绍了几种专用模块的研制。  相似文献   

5.
多重滑窗算法在DSP上的并行实现   总被引:1,自引:0,他引:1  
滑窗算法作为一种遍历性的算法,其实时运算效率是一个重要的指标。本文介绍了用于雷达目标解模糊处理的滑窗算法,研究了在两片TMS320C5402芯片上并行实现多重滑窗算法的方案。在某 PD雷达系统的目标解模糊处理的应用中,充分利用了DSP的HPI接口,设计实现了方位、距离、速度三重滑窗算法。本文还介绍了硬件方案和软件流程以及一些提高运算效率的措施,取得了好的实用结果。  相似文献   

6.
结合当前电子技术和图像处理技术的最新发展,设计了一种采用ADSP-2181数字信号处理器建构的图像检测定位的硬件平台,以满足图像检测的工业应用需要。运用并行数据流的分析方法系统论证了ADSP-2181作为图像检测系统核心处理器方案,提出了系统的数据流模型和控制模型,并以此设计实现了一个较高性能的硬件系统,具有视频图像获取、实时显示、图像处理和图像检测等多种功能。从PCB自动检测的标志识别及定位的需要出发,提出了适合硬件处理的Hough变换算法进行PCB圆形定位标志的检测,并给出了实验结果。  相似文献   

7.
雷达目标高分辨距离像(HRRP)提供了目标散射点沿雷达视线方向(LOS)的分布情况,针对这一特性,结合灰色系统关联度模型的特点,提出了基于灰色系统理论的雷达目标高分辨距离像识别方法.通过对5种飞机目标高分辨距离像的仿真实验验证了所提出方法的可行性和有效性.  相似文献   

8.
黄韬 《计算机工程》2001,27(2):163-165
雷达告警机用于实时探测敌方雷达辐射信号,通过处理和分析,判断敌方目标威胁程度,向飞行员发出告警。从工程设计角度出发,介绍了一个用于雷达告警机的基于DSP(数字信号处理机)的多机系统。  相似文献   

9.
介绍一种针对智能阀门定位器的自动检测系统,并对自动检测系统总体设计、系统硬件说明、软件设计、打印结果进行介绍。  相似文献   

10.
郑伟  周津慧  丘江  杨静 《计算机工程》2003,29(7):103-105
在介绍顺序排除算法(SEA)及多级顺序算法(MSEA)的基础上,采用以DSP和CPLD为核心器件的硬件处理系统,提高了图像目标搜索的准确性与实时性。实验证明,该系统具有较高的搜索精度及实时性能。  相似文献   

11.
This paper presents an embedded omni-vision navigation system which involves landmark recognition, multi-object tracking, and vehicle localization. A new tracking algorithm, the feature matching embedded particle filter, is proposed. Landmark recognition is used to provide the front-end targets. A global localization method for omni-vision based on coordinate transformation is also proposed. The digital signal processor (DSP) provides a hardware platform for on-board tracker. Dynamic navigator employs DSP tracker to follow the landmarks in real time during the arbitrary movement of the vehicle and computes the position for localization based on time sequence images analysis. Experimental results demonstrated that the navigator can efficiently offer the vehicle guidance.  相似文献   

12.
以占格率理论为基础,提出搜索分离阵权值的盲分离算法。该算法采用统计估计权值分布的方法。并通过约束权值的搜索范围,有效地去除了伪权值估计带来的干扰,适用于各种瞬时混合信号的分离。通过对该盲分离算法进一步简化与改进,设计了一种适合于语音盲分离的实时处理系统,并且使其在DSP系统上得以实现。计算机仿真与DSP系统的实验证明,该系统搜索准确率高,占用资源少。实时性好.可以快速有效地对混合环境进行实时跟踪。  相似文献   

13.
介绍一种基于DSP实现弱目标跟踪的方法,该系统主要是以高速数字信号处理器TMS320C6203作为核心器件,并与FPGA和CPLD相结合跟踪弱目标。首先通过统计像素数的方法粗略计算目标位置,根据获得目标的位置和大小进行局部精确搜索,减少计算量,然后采用重心跟踪结合线性预测的方法对目标进行跟踪,通过串口通讯在显示器上我们可以看到跟踪结果。实验结果表明可以对目标进行准确定位,达到实时跟踪的目的。  相似文献   

14.
本文提出了一种基于TS201的高速数据记录仪,能将雷达模拟信号转换成的数字信号经过处理后实时的按FAT32文件系统存储到固态盘中去。采用DSP+FPGA的硬件架构,FPGA作为接口处理单元,DSP承担整个系统的协调控制,可以通过RS232和RS422接口与外部实现实时通信。  相似文献   

15.
基于DSP EMIF口及FPGA设计并实现多DSP嵌入式系统   总被引:1,自引:1,他引:0  
在实时图像处理、雷达信号处理、软件无线电、电子对抗、3G数值仿真计算中,单DSP无法满足实时性和高速运算量要求,往往需要多DSP进行协同处理。本文针对DSP的EMIF接口和FPGA的特点,设计8个DSP通信的嵌入式系统。试验结果表明,所设计的多DSP通信的嵌入式系统,工作性能稳定,数据处理能力强,适用于高端的雷达信号处理、电子对抗、超声图像处理等场合。  相似文献   

16.
基于FPGA+DSP的雷达回波发生器设计   总被引:4,自引:1,他引:3  
雷达回波发生器利用现代仿真技术生成蕴含雷达目标和环境信息的模拟雷达信号,用来对雷达系统进行性能测试和评。根据通用性、灵活性要求,提出了一种基于DSP+FPGA的雷达回波发生器的设计方法;简要介绍了设计思想,详细阐述了系统的硬件组成和软件设计,并给出了测试结果并总结了该雷达回波发生器的一些优点。  相似文献   

17.
基于FPGA+DSP的雷达信号处理模块的设计   总被引:1,自引:0,他引:1  
针对现代机载雷达信号处理系统的通用性、灵活性要求,提出了一种基于DSP+FPGA的雷达信号处理系统的设计方法。以机载PD雷达信号处理系统为例,给出了测试结果,完成的系统具有高可靠性和实时性。  相似文献   

18.
雷达抗干扰性能评估指标分析与测试平台设计   总被引:1,自引:0,他引:1  
复杂电磁环境下雷达抗干扰性能外场实验通常具有复杂度高、设备代价高昂的问题。通过分析雷达电磁环境组成和相关评估指标,在综合一系列雷达对抗想定的基础上,提出了雷达对抗性能测试系统设计方案。该系统利用高速DSP和ARM终端显示控制灵活实现雷达干扰样式选择和参数设置。有效地解决了雷达状态信息采集、回波信号实时模拟以及战场环境想定的显控终端控制。研究了多种性能评估指标的具体测试方法,分析了影响干扰效果的关键性因素。结合具体雷达设备进行了雷达抗干扰半实物仿真实验,实验和数据处理结果证明了测试方法的有效性和可行性。该方法为解决有限设备条件下雷达抗干扰性能评估、雷达系统改进提供了参考依据。  相似文献   

19.
在高速采样系统中,大量数据需要实时传输到处理器.尤其是系统中存在多个处理器协同工作,就需要高速的总线来交换数据.SRIO总线由于存在连线少、传输速度高等优点,使用较为广泛.本文介绍了多核DSP和FPGA之间使用SRIO进行数据交换的软硬件设计方法,在不同数据需求下,介绍了FPGA将数据直接传输到DSP的DDR3、片内RAM或者多核的共享RAM中.本文研制了硬件系统,给出了各种方式的软件操作方法和实际硬件平台验证,SRIO传输速率达到4 Gbps.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号