共查询到20条相似文献,搜索用时 140 毫秒
1.
用FPGA实现任意波形发生器的两种方法 总被引:4,自引:4,他引:4
主要提用FPGA实现任意波形发生器的两种方法。在详细讨论了两种设计方法的原理的基础上,利用FPGA设计了其中的核心单元,给出了用MaxplusⅡ设计的电路图,并分别作出了详细说明。最后运用MaxplusⅡ和MATLAB的仿真功能,对两种方法进行了分析,给出了相关结论。根据系统集成的具体要求,选用这两种方法,可以大大提高设计的集成度和灵活性,增强产品的可靠性。 相似文献
2.
一种基于FPGA实现的高速缓存设计 总被引:4,自引:2,他引:4
为了解决嵌入式实时数据采集系统中,高速采集数据量大,而处理器的处理速度有限的矛盾,保证数据不丢失并提高处理器的数据吞吐率,文中提出一种基于FPGA(现场可编程门阵列)实现的最优FIFO(先入先出存储器)结构设计,它可以成倍提高数据流通速率,增加嵌入式系统的实时性。 相似文献
3.
为了解决嵌入式实时数据采集系统中,高速采集数据量大,而处理器的处理速度有限的矛盾,保证数据不丢失并提高处理器的数据吞吐率,文中提出一种基于HGA(现场可编程门阵列)实现的最优FIFO(先入先出存储器)结构设计,它可以成倍提高数据流通速率,增加嵌入式系统的实时性. 相似文献
4.
基于LabView简明、直观、易用的图形编程方式,实现了误码仪系统,系统分为发送端和接收端两部分,均由LabView实现系统的构建,其中发送端设备主要完成供误码率测试的序列与时钟的产生,接收端设备的功能是完成序列的同步与比对。基于LabView的误码仪具有使用简单,成本较低,可灵活更改测试参数与测试内容等特点,在实际的应用中取得了较好的效果。 相似文献
5.
现在许多彩色图像识别理论以及应用研究多数以通用计算机平台为基础,在移动设备、小型机器人等领域中使用较为不便,随着越来越多的设备对视觉系统小巧化、灵活化需求的增加,针对颜色识别理论在嵌入式设备上的应用研究很有必要[1].本系统运用了一个对红色运动物体的追踪的实验来观察图像处理的效果,并为后续测距系统的开发打下坚实的基础,... 相似文献
6.
数值控制震荡器(NCO)是一种通信领域广泛使用的装置。文章首先介绍了数值控制震荡器的工作原理,然后重点介绍一种基于现场可编程门阵列(FPGA)的NCO的电路设计。采用Verilog语言描述硬件电路,在QuartusⅡ平台上进行设计和仿真,并给出了电路的仿真波形,电路易于用FPGA器件实现,具有良好的应用前景。 相似文献
7.
余佳 《计算机与数字工程》1995,23(1):16-21
现场可编程门阵列FPGA是近几年发展起来的第四代编程逻辑器件。本文根据笔者的设计经验和部分实例,深入剖析FPGA的设计方法。介绍灵活运用FPGA的编程技巧,这些都是提高使用FPGA芯片的性能价格比,保证FPGA的投片成功的关键。 相似文献
8.
数字频率合成技术是近代通信系统的重要的一个组成部分,在电子系统以及无线电技术中的应用都是非常广泛的。为了满足现代电子技术迅猛的发展,电子系统对信号源的要求指标也变的越来越高,在满足高频率分辨率等基本指标体系的同时也要满足快速变频、低功耗的指标,该文对DDS进行了一些简单的探讨。 相似文献
9.
10.
随着现代雷达系统的飞速发展,其信息安全的重要性也日渐突出。因此,模拟雷达的信号探测功能以便有效的对雷达设计,检测等进行相关操作显得很有必要。本文介绍一种基于FPGA实现模拟雷达工作的一种方法,该方法增加了雷达系统的模拟功能,对实际操作提供了便捷的途径。 相似文献
11.
针对二进制转十进制(BCD)转码器的FPGA实现目标,提出了一种高效、易于重构的转码器设计方案.并在FPGA开发板上成功地实现了该设计,验证结果表明,与使用中规模集成电路IP核(SN74185A)实现的7 bit、10 bit和12 bit的转码器相比,本设计可以分别节约28.5%、47.6%和49.6%的硬件实现代价(逻辑单元LEs);同时,电路的路径延迟也分别减少了0.7 ns、2.1 ns和8.9 ns. 相似文献
12.
针对传统微处理器平台中存在的接口速率瓶颈问题,提出了基于现场可编程门阵列(FPGA)的以太网解包电路的硬件实现方法。主要介绍了接收数据帧的实现方法,该设计具有通用性好、可扩展性强以及方便易行等优点,为高速数据采集系统的网络化提供了很好的解决方案。 相似文献
13.
基于FPGA的可变长度移位寄存器优化设计 总被引:1,自引:0,他引:1
结合FPGA的结构,针对高速数据采集系统中触发控制单元的特点,提出了采用优化结构的可变长度移位寄存器改进基于FPGA的触发控制单元的方法,同时从器件的搭配和寄存器结构两方面探讨了可变长度移位寄存器的优化方案,并给出了应用示例。 相似文献
14.
一种采用Altera Cyclone Ⅲ FPGA将标准清晰度电视(SDTV)转换成高清晰度电视(HDTV)的方法。用图像插值技术,充分利用了原始图像,实现视频格式水平方向上行内像素点的增加及垂直方向上行数的提升,满足高清晰度电视格式的标准输出。整个上变换模块的复杂度低,易于硬件实现,完成了专用格式转换芯片的功能,在工程应用中有利于提高系统的集成度和灵活性。 相似文献
15.
本文利用频域抽取基四算法,运用灵活的硬件描述语言-Verilog HDL作为设计主体.设计并实现一套集成于FPGA内部的FFT处理器.FFT处理器的硬件试验结果表明该处理器的运算结果正确,并且具有较高运算速度.该方法具有设计简单灵活,体积小等优点,可用于雷达处理、高速图像处理和数字通信等应用场合. 相似文献
16.
根据交流采样的原理,设计出基于FPGA开方算法,解决了实时计算电压有效值和频率的问题.充分发挥FPGA硬件并行计算的特性,实现高速运算和可靠性的结合,能够较好地解决精度与速度的问题.为稳定控制装置快速判断元件故障提供了充足时间,满足电力系统实时性、可靠性的要求. 相似文献
17.
SpaceWire是一种面向空间应用的数据总线网络,它支持高速、点对点、全双工的串行总线传输.本文实现了基于FPGA的SpaceWire Codec接收端实现过程中时钟的恢复,复位信号的处理,DS信号的检测和处理,介绍了多时钟域的设计方法. 相似文献
18.
19.