首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 125 毫秒
1.
级联梳状积分滤波器的原理及FPGA实现   总被引:1,自引:0,他引:1  
在软件无线电的下变频模块中,级联梳状积分滤波器有着重要的应用,其主要作用是信号的抽取与低通滤波.文中总结了级联梳状积分抽取滤波器的理论要点,并介绍了采用FPGA的瘟波器设计方法,给出了仿真结果,并加以分析,从而证实了设计的可靠性和可行性.  相似文献   

2.
贾雪琴  李强  王旭  李景宏 《计算机仿真》2005,22(12):303-306
数字下变频在接收系统的数字化和软件化过程中起到了至关重要的作用。该文研究了高倍抽取的数字下变频设计,重点分析了基于级联积分梳状滤波器和级联半带滤波器的多级抽样频率算法。采用最新的设计软件Systemgenerator软件可以方便地在MATLAB中实现算法仿真并可生成FPGA芯片的下载文件,简化了设计流程,降低了开发成本和周期。提出了一种基于计算机ISA总线的系统验证方法。用Systemgenerator设计和仿真基于FPGA芯片的的硬件设计有效地验证了算法并降低了试验成本,是一种好方法。  相似文献   

3.
针对软件无线电中的多速率信号处理,介绍了级联积分梳状滤波器的基本组成及设计原理,给出了基于FPGA的具体设计方案及实现方法.仿真结果表明,该设计简单合理,使用灵活方便,具有良好的性价比,可应用于各种多速率信号处理系统.  相似文献   

4.
数字下变频是射频拉远单元(RRU)中重要组成部分。该文研究了高倍抽取的数字下变频设计,重点分析了基于级联积分梳状滤波器、级联补偿滤波器、级联根升余弦滤波器的多级抽样频率算法。参考移动通信系统参数提出了一种基于Xilinx Spartan6系列FPGA XC6SL9-2CSG256数字下变频实现方案,实现了高速、高性能的数字下变频。完成了系统的软、硬件实现,并通过综合仿真与测试验证了系统的正确性。  相似文献   

5.
现场可编程门阵列(FPGA)器件广泛应用于数字信号处理领域,而使用VHDL或Verilog HDL语言进行设计比较复杂。针对软件无线电中的多速率信号处理技术,提出了一种采用DSP Builder实现级联积分梳状(CIC)抽取滤波器的FPGA实现方案。软件仿真和硬件测试验证了设计的正确性和可行性。  相似文献   

6.
基于新型FPGA实现高速数字下变频   总被引:2,自引:0,他引:2  
介绍了一种基于新型FPGA的高速数字下变频的实现方法,它充分利用数字下变频的优化算法以及FPGA领域的新技术,去除由于数据速率过高而造成的各种瓶颈,极大地减少了计算量和FPGA片内资源的消耗。  相似文献   

7.
数字下变频技术是软件无线电的核心技术之一,本文首先介绍了数字下变频器的原理,然后主要讨论了基于FPGA的数字下变频实现方法.FPGA具有大容量,可编程的特性,以及设计和修改方面的灵活性,使得用FPGA来代替专用下变频芯片更加符合软件无线电的思想.  相似文献   

8.
级联积分梳状(CIC)滤波器是一种被广泛应用于软件无线电中实现抽取或者插值的高效滤波器.它主要用于降低或提高采样率,同时也具有低通滤波的作用.CIC滤波器的主要特点是,仅利用加法器、减法器和寄存器(无需乘法运算),占用资源少,实现简单且速度高.针对软件无线电中的多速率信号处理技术,以降低采样率为例,首先简要总结了CIC滤波器的理论要点,重点介绍了基于FPGA的CIC滤波器具体设计方案和实现方法;然后运用VHDL语言在FPGA上进行了仿真、综合,仿真结果验证了设计的有效性和可行性.最后将其成功地运用于DDC芯片的开发中.  相似文献   

9.
针对软件无线电接收机数字下变频中高速数字信号的降采样需求,利用半带滤波器及级联积分梳状滤波器,设计了一种半带滤波器前置的多级抽取滤波器架构。通过Simulink搭建系统模型验证之后,利用Xilinx ISE 12.3在Xilinx xc5vsx95t-2ff1136 FPGA上实现了一种下采样率为64的抽取滤波器。Modelsim仿真结果表明,该抽取滤波器设计是有效的,达到了设计指标。  相似文献   

10.
邱雅  郭东恩 《计算机测量与控制》2012,20(4):1070-1072,1075
中频数字接收机是随着数字信号处理技术的不断发展而成熟起来的;此文主要是基于软件无线电的思想,采用MATLAB和DSP相结合的新颖开发方法,利用MATLAB-DSP集成开发环境Embedded Target for the TI TMS320C6000DSP Platform,从Simulink模型自动生成TIC6000DSP的可执行代码,从而缩短了DSP算法软件的研发周期;文中的输入信号是AM调制信号,采样率为1.6MHz,调制信号为2kHz,载波为400kHz,经过128倍抽取和滤波,最后输出数据流速率为12.5kHz;通过仿真实验证明,采用软件无线电的思想不仅满足了设计需求,而且增强了不同系统之间的互通性、兼容性、灵活性和可靠性,同时降低了成本。  相似文献   

11.
以工控组态软件(MCGS) 的设备窗口实现对远程数据采集模块的驱动,完成工业现场数据的采集与控制命令的发布,运用RS485等串行口通讯协议实现计算机与外部设备之间的数据交换;以用户窗口编写了友好的用户界面及相应的控制算法,设计出具有工程应用价值的实时及历史报表,直观的实时曲线和历史曲线;以运行策略和实时数据库窗口完成系统运行的管理和对所有数据文件变量的管理与记录.试验结果表明基于组态软件设计的DDC系统具有良好的系统性能.  相似文献   

12.
基于FPGA的运动控制卡采用脉冲加方向的闭环控制方式,具有结构简单,集成度高、实时性好等优点.从硬件的构成、设计和算法实现等方面入手,阐述了运动控制卡的设计和开发.用硬件描述语言VHDL(very high speed integrated circuit HDL)和原理图结合的方式对FPGA编程实现系统的主要硬件逻辑和算法,从而提高了系统的灵活性和移植性.在硬件算法上,采用乒乓操作处理高速的分频倍数数据流,提高了系统的实时性和控制精度;并且提出了一种基于加二计数器的分频算法,实现任意分频倍数的分频.利用嵌入式调试工具SignalTap对运动控制卡进行硬件调试和仿真,给出了相应的误差分析.  相似文献   

13.
基于FPGA的PCI目标接口控制器的设计与实现   总被引:1,自引:1,他引:0  
给出了一种基于FPGA实现PCI总线目标模块接口控制器的设计方案,用时序状态机来实现总线访问操作复杂的时序。给出了PCI总线配置空间的设计以及PCI接口控制器中时序状态机的实现。模式设计在Xilinx Foundation环境下通过VHDL源程序进行仿真、逻辑综合后下载到Xilinx公司生产的两万门的FPGA-XCS20内,效果令人满意。  相似文献   

14.
作为新一代卫星导航系统,北斗卫星导航系统是我国自主研制的全球卫星定位与通信系统.随着北斗系统的逐步改进和完善以及我国经济、军事、民用等各方面需求的不断加强,北斗系统将具有更多和更广泛的应用领域.本文在了解卫星导航原理的基础上,介绍了一种基于ARM+FPGA架构的导航接收机系统,分别介绍了接收机的硬件系统架构和软件系统架构:接收机的射频前端采用SE4120芯片,基带处理部分采用ARM9内核的AT91 SAM9G20芯片和CycloneⅢ系列的EP3C120F484芯片.同时阐述来接收机的软件设计,包括捕获引擎、跟踪引擎、解凋电文,定位解算等.  相似文献   

15.
本文提出了基于FPCA正码速调整的设计方案,采用格雷码对地址编码的异步FIFO设计,并利用MAXPLUS Ⅱ进行编译和仿真.结果表明,设计方法切实可行.  相似文献   

16.
针对GPS接收机在民用和军事领域的重要应用,设计了一种基于ARM+ FPGA的GPS接收机.接收机的射频前端采用GP2015芯片,基带处理部分采用ARM9内核的A191 SAM9261芯片和CycloneⅡ系列的EP2C70F67218芯片.同时阐述来接收机的软件设计,包括捕获引擎、跟踪引擎、解调电文,定位解算等.该接...  相似文献   

17.
探讨了DDC中抽取滤波系统的设计方法和基于DSP Builder的具体实现方案,采用CIC滤波器、HB滤波器、FIR滤波器三级级联的方式来降低采样率,并进行了模型仿真,结果表明设计是可行的.  相似文献   

18.
基于FPGA的虚拟逻辑分析仪设计与实现   总被引:3,自引:1,他引:2  
阐述了一种基于FPGA的虚拟逻辑分析仪的设计,采用高性能的FPGA器件,再利用PC机的强大处理功能,配合LabVIEW图形化语言开发实现。由于虚拟逻辑分析仪的部分硬件功能软件化,使硬件电路大为简化,提高了可靠性,同时降低了成本,具有一定的教学和科研价值。  相似文献   

19.
为保证数据包在现场可编程门阵列器件之间可靠传输,提出一种有效带宽达12.8G Bits/s的高速整包数据传输接口(complete packet interface,CPI),采用out_of_band方式传输控制信息,使控制字传榆不占用报文内容的传输带宽,提高了该接口的带宽利用率.利用动态相位调整技术,并在相邻包间隔插入固定的校验序列,通过设定简单的判定规则,实时感知当前接口的通道状态并及时消除相位偏移,从而保证接收端可靠接收数据.  相似文献   

20.
基于FPGA的16APSK数字接收机的设计与实现   总被引:1,自引:0,他引:1  
介绍了一种适用于新型体制16APSK的相干解调算法,给出了其工作流程框图,说明了各主要模块的设计方法,并给出了基于FPGA的数字接收机架构及实现结果。经实验证明,该接收机兼顾解调性能与实现复杂度,具有较高的工程应用价值。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号