共查询到20条相似文献,搜索用时 148 毫秒
1.
2.
3.
基于FPGA的高速大容量固态存储设备设计 总被引:2,自引:0,他引:2
采用大容量的固态Flash作为存储介质,用FPGA作为存储阵列的控制器,设计了高速大容量的存储板卡,实现了数据采集过程中用相对低速的Flash存储器存储高速实时数据.FPGA既可作为高速输入数据传输到Flash中的缓存,又能实现对存储器的读写、擦除等操作时序的控制.给出了读写Flash的时序,并实现了通过工控机CPCI总线对存储器的数据读取. 相似文献
4.
给出了采用固态存储芯片FLASH为存储介质,FPGA为存储阵列的控制核心设计高速、大容量存储系统的实现方法。本系统针对外部高速数据的输入引入了多级流水线技术。并把串行数据转换为并行数据,从而成功地用高密度、相对低速的nASH存储器实现了对高速数据的可靠存储。 相似文献
5.
文中对固态存储器进行了需求分析,根据航天工程对高速固态存储器的需求,确定了设计方案.针对航天工程对高速固态存储器速率要求较高的特点,在逻辑设计方面采用流水线技术、并行总线技术.在器件选择方面,采用LVDS构成接口电路,FPGA构成控制逻辑电路电路,SDRAM芯片阵列构成存储电路.设计了高速固态存储器.该设计简化了硬件电路,大大提高了存储数据的速率. 相似文献
6.
7.
8.
当前在高速数据采集和信号处理系统中,高速存储器的应用十分普遍,而FPGA片内存储器是大存储量高速存储应用的可行方案。本文在简要说明FPGA片内存储器结构和特性的基础上,介绍了片内存储器的构造和仿真方法,并给出了双端口RAM应用的工程实例。FPGA片内存储器容量大、速度高,其设置灵活,便于升级,能够大大简化系统的设计,完全可以满足高速存储的设计要求。 相似文献
9.
针对USB2.0在图像数据传输中的局限性,提出了基于USB3.0实现LVDS高速图像数据存储系统的设计方法。设计以FPGA为逻辑控制中心,采用乒乓机制的双片DDR2 SDRAM对高速LVDS图像进行数据缓存、同时以交叉双平面编程方式对图像数据进行存储,最后通过USB3.0接口实现了系统与PC机之间的高速数据通信。实验结果表明,系统能够对LVDS图像以30MByte/s进行高速的存储,存储速率较常规编程方式提高了一倍;系统利用USB3.0接口快速地将Flash存储器中的图像数据上传到PC机中;同时具有输入/输出接口简单、体积小、稳定可靠等优点。 相似文献
10.
文中介绍了基于FPGA的视频运动检测系统,使用专用视频处理芯片和FPGA实现了高速的数字视频处理,选用SRAM作为视频数据的外部存储器,满足了运动检测处理的需要.采用FPGA实现系统设计,可提高系统的处理速度,同时具有良好的灵活性和适应性. 相似文献
11.
12.
基于ARM和FPGA的嵌入式高速图像采集存储系统 总被引:1,自引:0,他引:1
文中设计实现了基于ARM和FPGA的嵌入式高速图像采集存储系统,采用双SRAM"乒乓"读写操作和嵌入式CF卡存储等方法,解决了嵌入式图像实时采集存储的难题.提高了图像采集的速度和应用领域,具有实际的使用价值. 相似文献
13.
14.
15.
16.
17.
18.
为解决现场测试系统中徽弱信号的高速实时采集处理和及时可靠存储的问题,设计了基于PCI总线的数据采集电路,将模拟信号通过高速A/D芯片有效采样,在FPGA的控制下将数据上传到PC机进行分析处理和保存,以实现微弱数据信号的高速采集和将采集到数据流的稳定传输和处理、显示。 相似文献
19.
20.
在高速并行流水信号处理中,ASIC(FPGA)+DSP+RAM是目前国际流行的一种方式,尤其是FPGA+DSP+RAM更适合中国的国情.本文利用FPGA的算术逻辑单元与外部存储器相结合,解决了线路板面积有限与雷达数据处理需要大量存储空间的矛盾;利用FPGA的并行流水特点解决了雷达数据的实时处理与有限的DSP处理速度之间的矛盾; 而FPGA处理结果的航迹相关、FPGA运行模式的控制和与上位机之间的通信与数据交换等工作利用DSP完成,从而达到系统的最佳配置.目前系统已通过验收,各项指标达到了设计的要求. 相似文献