首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 148 毫秒
1.
为了准确接收和存储某遥测系统的PCM、图像数据,设计了基于FPGA的高速PCM、图像数据采集存储器。存储器以FPGA为控制核心,并利用三星FLASH芯片K9WBG08U1M的交叉双平面页编程技术提高数据写入速度;为了实现存储器的多次上电存储并保证上一次上电存储的数据不被覆盖,我们在FPGA控制FLASH实现边擦边写的基础上开发了断电续存技术。设计的存储器具有数据写入速度快、可多次上电存储和抗干扰能力强等特点。  相似文献   

2.
为实现高速图像数据的实时接收存储和有效转发,设计了一种基于Flash的高速大容量固态数据存储器。该存储器以LVDS作为数据传输接口来接收两路高速数字图像数据;用外部FIFO作为图像数据缓存以确保数据接收和存储的并行性;通过FPGA控制整个系统的运行。经实际应用,该系统可成功地完成图像数据的接收、存储和转发功能。  相似文献   

3.
基于FPGA的高速大容量固态存储设备设计   总被引:2,自引:0,他引:2  
采用大容量的固态Flash作为存储介质,用FPGA作为存储阵列的控制器,设计了高速大容量的存储板卡,实现了数据采集过程中用相对低速的Flash存储器存储高速实时数据.FPGA既可作为高速输入数据传输到Flash中的缓存,又能实现对存储器的读写、擦除等操作时序的控制.给出了读写Flash的时序,并实现了通过工控机CPCI总线对存储器的数据读取.  相似文献   

4.
给出了采用固态存储芯片FLASH为存储介质,FPGA为存储阵列的控制核心设计高速、大容量存储系统的实现方法。本系统针对外部高速数据的输入引入了多级流水线技术。并把串行数据转换为并行数据,从而成功地用高密度、相对低速的nASH存储器实现了对高速数据的可靠存储。  相似文献   

5.
文中对固态存储器进行了需求分析,根据航天工程对高速固态存储器的需求,确定了设计方案.针对航天工程对高速固态存储器速率要求较高的特点,在逻辑设计方面采用流水线技术、并行总线技术.在器件选择方面,采用LVDS构成接口电路,FPGA构成控制逻辑电路电路,SDRAM芯片阵列构成存储电路.设计了高速固态存储器.该设计简化了硬件电路,大大提高了存储数据的速率.  相似文献   

6.
高速大容量固态存储系统的设计   总被引:3,自引:0,他引:3  
大容量存储系统是高速数据采集和其他应用中非常重要的一个组成部分,主要包括存储器控制和数据存储。本文通过使用FPGA(现场可编程门阵列)成功地实现了数据采集过程中相对低速的Flash存储器对高速和超高速实时数据的存储。FPGA既可作为高速输入数据传输到Flash中间的缓存,又可实现对存储器的读写、擦除等操作时序的控制。该设计已在应用电路中得到了验证。文章最后给出了所测电路板在逻辑分析仪上观察的数据和仿真的部分结果。  相似文献   

7.
为满足实时雷达信号处理需求,设计了一个多功能信号处理板。该处理板以一片高性能的现场可编程门阵列(FPGA)作为信号处理板的主要器件,使用存储器对高速海量数据进行外部存储,为了使计算机和FPGA进行更好的通信,进行了单片机的电路设计,使用模/数(A/D)和数/模(D/A)转换器进行模拟信号和数字信号的相互转变。  相似文献   

8.
当前在高速数据采集和信号处理系统中,高速存储器的应用十分普遍,而FPGA片内存储器是大存储量高速存储应用的可行方案。本文在简要说明FPGA片内存储器结构和特性的基础上,介绍了片内存储器的构造和仿真方法,并给出了双端口RAM应用的工程实例。FPGA片内存储器容量大、速度高,其设置灵活,便于升级,能够大大简化系统的设计,完全可以满足高速存储的设计要求。  相似文献   

9.
针对USB2.0在图像数据传输中的局限性,提出了基于USB3.0实现LVDS高速图像数据存储系统的设计方法。设计以FPGA为逻辑控制中心,采用乒乓机制的双片DDR2 SDRAM对高速LVDS图像进行数据缓存、同时以交叉双平面编程方式对图像数据进行存储,最后通过USB3.0接口实现了系统与PC机之间的高速数据通信。实验结果表明,系统能够对LVDS图像以30MByte/s进行高速的存储,存储速率较常规编程方式提高了一倍;系统利用USB3.0接口快速地将Flash存储器中的图像数据上传到PC机中;同时具有输入/输出接口简单、体积小、稳定可靠等优点。  相似文献   

10.
文中介绍了基于FPGA的视频运动检测系统,使用专用视频处理芯片和FPGA实现了高速的数字视频处理,选用SRAM作为视频数据的外部存储器,满足了运动检测处理的需要.采用FPGA实现系统设计,可提高系统的处理速度,同时具有良好的灵活性和适应性.  相似文献   

11.
随着数据存储量的日益加大以及存储速度的加快,大容量的高速存储变得越来越重要。内存条既能满足大容量的存储又能满足读写速度快的要求,这样使得对内存条控制的应用越来越广泛。首先介绍了内存条的工作原理,内存条电路设计的注意事项,以及如何使用FPGA实现对DDR内存条的控制,最后给出控制的仿真波形。  相似文献   

12.
基于ARM和FPGA的嵌入式高速图像采集存储系统   总被引:1,自引:0,他引:1  
文中设计实现了基于ARM和FPGA的嵌入式高速图像采集存储系统,采用双SRAM"乒乓"读写操作和嵌入式CF卡存储等方法,解决了嵌入式图像实时采集存储的难题.提高了图像采集的速度和应用领域,具有实际的使用价值.  相似文献   

13.
高速图像处理系统中DDR2-SDRAM接口的设计   总被引:4,自引:0,他引:4  
陈雨  陈科  安涛 《现代电子技术》2011,34(12):104-107,110
为了满足高速图像处理系统中需要高接口带宽和大容量存储的目的,采用了FPGA外接DDR2-SDRAM的设计方法,提出一种基于VHDL语言的DDR2-SDRAM控制器的方案,针对高速图像处理系统中的具体情况,在Xilinx的ML506开发板上搭建了简单的图像处理系统平台并进行了连续读/写标准VGA格式图像数据的实验,在显示端得到了清晰不掉帧的图像结果,具有结构简单和高速存取图像的特点。  相似文献   

14.
为满足数据量大、算法复杂度高的应用需求,使用高性能DSP完成复杂图像算法处理,FPGA作为协处理器,完成图像采集、存储和显示等功能,构建了一种高性能的嵌入式图像处理系统。DSP和FPGA通过EMIF接口实现了高速无缝互联。采用三重缓冲读写机制解决了采集和显示的异步时钟域问题及算法处理时间不确定的问题。介绍了基于BIOS和NDK开发的C6455软件流程,展示了该系统图像处理算法运行周期的统计结果。该系统运行稳定可靠,具有较高的实用价值。  相似文献   

15.
本设计在基于Xilinx Virtex-6 FPGA内嵌PCI Express Core的基础上,实现了由PCI Express板卡主动发起的DMA读写,可完成PC和PCI Express板卡之间数据的高速传输。该设计已经在Xilinx评估板ML605上完成调试验证,DMA写内存速度稳定可达1 520 MB/s,满足了高速存储系统的要求。  相似文献   

16.
针对水下测试数据采集的高速、可靠性等存储要求,本文设计了一种可扩展高速固态存储系统。系统固态存储单元使用FPGA控制FLASH构建存储阵列,同时结合DDR技术和流水线设计相结合的方法来提高其存储速度。系统接口采用用于高速数据传输的FMC接口,其具有多对吉比特接口信号引脚,结合板间高速视频数据的传输使用FPGA高速串行接口技术(Aurora协议),使系统能扩展多个存储BANK。实验结果表明该系统能可靠的提高系统的存储速度和容量存储并不丢失数据。  相似文献   

17.
为降低PDP的成本,提高PDP图像数据处理的效率,在分析了双存储器架构图像数据处理方法的基础上,提出了一种单存储器架构的图像数据处理的方法。该方法通过压缩行场同步时间,提高数据处理速度,通过随机读写仲裁,实现一行时间内图像数据的随机读写。32英寸PDP的验证结果表明,单存储器架构使存储空间利用率提高了13.2%,时间利用效率提高了22%,并使存储器数量减少一半。  相似文献   

18.
王静宜  靳鸿 《电子世界》2013,(20):126-127
为解决现场测试系统中徽弱信号的高速实时采集处理和及时可靠存储的问题,设计了基于PCI总线的数据采集电路,将模拟信号通过高速A/D芯片有效采样,在FPGA的控制下将数据上传到PC机进行分析处理和保存,以实现微弱数据信号的高速采集和将采集到数据流的稳定传输和处理、显示。  相似文献   

19.
基于SOPC的大容量高速数据存储系统设计   总被引:1,自引:0,他引:1  
当前的先进动态测试系统往往需要高速高精度的采集前端,如何实现对大量实时数据的高速存储成为研究热点.在此背景下本文提出一种实现大容量高速存储系统的设计方案.存储模块是由NAND Flash存储芯片组成的4X4存储阵列,以FPGA为载体的SOPC系统作为存储模块的控制核心.根据NAND Flash芯片结构特性,采用位扩展和...  相似文献   

20.
利用FPGA和DSP结合实现雷达多目标实时检测   总被引:9,自引:2,他引:7       下载免费PDF全文
在高速并行流水信号处理中,ASIC(FPGA)+DSP+RAM是目前国际流行的一种方式,尤其是FPGA+DSP+RAM更适合中国的国情.本文利用FPGA的算术逻辑单元与外部存储器相结合,解决了线路板面积有限与雷达数据处理需要大量存储空间的矛盾;利用FPGA的并行流水特点解决了雷达数据的实时处理与有限的DSP处理速度之间的矛盾; 而FPGA处理结果的航迹相关、FPGA运行模式的控制和与上位机之间的通信与数据交换等工作利用DSP完成,从而达到系统的最佳配置.目前系统已通过验收,各项指标达到了设计的要求.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号