共查询到10条相似文献,搜索用时 203 毫秒
1.
本文针对可编程ASIC专用集成电路特点,给出了适合于用可编程ASIC设计复杂时序电路的PLA模型设计法;介绍了用PLA模型设计带预置数的六位可控常数加法计数器的方法,给出了用PALCE220V10实现该复杂计数器的方法和开发步骤。 相似文献
2.
3.
4.
基于探索MSI可编程同步二进制加法计数器74LS161改变应用方向进行功能扩展的目的,采用逻辑修改的方法给出了在二进制计数的基础上实现循环码计数的设计方法,即以74LS161已有的状态输出Q3Q2Q1Q0为变量定义循环码计数器的状态输出量Q3′Q2′Q1′Q0′进行改变计数规律的设计。给出了在函数卡诺图上进行输出函数最小化求解设计方法。从现成的函数出发,实现待求函数可扩展专用集成电路的应用范围并简化循环码计数的设计过程。所述方法给出了MSI可编程计数器改变应用方向的逻辑修改方法。 相似文献
5.
基于可编程逻辑器件的数字电路设计 总被引:1,自引:1,他引:0
可编程逻辑器件的出现,使得传统的数字系统设计方法发生了根本的改变,所以有必要介绍一下基于可编程逻辑器件的数字电路设计方法.以计数器的实现方法作为实例,介绍了采用原理图和硬件描述语言两种方法作为输入,实现计数器的方法,并描述了编译仿真的方法,给出了对应的仿真结果.采用熟悉的器件为例,使基于可编程逻辑器件的数字电路设计方法更容易理解掌握. 相似文献
6.
采用可编程器件设计电路,利用MAX+plusⅡ设计软件中LPM元件库所提供的lpm_counter元件.实现任意进制计数器的设计。该计数器电路与结构无关,可编程器件的芯片利用率及效率达到最优,加快复杂计数器设计进程.减少调试时间,优化系统设计。 相似文献
7.
基于可编程计数器的时序逻辑电路设计 总被引:2,自引:1,他引:1
介绍了基于MSI可编程计数器74LS161的时序逻辑电路设计技术,目的是探索MSI可编程计数器实现一般时序逻辑电路的扩展应用方法,即以计数器Q3,Q2,Q1,Q0端的代码组合表示时序逻辑电路的各个状态,由输入变量控制计数器的EP,ET及LD端,综合利用计数、置数、保持功能,使计数器的状态变化满足所要求的时序,用计数功能实现"次态=现态+1"的二进制时序关系,用置数功能实现"次态=预置数"的非二进制时序关系,用保持功能实现"次态=现态"的自循环时序关系。所述方法的创新点是提出了MSI可编程计数器改变应用方向的逻辑修改方法。 相似文献
8.
采用可编程器件设计电路,利用MAX+plus Ⅱ设计软件中LPM元件库所提供的lpm_counter元件,实现任意进制计数器的设计.该计数器电路与结构无关,可编程器件的芯片利用率及效率达到最优,加快复杂计数器设计进程,减少调试时间,优化系统设计. 相似文献
9.
探讨了用可编程定时/计数器作脉冲信号发生器时,输出频率发生误差的特点,介绍了提高输出频率准确度的方法,并给出了实验结果。 相似文献
10.
8253作为Intel公司推出的可编程定时计数器,用来产生定时信号。分析传统8253功能以及缺陷,结合FPGA的特点,设计支持8253控制字格式具有自主知识产权的32位可编程定时计数器软核P32IT8253。详细分析对设计中关键路径的产生原因,给出一种便于在不同器件公司产品间移植的优化设计方法。软核通过仿真,下载到Xilinx的FPGA中。整个设计针对提升传统8253/8254配合单片机或者接口板中控制电路的性能,提供了一种解决方案。 相似文献