首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 46 毫秒
1.
平台驱动ESL设计电子系统层级(ESL)设计指的是一整套系统级芯片(SoC)设计任务,例如嵌入软件开发或系统结构定义,必须在芯片甚至是RTL实现可用之前对这些任务进行寻址。使用ESL并通过SoC平台的事务级模型执行这些任务,可以提供需要的仿真速度、可见度和  相似文献   

2.
Ron Wilson 《电子设计技术》2008,15(11):66-68,70,72,74
以下情形曾经像是很快就会实现的许诺:随着单片系统(SoC)变得日益复杂,我们就会从寄存器传输级(RTL)转向下一个更高的抽象级一些专家所说的ESL设计。我们会用C++等高级语言来表示系统行为。我们会在这个级别对系统进行建模和探索,把它划分成硬件组件和软件组件,然后按某个按钮。脚本和ESL合成工具会消化我们的ESL设计,并返还给我们一个近乎最优的RTL设计甚至是网表,连同必要的软件。设计工作效率会再次领先于复杂性。  相似文献   

3.
据市场分析机构Dataquest预测, 2007年ESL测试与验证市场年收入将达到2.7亿美元,而ESL设计与仿真市场也将达到1.68亿美元。作为ESL工具的积极推动者—CoWare公司,近期和LSI Logic公司已合作推出了基于SystemC的ZSP 模型,并将这些ZSP模型集成于CoWare的ConvergenSC模型库中。最先可以交付使用的是ZSP500模型。“运用ConvergenSC,SoC设计者能够分析和优化ZSP 片上互连、ZSP 存储器子系统 和ZSP软件的结合,以达到最佳的系统性能。”CoWare公司市场副总裁Mark Milligan先生表示。 在SoC的构建阶段,能够进行快速和精确的…  相似文献   

4.
电子系统级设计(ESL,Electronic System Level)就是在一定的抽象层次用足够快速的方法来描述SoC系统,给软硬件工程师提供一个虚拟平台,用以进行硬件系统架构的探索和嵌入式软件程序的开发.……  相似文献   

5.
本文介绍了深亚微米SoC设计的关键技术、详述了苏州国芯的SoC设计平台--CSOC300的功能和基本原理,对平台中的软硬件协同仿真和验证进行了重点分析,并应用该平台成功的设计了一个产品--32位USB2.0控制器系统芯片CCM3106,对该款芯片的功能和结构进行了简要介绍.  相似文献   

6.
刘昊  郭炜  祝永新  谢憬 《信息技术》2008,32(1):59-62
以AVS解码器中帧内预测算法为研究对象,利用ARM的ESL平台SoC Designer建立了周期精确级的帧内预测模型.该模型采用了可重构设计的方法.并对模型的加速性能进行了分析,实验结果表明该模型大大加快了解码的仿真速度.最后利用EDA软件给出了模型VLSI设计后的综合结果.  相似文献   

7.
针对片上系统SoC架构设计和嵌入式软件开发的需求,采用事务级建模方法使用SystemC完成了基于SPARC V8的事务级SoC验证平台的设计.为降低设计复杂度和提高仿真速度,基于解释-执行技术完成SPARC V8处理器指令精确事务级模型建模,并利用SystemC中的分层通道机制完成AMAB总线、中断控制器、UART、定时器等设备的事务级建模.完成事务级SoC验证平台的构建后,使用测试基准程序组Mibench对该验证平台的功能和仿真速度进行了验证.仿真结果证明了其功能正确,并且仿真速度相对于RTL SoC验证平台有大幅度的提高.  相似文献   

8.
ARM公司日前宣布,专门从事汽车电子、手机和PC/AV市场高度集成半导体系统方案设计及制造的厂商瑞萨科技,刚刚获得了ARM RealView SoC Designer电子系统级(ESL)解决方案的授权。Real View SoC Designer整合了MaxSiml^TM技术,它将帮助瑞萨科技实现快速结构分析和投产前阶段的软件开发,从而大大缩短设计时间。  相似文献   

9.
齐晓彬  祝永新  郭炜 《信息技术》2008,32(4):131-134
H.264和AVS协议在算法上有一定的相似性,IDCT算法的特性说明它适合被用来硬件加速.使用ARM的ESL工具SoC Designer,对AVS和H.264的算法模块IDCT进行复用建模,设计出一个能同时解码AVS和H.264码流的通用解码器的验证模型.  相似文献   

10.
对SystemC进行系统级通信结构建模的语言元素进行了深入的研究,并以一个基于AMBA总线的典型SoC为例进行了通信结构的建模.从设计的顶层开始,应用SystemC语言提供的建模能力,采用通信结构细化方法对系统级总线模块进行了细化,针对设计流程中需要将系统级模型转换为可综合的RTL级模型的问题,给出了将系统级总线通信模块转换为SystemCRTL模型的解决方法.由此,建立了完整的应用SystemC的系统级通信结构的建模方法.  相似文献   

11.
从晶体管级设计到门级设计再到RTL设计,设计方法有了很大的改变,这给EDA技术带来挑战也带来机遇,而SoC设计更是对设计方法提出了前所未有的要求,内置处理器、基于IP设计、基于平台的设计、ESL设计、越来越多的软件内容和越来越多的验证都对设计工  相似文献   

12.
新益系统科技(NewPlus)联合CoWare日前在上海举办了"ESL Design Seminar 2006"技术研讨会,就基于CoWare的ESL(电子系统)解决方案,在快速建立产品开发平台并进行平台架构分析,使用产品的硬件模型建立虚拟平台进行软件开发、测试和整个系统的验证,同与会者分享ESL设计经验.  相似文献   

13.
SoC设计的过程模型的研究   总被引:4,自引:2,他引:4  
为了有效缓解SoC设计中设计周期和设计规模之间的矛盾,需要引入一种科学的思维方法。使用完整的工程学原则指导SoC的设计是问题解决的根本途径。文章充分借鉴成熟的软件工程研究思想,在对基于IP重用设计方法学研究基础上,对基于重用的SoC设计过程进行了建模,提出了一个新的工程过程模型——CPD模型。该模型的提出为SoC设计领域内各种无序的活动有序化做了尝试和努力。  相似文献   

14.
《电子设计技术》2006,13(9):32-32
Mentor Graphics公司推出了基于其CatapultCANSI-C++的综合工具的一款高容量版本,现在,设计师们可以采用它来完成一个基于DSP的完整子系统的原型设计。Mentor公司于2004年推出了其第一版Cata-pultC工具,旨在帮助IC设计师在算法级上进行以DSP为中心的SoC(系统级芯片)设计。与其它依靠特殊语言来运行的ESL(电子系统级)设计工具不同,CatapultC工具把ANSI-C++用作一个输入,并生成了用于硬件设计的RTL(寄存器转换层)基础方案以及一个用于仿真的SystemC事务层模型。Catapult的产品市场经理ShawnMcCloud说:“源描述是严格起作用的…  相似文献   

15.
探讨了基于SystemC的事务级建模方法,并结合SoC片上总线,以DVB-C数字电视机顶盒给出建模实例.基于SystemC的SoC总线模型有效克服了SoC软硬件协同设计的时间瓶颈问题,提高了开发效率,缩短了产品的开发周期.目前该系统正处于板级调试过程中.  相似文献   

16.
基于FPGA的ARM SoC原型验证平台设计   总被引:2,自引:0,他引:2  
基于FPGA的验证平台是SoC有效的验证途径,在流片前建立一个基于FPGA的高性价比的原型验证系统已成为SoC验证的重要方法。ARM嵌入式CPU是目前广泛应用的高性价比的RISC类型CPU核,文中主要描述了以FPGA为核心的ARM SoC验证系统的设计实现过程,并对SoC设计中的FPGA验证问题进行了分析和讨论。  相似文献   

17.
在面向对象的SOC设计中应用设计模式   总被引:1,自引:0,他引:1  
SoC的几乎无限的晶体管集成度正在引发电子系统设计的一场革命,即完成一种转变——从以功能设计为基础的传统流程转变到以功能组装为基础的全新流程。面向对象的技术被引入并应用到SoC设计中来,从系统的建模、设计空间探索到软硬件协同验证,贯穿于整个SoC设计过程中。设计模式是面向对象技术中一个很重要的概念和方法,将设计模式应用到SoC设计中来是一个很有前景的研究课题。本丈总结了前人在这个问题上做出的探索和研究,分析了软件设计模式在SoC设计中的适用性和重要性,比较了软件设计模式与其在SoC设计中应用的不同,总结了硬件设计中的几种模式,具有一定的通用性。  相似文献   

18.
基于FPGA的验证平台是SoC有效的验证途径,在流片前建立一个基于FPGA的高性价比的原型验证系统已成为SoC验证的重要方法。针对8位无线传感器网络SoC的设计要求,提出了一种高度集成化的FPGA功能验证平台。描述了以FPGA为核心的SoC验证系统的设计实现过程,并对SoC设计中的FPGA验证问题进行了分析和讨论。该验证平台结构简单,扩展灵活,提高了功能验证的效率和自动程度,缩短了开发周期,保证了SOC设计的可靠性。  相似文献   

19.
李璐  汤跃科  陈杰   《电子器件》2007,30(5):1894-1897
为了解决片上系统总线有限带宽的瓶颈,提出了一种快速的将标准AMBA总线升级为交叉开关式(Crossbar Switch)的多层AMBA总线的互联架构,该总线架构已经使用Synosys工具0.18μmCMOS技术工艺进行设计,并且采用电子系统级(ESL)测试方法搭建系统环境对总线进行验证.此总线架构已经成功应用于Corestar3400DSP的SoC平台设计,极大地提高了AMBA总线的频率和传输带宽,部分解决了片上总线的资源共享问题,为高性能片上系统设计提供了更加灵活的总线架构.  相似文献   

20.
基于SoC设计的软硬件协同验证技术研究   总被引:2,自引:0,他引:2  
软硬件协同验证是SoC设计的核心技术。其主要目的是验证系统级芯片软硬件接口的功能和时序,验证系统级芯片软硬件设计的正确性,以及在芯片流片回来前开发应用软件。本文介绍了基于SoC设计的软硬件协同验证方法学原理及其验证流程。然后分析了SoC开发中采用的3种软硬件协同验证方案,ISS方案、CVE方案、FPGA/EMULATOR方案,对其验证速度、时间精度、调试性能、准备工作、价格成本、适用范围等各方面性能做出比较并提出应用建议。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号