首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到10条相似文献,搜索用时 15 毫秒
1.
QPSK全数字接收机定时同步环路   总被引:1,自引:1,他引:0  
马晶  周冲  晏辉 《通信技术》2009,42(12):4-6
将三阶立方拉格朗日多项式内插算法和Gardner定时误差检测算法应用于QPSK全数字接收机定时同步环路,并对构成环路的其他部分,环路滤波器以及数控振荡器进行分析并提出实现方法。通过仿真,证明上述算法具有良好的性能,可以很好的解决定时同步问题,并在FPGA上实现整个环路设计方案,使得数字解调的硬件实现具有良好的灵活性和可移植性。  相似文献   

2.
基于MSK调制通信系统,采用四阶差分定时误差检测算法对基于插值的定时同步环路进行了研究和分析,并提出了一种以插值输出信号均方误差最小为准则的插值滤波器设计,提高滤波器输出精度,改善定时同步环路同步性能。通过MATLAB仿真验证,与Lagrange插值滤波器相比,基于最小均方插值的定时同步算法,跟踪阶段定时抖动小,对噪声具有抑制作用,在信噪比较低的情况下也具有较好的同步性能。  相似文献   

3.
提出了一种基于FPGA的内插定时恢复算法的实现方法,重点分析了算法中的内插滤波器、定时误差检测器、环路滤波器和控制器等模块的原理。通过用Simulink对算法进行仿真,从而了解并掌握模块的工作过程,且对这四个模块进行FPGA的设计,在QuartusⅡ 9.1平台上对内插法中的各模块的设计进行了仿真。  相似文献   

4.
全数字接收机码元同步的研究   总被引:1,自引:0,他引:1  
在数字通信中,码元同步的目的是要在接收端确定每个码元符号的正确起止时刻。码元同步是数字通信的诸多同步中首要的问题,没有码元同步,就无法解调出所传输的数字信息。本文采用Gardner定时误差估计算法对全数字接收机的码元同步环路进行了研究和仿真分析。该同步环路由内插滤波器、Gardner定时误差检测、环路滤波器、定时NCO...  相似文献   

5.
本文阐述了DTTL全数字符号定时恢复算法在8PSK解调系统中的实现。文中结合8PSK解调系统,对DTTL算法中插值器、定时误差检测器、环路滤波器以及数控振荡器等进行了详细的分析。系统仿真显示了该算法稳定的跟踪性能。  相似文献   

6.
本文着重研究全数字接收机中定时恢复环路的设计,该环路由内插滤波器,预滤波器,平方定时误差检测,环路滤波和 定时控制单元组成,仿真结果表明,通过预滤波明显减小了定时抖动,该算法可以达到较好的性能,并由单片FPGA实现, 该芯片已成功用于QAM全数字接收机中。  相似文献   

7.
对利用Farrow内插滤波、Gardner算法、Ted定时误差算法实现的位同步技术进行研究与仿真分析。该方法可用于实现全数字的接收机,其结构包括定时误差检测、插值滤波器、环路滤波器和插值控制电路等。在无人机数据链常用的pi/4-QPSK调制的仿真系统中,通过仿真可以得出利用该方法实现的位同步技术具有良好的性能,可以满足无人机图像传输数据链路的要求。  相似文献   

8.
全数字接收机平方定时恢复环路   总被引:1,自引:0,他引:1  
本文着重研究全数字接收机中定时恢复环路的设计.该环路由内插滤波器,预滤波器,平方定时误差检测,环路滤波和定时控制单元组成,仿真结果表明.通过预滤波明显减小了定时抖动,该算法可以达到较好的性能,井由单片FPGA实现,该芯片已成功用于QM全数字接收机中。  相似文献   

9.
本文阐述了DTTL全数字符号定时恢复算法在8PSK评调系统中的实现,文中结合8PSK解调系统,对DTTL算法中插值器、定时误差检测器、环路滤波器以及数控振荡器等进行了详细的分析。系统仿真显示了该算法稳定的跟踪性能。  相似文献   

10.
提出了一种改进的国标数字电视地面广播接收机定时同步算法。该算法对基于PN序列相关的鉴相算法进行了改进,即对相关值进行预滤波,以检测出定时偏差,并采用全数字锁定环技术实现整个算法。软件仿真表明:在相同的信道环境和相近的环路收敛性能条件下,改进后的算法可以工作在2倍符号速率上,有效地降低了算法的复杂度。同时,通过对预滤波器的设计,可灵活地调节S曲线的形状,以调整算法捕获定时偏差的范围。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号