共查询到19条相似文献,搜索用时 62 毫秒
1.
平方根升余弦滚降数字滤波器的设计与实现 总被引:7,自引:0,他引:7
现代数字通信中广泛采用平方根升余弦滚降数字滤波器作为基带成形滤波器和匹配滤波器。介绍了平方根升余弦滚降数字滤波器的设计和优化方法,并提出了用FPGA实现其硬件电路的方案。 相似文献
2.
高阶平方根升余弦滚降滤波器的FPGA实现 总被引:1,自引:1,他引:0
以数字电视解调端256阶平方根升余弦滚降(SRRC)滤波器的设计为例,比较了直接型和转置型高阶FIR滤波器的FPGA实现,分析了两种滤波器结构各自的优缺点. 相似文献
3.
为了满足陆上集群无线电(TETRA)数字集群系统对基带信号成形处理的要求,提出了一种用于TETRA数字集群系统的平方根升余弦(SRRC)滤波器设计,论述了基带成形滤波和SRRC滤波器的基本原理,分析了窄带调制带宽限制、TETRA邻道干扰限制和滤波器阶数等需解决的问题,论述了滤波器参数设计和FIR滤波器FPGA实现等关键技术,完成了对基于FPGA的SRRC滤波器设计的仿真分析。 相似文献
4.
本文阐述了奈奎斯特第一准则的基本原理,并使用SystemView软件对数字基带系统进行仿真设计。我们修改信道噪声和基带信号的码元传播速率,并观察比较接收波形和发送波形,直观看到噪声和码间干扰对数字基带系统的影响,同时验证了奈奎斯特第一准则。 相似文献
5.
6.
根据高速卫星TCM 8PSK调制解调的要求,针对数字化基带成形滤波的信号处理特点和FPGA内部结构,本文提出一种基于FFT-IFFT的高速卫星成形滤波器设计方法及FPGA算法。FPGA中有FFT的ipcore资源,直接引用FPGA中的ipcore资源能简化编程,易于快速实现。在X IL INX公司100万门的芯片V IRTEX 2-1000上实现此方案,MODELSIM的时序仿真结果表明可支持高达400M b it/s的输入数据,满足卫星通信高速成形的要求。本文结尾针对未来更高速率的成形滤波器给出了一种通用硬件实现方法。 相似文献
7.
8.
9.
介绍了一种升余弦滤波器的快速设计方法,利用Matlab设计滤波器的冲击响应,通过采样量化编码,得到在FIR Compiler加载的系数文件;FPGA中调用FIR Compiler,采用分布式算法实现该滤波器结构,并在ISE中进行综合、实现。 相似文献
10.
主要以基带信号为基础,通过使用Systemview软件实现对基带传输系统的仿真,研究基带信号的码间串扰问题,并在此分析基础上,利用具体余弦函数通过系统,得出了无码间干扰的条件,解决了应码间干扰引起的信号误判问题. 相似文献
11.
12.
13.
在满足幅度特性的要求下,FIR系统可以保证严格的线性相位特性,合理设计滤波器各参数以逼近理想滤波器,从而满足设计性能指标。反之,在某种准则下设计滤波器各参数,可获取最优结果。这里借助MATLAB软件工具箱,采用三种不同的方法设计FIR数字滤波器,并进行对比。 相似文献
14.
15.
L.J.Karam和McClellan最早得到了有关复数域Chebyshev逼近的复交错点组定理,并提出了以此定理为基础的复Remez算法用于复FIR数字滤波器的Chebyshev设计.本文首先给出并证明了复交错点组定理在带不等式约束条件下的扩展定理,之后,根据此扩展定理中对最优解极值频率点特性的描述,提出了一种有效的算法来解决带幅值不等式约束的复FIR数字滤波器的Chebyshev设计问题.这一新算法中还结合了复Remez算法及赖晓平提出的迭代Remez算法,并且如果问题的解存在则保证收敛到此解.作者把上述算法做成了MATLAB语言程序,并进行了大量的实例设计实验,仿真结果表明此算法有效而可靠. 相似文献
16.
17.
1IntroductionGeneticalgorithm(GA)foundbyJ.H.Holand[1]isarobustandeficientoptimizationprocedurewhichiscapableoffindingthegloba... 相似文献
18.
19.
根升余弦脉冲成形滤波器FPGA实现 总被引:3,自引:1,他引:2
提出了基于电路分割技术实现通信系统发送端根升余弦波形成形滤波器查表法的FPGA结构,节省了ROM单元,讨论了其ROM初始化时形渡数据的组织方法,完成了该结构的VHDI。实现,给出了该设计在Modelsim环境下的时序仿真结果。通过对仿真结果分析,表明所述的设计方法是可行的。该设计方案不随波形样本数目的增多而使电路系统变得更为复杂,它所实现的成形滤波器满足于高速成形的应用需求。 相似文献