首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
0617196抽头谐振器叠层带通滤波器=Laminated bandpass filerusing tapped resonators〔刊,英〕/B.H.Lee,S.S.Park//Electronics Letters.—2002,38(23).—1452(E)0617197用于机动目标跟踪的Kal man滤波器的设计〔刊,中〕/方青//雷达科学与技术.—2006,4(1).—50-55(D)0617198基于DDS的低通滤波器的设计与实现〔刊,中〕/毛敏//电子科技.—2006,(3).—17-20(D)基于DDS技术的基本原理,以设计低通滤波器为目的,采用EDA软件Multisi m2001进行仿真,研究了低通滤波器的设计方法,确定了低通滤波器的结构、阶数,并设计相关参数,得出了截至…  相似文献   

2.
0312628用PIC单片机控制DDS芯片AD9852实现雷达跳频系统[刊]/渠丽娟//电子技术应用.—2003,29(1).—69~71(K)DDS具有分辨率高、转换速度快的优点。在一些需要高频率分辨率、高转换速度的应用场合尤其是雷达及通信系统中的跳频信号源中,DDS技术具有其它频率合成方法无法比拟的优势,是一种很有发展前途的技术。介绍了DDS的基本原理及DDS芯片的功能特点以及DDS芯片AD9852的结构、特点,并采用PIC单片机控制AD9852,实现了跳频频率合成器。参4  相似文献   

3.
一种基于DDS和PLL技术本振源的设计与实现   总被引:3,自引:2,他引:1  
现代频率合成技术正朝着高性能、小型化的方向发展,应用最为广泛的是直接数字式频率合成器(DDS)和锁相式频率合成器(PLL).介绍直接数字频率合成器和锁相环频率合成器的基本原理,简述用直接数字频率合成器(AD9954)和锁相环频率合成器(ADF4112)所设计的本振源的实现方案,重点阐述了系统的硬件实现,包括系统原理、主要电路单元设计等,并且对系统的相位噪声和杂散性能做了简要分析,最后给出了系统测试结果.  相似文献   

4.
归航轨迹的设计和优化对实现翼伞系统的精确空投至关重要.为了实现翼伞系统的准确、安全着陆,根据翼伞系统自身的可操纵性和基本运动特性,采用经典分段归航策略.利用各段轨迹的几何关系将轨迹优化问题转化为参数优化问题,并对基本遗传算法进行了改进,运用新的改进自适应遗传算法(IAGA)进行了有效的求解.仿真试验表明:此方法是可行的...  相似文献   

5.
何善亮  马骁  田浩  杨洪强 《电讯技术》2012,52(12):1946-1951
阐述了直接数字合成器(DDS)的基本原理,分析了现有DDS算法的优缺点,设计出基于二次项逼近的DDS算法,并给出该算法的电路实现。最后通过该算法的仿真分析表明,该算法实现的DDS其无杂散动态范围(SFDR)高达-105 dBc,且占用较少的资源,满足雷达、信号源等系统对高性能、低功耗的设计要求。  相似文献   

6.
直接数字式频率合成器(DDS)是近期发展迅速的频率合成方法,具有高分辨力、快速变频等优点。本文首先简介DDS原理和杂散性能,其次分析DDS与DS及PLL的常见组合方案,并对DDS附加PLL方案进行性能分析和研究,最后实现了S波段低相噪、高分辨DDS频率源。  相似文献   

7.
基于DDS的毫米波汽车防撞雷达扫频源设计   总被引:1,自引:1,他引:0  
利用直接数字频率合成(DDS)分辨率高、转换速度快的特点,设计了一种基于DDS芯片AD9910的毫米波汽车防撞雷达扫频信号源.通过DDS芯片产生调频、调幅、调相等各种调制信号,实现了在短距离内快速捕捉目标、处理信息、发出告警的功能.所设计的扫频源输出信号中心频率为8.6 GHz,幅度为-16 dBm,相噪为-70 dBc/Hz@1 kHz,满足了在多目标检测时对信号源的幅度、稳定度和相噪的要求,从而使DDS技术得以在微波检测领域获得应用.  相似文献   

8.
介绍了直接数字频率合成(DDS)的基本原理和基于DDS技术的任意波形发生器的结构及工作方式,给出了任意波形发生器各组成电路的设计方案以及DDS通道的FPGA实现方法.  相似文献   

9.
用FLEX10K系列PLD实现DDS技术   总被引:2,自引:1,他引:1  
介绍了用FLEX10K系列可编程逻辑器件(PLD)实现直接数字频率合成(DDS)电路的原理、设计方案,以及与专用DDS芯片相比较的性能特点.  相似文献   

10.
一种L波段的小步进频率合成器   总被引:1,自引:1,他引:1  
胡丽格  杨志国  闵洁 《无线电工程》2007,37(6):60-61,64
详细分析了直接数字合成(DDS)和锁相环(PLL)的基本原理、特点及相位噪声特性。将DDS与PLL技术结合,取长补短,可以在不降低杂散性能要求的前提下实现小步进的频率合成器。在此基础上提出了一种DDS+PLL+混频的L波段小步进频率合成器的实现方案。根据方案,选择DDS芯片AD9850和PLL芯片ADF4112来搭建电路。给出了试验测试结果。测试结果表明,在L波段实现了相位噪声-94dBc/Hz@1kHz,杂散抑制-60dBc,频率步进1kHz,验证了该方案的可行性。  相似文献   

11.
在翼伞系统的状态空间模型的基础上,分析了翼伞的归航轨迹,给出翼伞轨迹跟踪控制问题的数学描述.针对翼伞归航飞行过程中,受到较大的外干扰及不确定性影响,提出基于模糊干扰观测器(FDO)的非线性预测控制策略,设计了翼伞归航系统航迹跟踪控制器.通过仿真试验,表明该飞控系统具有良好鲁棒特性和抗干扰特性.  相似文献   

12.
为了客观评价和鉴定各种通信设备,需要营造逼真的宽频带、高密度、多样式的电磁信号环境。基于数据抽取和插值理论,提出了一种并行直接数字合成(DDS)技术。基于并行DDS技术,研究了宽带通信信号模拟方法,可以用来在宽频带范围内模拟复杂的通信信号环境。利用高性能复杂可编程门阵列(FPGA)和高速数模转换器(DAC)实现了16路并行DDS,可直接在射频频段产生各种样式的通信信号。  相似文献   

13.
基于DDS激励PLL宽带低杂散频率合成器   总被引:1,自引:0,他引:1       下载免费PDF全文
在微波频段,为了实现小步进、低相噪的宽带频率合成器,常采用直接数字合成(DDS)激励锁相环(PLL)的方式,但要同时实现低杂散(特别是近端杂散)则相对困难。本文基于 DDS 低杂散技术进行了研究,并介绍一种改进的基于 DDS激励 PLL技术实现的宽带频率合成器,可有效改善杂散抑制指标。设计所得到频率合成器频率范围为4 GHz~8 GHz,步进为100 kHz,杂散抑制指标可以满足全频段≤-70 dBc。  相似文献   

14.
Y2001-62853-1814 0207453雷达多目标跟踪的最佳数据相联研究=A Study of op-timal data association for multi-target tracking of radar[会.英]/Lee,Y.-W.& Na,H.-S.//2000 5~(th) Inter-national Canference on Signal Processing Proceedings,Vol.Ⅲ of Ⅲ.-1814~1817(HE)  相似文献   

15.
0208261DDS 芯片 AD9832的原理及应用[刊]/江玉蓉//国外电子元器件.—2001.(10).—11~13(L)AD9832是 AD 公司生产的直接数字频率合成器。它体积小、重量轻、操作方便,同时具有极高的频率分辩率。文章介绍了直接数字频率合成器(DDS)AD9832的原理.分析了 AD9832的内部结构、引脚功能以及在高频测试仪中的应用。参3  相似文献   

16.
基于USB2.0的虚拟波形发生器   总被引:1,自引:1,他引:0  
介绍了通过USB2.0接口实现数据传输,采用DDS(数字频率合成器)技术设计的虚拟波形发生器.描述了DDS工作原理及特点,并给出了利用FPGA实现DDS的方法及仿真结果.软件实现采用了虚拟仪器软件开发平台Labwindow/CVI.从而使波形发生器适用于任意波形的产生,具有界面友好、操作方便,产生波形失真度小、频带宽及频率分辨率高的特点.  相似文献   

17.
基于改进DDS技术的FPGA数字调制器研究与实现   总被引:3,自引:0,他引:3  
提出了一种基于改进直接数字频率合成(DDS) 技术的现场可编程门阵列(FPGA)数字调制器设计与实现方法.该方法首先对DDS技术进行改进,然后再利用这种改进的DDS技术在Matlab/ DSP Builder环境下建立现场可编程门阵列(FPGA)数字调制器的设计模型.通过对二元频移键控(BFSK) 的仿真实验表明,使用这种改进DDS技术的FPGA数字调制器实现方法建立的模型进行算法级和寄存器传输级(RTL)仿真,不仅能验证模型的正确性和有效性,且还简化系统的硬件电路,节省系统资源,提高系统的可靠性与灵活性,最终达到成本低,修改方便,快速产生多种模式数字调制信号的目的.  相似文献   

18.
基于DSP和DDS的商品防窃监视器扫频信号源   总被引:4,自引:0,他引:4  
提出一种基于数字信号处理器(DSP)和直接数字信号合成器(DDS)技术的高精度扫频信号源的实现方法,着重讨论AD9834型DDS的基本工作原理、扫频波信号源的硬件结构和软件流程.  相似文献   

19.
频率合成器称为电子系统的"心脏",直接数字频率合成器(DDS)相对于传统的频率合成技术具有很明显的优点。然而,存在着输出频率有限、输出杂散严重的问题。用FPGA实现DDS受制于芯片本身运行速度和功耗的影响,因此,基于FPGA实现高速、低功耗的DDS具有重要的意义。主要设计了一种并行DDS结构。相位累加器采用四路并行,并在每一路采用两级流水线结构提高寻址速度。通过查找表与类似于坐标旋转数字计算(CORDIC)算法的角度旋转方法相结合实现相幅转换。最后,采用多相结构实现四路并行输出,得到约-120dB的无杂散动态范围(SFDR)的正交波形。四路并行结构相对于单路DDS,输出信号频谱带宽提高了四倍。  相似文献   

20.
跳频技术在短距离通信领域内具有很强的抗干扰能力.根据直接数字频率合成(DDS)稳定度高、频率分辨力高、频率切换快的优点,提出了一种基于DDS的跳频(FH)/频移键控(FSK)调制器实现方案,并用FPGA实现.通过modelsim仿真,表明已达到设计目的.该跳频调制器可在20 MHz范围内实现全频段跳频.如果制成专用集成电路芯片,成本可大大降低.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号