共查询到18条相似文献,搜索用时 156 毫秒
1.
2.
CMOS电路ESD保护结构设计 总被引:1,自引:0,他引:1
静电放电是CMOS电路中最为严重的失效机理之一,严重的会造成电路自我烧毁.论述了CMOS集成电路ESD保护的必要性,研究了在CMOS电路中ESD保护结构的设计原理,分析了该结构对版图的相关要求,重点讨论了在I/O电路中ESD保护结构的设计要求. 相似文献
3.
CMOS集成电路ESD设计 总被引:4,自引:0,他引:4
主要介绍了人体的静电模型和IC中ESD(Electric Static Discharge)保护设计的防护电路以及注意事项,包括输入端口两级ESD保护结构和版图要求,输出端、电源与地之间的ESD保护设计,ESD保护可以增强电路的可靠性。同时简要介绍了输入、输出端口电源、地,以及必须遵循的ESD规则。 相似文献
4.
用于CMOS设计的一种专用基准电压电路 总被引:1,自引:0,他引:1
提出一种用于CMOS设计的专用基准电压电路,通过SPICE模拟、电路分析和应用,证明电路设计正确、可行。最后,给出了应用实例。 相似文献
5.
6.
7.
研究了Perl在ESD保护电路中的应用。基于Perl语言的强大功能,在海量的数字电路仿真数据中准确地抓取需要的数据,并生成文件报表。同时为数字仿真电路的验证提供了一种全新、快速、准确的方式。 相似文献
8.
10.
SHAO Tao 《数字社区&智能家居》2008,(23)
集成电路设计与测试是当今计算机技术研究的主要问题之一。集成电路测试技术是生产高性能集成电路和提高集成电路成品率的关键。基于固定型故障模型的测试方法已不能满足高性能集成电路,尤其是对CMOS电路的测试要求。CMOS电路的瞬态电流(IDDT)测试方法自80年代提出以来,已被工业界采用,作为高可靠芯片的测试手段。 相似文献
11.
12.
本文给出了一种新的输出驱动器的设计方法,利用这种方法可以有效地减少CMOS输出驱动器的面积、同时提高驱动能力和ESD可靠性,输出驱动器是由许多电路单元组成的,电路单元有正方形、六边形和八边形三种形状。利用这种新的设计风格制成的输出晶体管结构更加对称,在ESD过程中触发更一致。理论计算和实验证明,在非硅化物CMOS工艺中,在小的设计面积内,利用新的设计方法研制成的CMOS输出缓冲器的输出驱动能力更高,ESD保护能力更强,有许多电路单元组成的输出晶体管和传统的指状设计相比,栅电阻更低,漏电容更小。 相似文献
13.
14.
15.
16.
管相途 《自动化技术与应用》2009,28(4):90-92
主要介绍HIMA H51q-HRS系统的工作原理及苯乙烯装置ESD系统配置应用情况,着重对ESD系统的改造进行说明及讨论了在调试过程中出现的主要问题和解决方法。 相似文献
17.
低功耗CMOS静态随机存储器设计技术 总被引:1,自引:0,他引:1
针对目前低功耗CMOS静态存储器的需求,简要介绍了存储器的结构和操作过程,分析了存储器功耗的主要来源,给出了相应的低功耗电路的设计方法,并对各种低功耗电路设计技术进行了总结。 相似文献
18.
具有升压、降压,能量双向流动的空间电源成为新型航天飞行器的研究热点和关键技术。本文设计一种20kW级多路双向半桥结构的空间电源,具有以下功能和特点:拓扑结构简单,采用PWM闭环控制,利用Boost电路升压,Buck电路降压,不仅能够实现能量双向流动,而且可适应不同工况,不同输入电压下可选择不同电压恒压输出,电压精度高,电流纹波较小,系统效率高,体积和重量小,具有故障保护功能,可靠性高。 相似文献