首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
介绍了一种用于封装万门至十万门级CMOS门阵列电路的PCA132多层陶瓷外壳的研制。该外壳的设计采用了CAD设计布线,模拟并优化外壳的信号线电阻、线间电容、电感及传输延迟等参数,使其满足电路要求。并且通过结构可靠性设计,使外壳抗机械冲击、温度冲击能力大大提高,满足了高可靠应用要求。  相似文献   

2.
松下电子工业公司开发出了MN59000系列的CMOS门阵列电路,该电路在固定的第一层铝上作第二层铝布线,周期短。为保证优先用于该系列电路的制造,建立了一条生产线,准备好在设计完成后最短只用两天时间就可提供样片,以前一般需要10~14天时间。但是,双层铝布线的和以前最佳布线的门阵列相比,前者芯片面积大,性能也偏低,芯片的价格是相同规模门阵列的1.5~2倍左右,而研制费却相同。其设计要领和以前的门阵列相同。从1988年秋天起,开始接受订货。  相似文献   

3.
4.
本文介绍了可用于高速、高性能抗辐照专用集成电路设计的1.5μm薄膜全耗尽CMOS/SIMOX门阵列母版的研制.较为详细地讨论了CMOS/SIMOX门阵列基本阵列单元、输入/输出单元、单元库的设计技术以及1.5μmCMOS/SIMOX门阵列工艺开发过程.该门阵列在5V电源电压时的单级门延迟时间仅为430ps.  相似文献   

5.
6.
300门CMOS/SIMOX门阵列容错ASIC电路的研制   总被引:1,自引:0,他引:1  
本文简要地介绍了3μmCMOS/SIMOX门阵列的设计和制作技术。利用300门门阵列母片成功地实现了容错计算机系统专用总线输出选择逻辑电路SEL。其性能达到了用户要求,平均单级门延迟时间为2.6ns,输出驱动电流为2.4mA.  相似文献   

7.
本文主要介绍0.8umCMOS门阵列的设计技术,包括建库技术,可测性设计技术、时钟设计技术、电源、地设计技术、电路结构优化、余量设计技术等,最后介绍了20万门母片及电路的主要参数。  相似文献   

8.
9.
采用双层金属布线可以提高集成电路的集成密度、集成度和速度。本文报道了双层金属布线工艺技术成功地应用于制造标准3μm硅栅CMOS 500门、1200门、2000门多种门阵列专用大规模集成电路。本文对双层金属布线硅栅CMOS门阵列电路制造工艺技术的几个关键技术问题进行讨论。  相似文献   

10.
几乎所有的现代化通信系统都把纠错编码作为一个基本组成部分。RS码由于具有强有力的纠错功能,已经被NASA、ESA、CCSDS等空间组织接受,用于空间信道纠错。本文简单论述了RS编码原理,纠错算法及工作流程,能使大家初步了解RS编码。  相似文献   

11.
本文介绍了开发完成并实用化的单层铝布线硅栅CMOS门阵列设计系统Galstar.并从应用的角度,介绍 galstar系统的特点.  相似文献   

12.
王广运  陈跃兰 《导航》1997,(4):67-74
本文介绍了应用于DGPS数据链中纠错编码技术。这一技术采用了Reed-Solomon(RS)编码。这是一种能纠正区间差错和实发性差错的编码。试验表明,在10000bits中连续差错1000bits,此编码能够纠正过来。此数据链除配SY-118GPS应用外,还配过ASHTECH MD-X11和Leica system200CR244,并适用于国外的各种型号的DGPS,工作效果良好。  相似文献   

13.
14.
齐家月 《微电子学》1996,26(1):20-23
介绍了一种提高单片机运行可靠性的片内掉电保护电路,该电路可以检测电源电压的降低状况,并按规定的要求在电源电压降至下限阈值时启动内部复位产生器,从而复位CPU并保证使其处于复位状态直至电源电压恢复正常。该CMOS掉电保护电路由取样电阻、1.2V参考电压源和CMOS电压比较器组成,并结合片内复位逻辑完成掉电保护功能。  相似文献   

15.
胡国强  骆正彬 《电子学报》1989,17(3):102-106
针对移动通信中误码分布的特点,本文设计了一种差错控制方案,采用符号交织的方法使突发错误离散,再用RS(31,19)码进行纠错。计算机模拟结果表明,本方案优于Eurocom建议的方案。最后讨论了该方案的软硬件混合实现,在全变换域上实现了RS(31,19)码的译码。  相似文献   

16.
叶晋达 《电子技术》1992,19(10):12-15
一、引言随着电子技术的迅猛发展和微机体系结构的改进,在电路技术上,继门阵列逻辑GAL、可编程逻辑电路PAL之后,最近又出现了速度更快、功耗更小、功能更强、灵活性更好的可编程门阵列PGA(program-mable gate array)。 PGA是一种可编程的新型电路,它介于可编程逻辑电路和门阵列之间,最显著特点是融合了两者的长处,既保留了可编程逻辑所具有的用户现场可编程能力,为设计者提供了在线实时模拟功能,又克服了门阵列的设计费用高和设计周期长的缺点,同时它还有与中低档CMOS门阵列不相上下的速度和集成度,从而大大提高了系统的性能、集成度和可靠性。二、结构与性能 (一)PGA的两种基本类型虽然不同型号的PGA各有其结构特色,但就基本结构来分析,大致可分为两种基本类型: 1.PAL结构的扩展型 PAL结构的特点是“与阵列”可编程,而“或阵列”固定,每个输出的乘积项数  相似文献   

17.
语音参数编码在传输过程中受到干扰,合成语音会产生令人特别讨厌的刺耳尖叫声.FS-1016建议采用前向纠错汉明码(15,11)保护重要参数位,达到良好的听觉效果.文中针对纠错编码在FS-1016中的应用进行了详细介绍,用C语言编程实现.并用实例进行了仿真验证.  相似文献   

18.
揭示了二进制纠错码的译码错误概率与重量分布之间的关系,从而解决了诸如Hamming码、R—M码和Hadamard码等许多常用二进制码的译码错误概率P_E(u)的计算问题。  相似文献   

19.
20.
本文概述了移动通信的进展及存在的技术问题,用把移动信道同HF、随机信道作对比的方法阐明了移动信道特有的“长突发”误码特征;总结了近年来用Markov模型对移动信道进行模化的成果.重点回顾了纠错编码技术在移动信道这一新领域中的应用,并针对适合移动信道的、有效的交错编码方案存在的主要问题——性能改善与交错时延之间的矛盾,提出了解决矛盾的自适应、伪随机交错的设想.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号