共查询到20条相似文献,搜索用时 31 毫秒
1.
2.
基于USB通信的FPGA高速数据采集系统 总被引:3,自引:0,他引:3
为了解决高速数据采集以及数据传输问题,设计了基于USB通信的FPGA高速数据采集系统。方案以FPGA为控制核心,实现A/D控制、数据缓存双口RAM和控制CY7C68013A三个功能。系统采用VerilogHDL语言,通过ISE软件编程控制多个AD7356同时进行数据采集,将采集所得数据存入双口RAM,控制CY7C68013A将数据通过USB总线上传到PC机。系统进行实测实验表明,在CY7C68013A设定为16.7Mb/s的传输速率下,系统工作正常。 相似文献
3.
基于FPGA和DSP的高速图像处理系统 总被引:2,自引:1,他引:1
为了提高图像处理系统的高性能和低功耗,提出了一种基于FPGA和DSP协同作业的高速图像处理嵌入式系统,其中DSP为主处理器,负责图像处理,而FPGA为协处理器,负责系统的所有数字逻辑。整个系统中FPGA和DSP的工作之间形成流水,同时借助于单片双口RAM(CY7C025AV-15AI)完成两者的通信,比使用单片DSP建立的处理系统性能提高25%左右。该系统具有可重构性,方便其他的算法于该系统上实现。 相似文献
4.
在研究了SDRAM工作特性的基础上,提出了利用FPGA将单片SDRAM作为乒乓RAM的双口接口设计。采用ALTERA公司的EP1C6Q240C8和HYNIX的HY57V161610DTC-8,将FPGA作为主控制器,并在其中配置两块删分别作为SDRAM的输入、输出缓冲区。前者接收外设慢速数据流,经处理后写入到SDRAM,后者读取SDRAM中数据,为外围高速设备提供高速数据流。高速数据流按自定义数据包间续发送,在此问隔中执行慢速数据流写入SDRAM和自动刷新SDRAM的操作。 相似文献
5.
基于IP核双口RAM的FPGA与DSP EMIF的接口设计 总被引:1,自引:0,他引:1
给出了TMS320C30DsP通过EMIF接口与FPGA的片内双口RAM模块进行数据通信的一个设计方案。FPGA将处理完的数据给到片内的双口RAM模块,由DSP通过EMIF读双口RAM的内容;反之亦然。以此完成对数据的发送和接收。通过实验测试,该设计方案实现了数据的正确传输。 相似文献
6.
7.
8.
文章给出了TMS320C6000 DSP通过EMIF接口与FPGA的片内接收模块进行数据通信的一个设计方案,DSP将处理完的数据通过EMIF接口传送到FPGA的片内接收模块双口RAM,双口RAM采用PING-PONG结构的设计。双口RAM完成对数据的接收。通过实验测试,该设计方案实现了数据的正确传输。 相似文献
9.
10.
速度与面积的互换一直是基于FPGA设计中的一个不变的主题,在此介绍了两种YUV分离的FPGA的实现方式:基于面积的实现和基于速度的实现。前者仅用一片双口RAM串行,实现了YUV分离数据的输出;后者利用流水线的思想,基于两片双口RAM之间的乒乓操作,完成了模块的设计。通过Verilog HDL对两种方法进行了实现,并利用ModelSim完成了模块仿真。通过对比发现,二者各有优势:前者消耗硬件资源与面积较后者有很大改进;后者对提高整体系统实时性具有重大意义。因此,两种实现方式从两个角度为YUV的分离存储提供了可行的解决方案。 相似文献
11.
基于FPGA的PCI数据采集卡设计 总被引:1,自引:0,他引:1
论述了基于FPGA 的PCI数据采集卡设计,板卡实现了查询、中断和DMA等多种方式读取数据,可以实时采集数据、实现大容量数据的缓存,还有效地解决了对数据高速采集、传输的需求。设计采用FPGA 实现数据采集控制逻辑,减少了开发周期,并可在线修改设计和进行设计升级。 相似文献
12.
针对测井中信号传输速度低、操作繁琐等问题,提出一种高速数据采集与传输的新方法。该设计系统采用高速AD转换,以灵活、高效性价比FPGA芯片-EP1C6为平台,利用USB传输,实现了基于Verilog的声幅测井系统。最终,在上位机得到的声幅测井曲线用来判断固井质量。在水泥胶结良好时,固井声幅测井值低;水泥胶结差时,固井声幅... 相似文献
13.
14.
设计实现一种基于FPGA的视频采集显示系统,包括视频图像的采集、处理与显示3个部分。视频图像部分采用CCD摄像头OV7670作为视频数据的采集,利用在FPGA中构建FIFO并配合SDRAM高速读写实现视频图像数据的高速缓存处理,使用FPGA中构建的Nios II嵌入式内核,实现对SDRAM的控制以及视频数据的TFT液晶实时显示。整个系统获得了较好图像采集、显示效果。 相似文献
15.
利用增强型并行口设计12位数据采集系统 总被引:1,自引:0,他引:1
讨论了微型计算机增强型并行接口的工作方式。选用数据采集部件AD7891,通过EPP接口设计了便携式数据采集系统。设计思想适用于高位数的数据采集系统设计。 相似文献
16.
在进行不同设备间的数据传输时,最基本的要求是连线尽可能少、数据传输速率尽可能快、误码率尽可能低。对此进行了并行数据转换为串行数据的接口电路研究,提出了同步并行传输速率的n倍改进SPI传输方案。其特点是传输速率高、时钟独立、可与并行接口端和SPI串行接口端进行双向通信。测试结果显示系统达到预定功能,其接口电路的实现方法可为数据的高速接口提供新的借鉴。 相似文献
17.
基于FPGA的Sobel算子并行计算研究 总被引:4,自引:0,他引:4
由于在实时图像处理中常用Sobel算子对图像边缘进行增强,如何提高处理速度成为问题的关键。采用纯软件的方法或普通结构的硬件电路难以满足实时要求,鉴于近年来FPGA芯片的迅速发展以及其良好的可编程结构,为实现Sobel算子的快速计算提供了硬件保证。提出了一种Sobel算子的并行处理结构,提高了处理速度,并给出了基于FPGA的实现方法。进行了理论分析及仿真实验,证明了该方法的正确性和可行性。由于采用并行结构,使处理速度大为提高,满足了实际任务的要求。 相似文献
18.
一种应用于汽车涡轮增压器叶片温度检测的双通道数据采集卡,该卡由峰值检测、串行A/D构成模拟电路和由FPGA构成整个数字电路而组成。重点设计了FPGA内部串并转换电路和FIFO,经仿真和实验验证,串并转换和FIFO的应用大大简化了采集卡的复杂程度,提高了系统的可靠性和稳定性,在信号高速处理方面具有一定的应用价值。 相似文献
19.
20.
基于FPGA的二取二总线数据比较器实现联锁逻辑运算的两块CPU板总线数据的实时校核。在两条总线数据比较一致且总线数据的CRC校核通过时两个FPGA分别输出互为反相的动态脉冲,板上驱动电路输出信号控制板外供电继电器对联锁系统驱动单元供电,否则通过停止输出动态脉冲在50ms内切断供电继电器。出现校核错时FPGA将比较不一致的两个数据及在对应数据包中的位置等信息反馈给对应CPU板,便于故障分析。通过监测回读信号实现板上驱动电路的实时检测,在驱动电路出现硬件故障时可导向安全。该比较器遵循EN50128,EN50129和EN50126标准流程开发,已通过欧标SIL4级安全认证。 相似文献