共查询到18条相似文献,搜索用时 171 毫秒
1.
同步开关噪声(SSN)对具有上百个输入/输出端口的高性能FPGA系统具有很大的影响,已经成为深亚微米设计所必须考虑的主要问题之一.由于没有考虑电压反馈效应,IBIS模型在仿真SSN时,总是过高估计电源噪声、地噪声和静线噪声.为提高IBIS模型仿真SSN的精度提出了一种改进的方法,利用自研发的工具SSWI(SSN simulation with IBIS)获得了自动IBIS优化模型.利用美国北卡州立大学开发的工具S2IBIS直接从SPICE模型中提取了IBIS模型,与SPICE模型仿真结果验证了该方法的有效性,采用该法可以提高IBIS模型仿真SSN的精度60%~70%. 相似文献
2.
3.
IBIS模型在高速PCB仿真设计中有广泛的应用。然而大多因缺乏对IBIS模型的深入认识而大大降低仿真的效率和正确性。本文通过深入分析IBIS模型的数据表和对应的波形曲线,得出IBIS模型在高速PCB仿真设计中的一些新的重要结论。这些新的结论揭示了基于IBIS模型的信号完整性仿真的本质,并在实际的工程实践中得到了验证和广泛的应用。 相似文献
4.
IBIS模型在高速PCB仿真设计中有广泛的应用。然而大多因缺乏对IBIS模型的深入认识而大大降低仿真的效率和正确性。本文通过深入分析IBIS模型的数据表和对应的波形曲线,得出IBIS模型在高速PCB仿真设计中的一些新的重要结论。这些新的结论揭示了基于IBIS模型的信号完整性仿真的本质,并在实际的工程实践中得到了验证和广泛的应用。 相似文献
5.
参数辨识是过程建模的基础,对于参数辨识问题提出了许多不同的方法.针对传统模型参数辩识方法和遗传算法用于模型参数辨识时的缺点,提出一种基于微粒群优化(PSO)算法的模型参数辨识方法,利用PSO算法的强大优化能力,通过对算法的改进,将过程模型的每个参数作为微粒群体中的一个微粒,利用微粒群体在参数空间进行高效并行的搜索,以获得过程模型的最佳参数值,并将其用于对非线性系统模型的参数辨识,可有效提高参数辨识的精度和效率.该方法应用到实际例子中,获得了满意的辨识精度和效率,得到较为精确的过程模型,模型输出与实际输出基本一致,仿真结果令人满意.实例仿真结果表明,微粒群算法为非线性系统模型参数辨识提供了一种有效的途径. 相似文献
6.
基于IBIS模型的仿真在电路设计中的应用 总被引:1,自引:0,他引:1
IBIS模型用于高速数字电路的仿真,通过仿真软件可以预测信号质量,以指导芯片选型、电路设计、电路板布局、布线.介绍了IBIS模型的结构和应用范围.通过测量实际电路的一些关键信号,引出了电路调试中关系到电路板质量和电磁发射的常见问题:信号过冲和串扰,在基于IBIS模型仿真的基础上,给出了解决的方法,使信号满足设计要求. 相似文献
7.
基于均匀设计的线性回归模型稳健参数估计 总被引:2,自引:0,他引:2
针对一个线性回归模型的系统矩阵存在的随机扰动情况,提出一种基于均匀设计的稳健参数估计算法。仿真结果表明,采用本文算法估计回归模型参数,能较好地抑制随机扰动对模型预测精度的影响,提高模型的稳定性和抗干扰能力,同时为改进仪表测量误差对预测精度带来的影响提供了一条可行途径。 相似文献
8.
9.
针对传统LS-ESPRIT算法在估计GTD模型参数时抗噪效果差,估计精度不高这一问题,该文提出了一种改进的LS-ESPRT算法,有效地提高了算法的参数估计性能与抗噪性。首先,根据雷达目标的回波数据构建Hankel矩阵;其次,采用核范数凸优化方法对上述Hankel矩阵进行降噪处理,得到低秩的重构Hankel矩阵;最后,利用传统的LS-ESPRIT算法对降噪后的数据进行处理,估计出GTD模型参数。基于改进算法与传统算法分别得到重构RCS,并针对不同带宽对参数估计精度的影响作以仿真探究。仿真结果表明,与传统LS-ESPRIT算法与传统TLS-ESPRIT算法相比,改进LS-ESPRIT算法的参数估计性能更高,抗噪性更强,且重构RCS的幅值与相角误差更小。对不同带宽下的参数估计精度也进行了探究,并得出:带宽越大,估计精度越高。 相似文献
10.
11.
《Advanced Packaging, IEEE Transactions on》2008,31(4):711-721
12.
基于IBIS模型的信号完整性仿真分析 总被引:4,自引:0,他引:4
介绍了基于IBIS模型的信号完整性仿真分析的概念及其流程,并通过IBIS仿真分析了某型导弹安全控制器电路扳信号完整性,该电路板由数据前端处理和数据输出、数据处理器件、数据转换和缓存组成,适用于大型电路仿真。特别是对高速振铃和串扰进行情确的仿真,说明IBIS模型在电路板仿真分析中具有重要意义。 相似文献
13.
Wireless Power Transfer and In-Vehicle Networking Integration for Energy-Efficient Electric Vehicles
This paper presents the wireless power transfer (WPT) technology based on inductive coupling and the design challenges of a hybrid energy harvester (EH) circuit as a promising solution to promote the energy efficiency of the electric vehicles (EVs). The design methodologies of ultra-low power (ULP) electronic module based on low leakage conditioning and processing device are detailed based on nanoscale transistor technology so that the WPT and hybrid EH can be implemented for self-powered devices in EVs. Moreover, in-vehicle network design verification based on a new power-aware behavioral model formulation and extraction for high-speed and ULP transceivers that enables the transient prediction of power and ground currents and voltages when multiple drivers are simultaneously switching for signal-power integrity evaluation. The derivation of the proposed model is based on the analysis and extension of the input/output buffer information specification (IBIS). The analysis of the previous IBIS and Mpilog modeling approaches is followed by a new model formulation along with a well-designed characterization and parametric extraction procedure. 相似文献
14.
15.
高速接口传输领域中,电源完整性模拟是一个非常重要的课题。然而,它需要非常完整且复杂的信道与信号模型,才能充分描述电源与信号网络的行为,并且在许多激发源同时存在时,能精准地预测同步切换电流所引发的电源噪声。除此之外,信号源的模型,IBIS模型,在仿真时也扮演着重要的角色,特别是它会决定进入电源网络切换电流噪声的大小。本文提出一种改善IBIS模型的方案,利用标准的IBIS模型与一个外加的补偿式切换电流单元,可以增加IBIS模型的预测噪声能力与精确度,使得IBIS模型在协同设计时,能更有效地预测真实DDR2/DDR3同步切换电流的噪声。 相似文献
16.
A behavioural multiport macromodel for the input buffers of digital integrated circuits is presented, including the bit detection and the effects of power-supply fluctuations. The model is given in terms of mathematical expressions, thus preserving proprietary information of designers, and offers comparable accuracy and improved efficiency compared with transistor-level models. It is also completely compatible with SPICE, VHDL-AMS and IBIS implementations. 相似文献
17.
半导体技术快速发展,双倍数据速率同步动态随机存取存储器(Double Data Rata Synchronous Dynamic
Random Access Memory, DDR SDRAM)的信号完整性问题已成为设计难点。文中提出了一种基于ANSYS 软
件和IBIS 5. 0 模型的DDR4 SDRAM 信号完整性仿真方法。利用IBIS 5. 0 模型中增加的复合电流(Composite Current)
、同步开关输出电流等数据,对DDR4 SDRAM 高速电路板的信号完整性进行更准确的仿真分析。仿真结果
表明:高速信号在经过印制板走线和器件封装后,信号摆幅和眼图都有明显恶化;在仿真电路的电源上增加去耦
电容后,信号抖动和收发端同步开关噪声(Synchronous Switching Noise, SSN)都得到明显改善;在不加去耦电容的
情况下,将输入信号由PRBS 码换成DBI 信号,接收端的同步开关噪声有所改善,器件功耗可以降为原来的一半。 相似文献