共查询到20条相似文献,搜索用时 0 毫秒
1.
2.
3.
ASIC是一种非常有用的集成电路门类。它的实现技术主要分为全定制和半定制。本文介绍了实现ASIC的主要技术:门陈列,标准单元,宏单元,PLA,PLD,FPGA等。最后,简单地讨论了ASIC的工具:计算机及其应用软件。 相似文献
4.
Cadence的Virtuoso全定制设计平台是面向模拟、全定制数字、RF和存储器阵列等不同设计领域的全定制设计平台。这个平台也可以整合不同领域的IP,包括利用集成策略和方法导入数字标准单元块。 相似文献
5.
6.
7.
8.
9.
王荣生 《微电子学与计算机》1994,11(1):43-45
本文描述一个电路版图的自动设计系统。它将具有高级设计描述的模块分解成规模较小、易处理的单元,通过对单元进行平面规划、合理安置和多次转换后,自动地产生这些单元版图的CIF文件。这是一个完全自动地将高级设计描述的电路转换成电路几何描述的过程. 相似文献
10.
随着集成电路制造工艺水平的不断提高,使得0.18um及更小尺寸的设计成为可能,但是由于信号完整性问题而导致的流片失败使得整个设计的成本大幅度上升。如何避免出现信号完整性问题是设计工程师所面临的巨大挑战。本文介绍了0.18um工艺下进行全定制版图设计中所遇到的信号完整性问题,并对其进行了分析。 相似文献
11.
12.
13.
深亚微米时 ,芯片的设计和制造成了一个复杂浩大的工程体系。本文以一款通用CPU的LoadAligner数据通道部分的全定制设计为例 ,讲述了一个集成电路子模块的逻辑设计 ,电路设计 ,版图设计 ,并给出了相关结果 相似文献
14.
15.
介绍了在数模混合IC版图设计时采用的一种结构化的层次式设计方法,并给出了应用此方法进行一个数模混合IC版图设计的过程。 相似文献
16.
本文阐述了用计算机(IBM-PC机)对微型心音听诊器薄膜混合电路版图进行辅助设计的方法,介绍了电极,电容器,电阻器图形的绘制原理和特征,以及图形的删除、移动、存贮和打印的技巧。 相似文献
17.
1.概述 Cadence的Virtuoso全定制设计平台是面向模拟、全定制数字、RF和存储器阵列等不同设计领域的全定制设计平台.这个平台也可以整合不同领域的IP,包括采用集成策略和方法导入数字标准单元块. 相似文献
18.
19.
一种智能化漏电保护芯片的设计 总被引:1,自引:0,他引:1
提出了一种智能化漏电保护芯片。电路基于0.6μm CMOS工艺、采用数模混合信号设计,并用全定制的方法实现。与现有模拟漏电保护芯片相比,该芯片具有较高的智能化:对输入信号是否有效进行辨识,以排除干扰,减少误动作;采用数字延时代替现有的RC延时方式,大大提高了控制精度及三级匹配;三级保护的不同应用环境的可编程性;实现智能化开关控制;具有报警功能,保障安全。由于芯片的大部分功能由数字电路实现,大大降低了功耗。通过采用全定制的方法,优化电路和版图设计,减少了芯片面积,降低了成本。 相似文献