首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 140 毫秒
1.
莫琼华 《电子技术》2011,38(3):25-26
提出了一种用MCU自带的双CAN接口实现CAN总线中继器的设计方法、并给出了基于STM32F105的CAN总线中继器的软硬件实现方案.采用单CPU的设计可以很好地解决两个CAN接口的主从状态转换,使系统具有结构简单、性能稳定、实时性高等特点.  相似文献   

2.
介绍了一种由MPC8280处理器、CAN通信控制器SJA1000和FlexRay通信控制器MFR4310构成的CPU单元及其总线接口驱动程序设计。为了实现CPU单元在分布式飞行控制计算机的内部总线可靠通信,分析了两种总线控制器的读写时序,并采用CPLD设计了接口逻辑。以MFR4310为例,阐述了VxWorks下的总线控制器驱动程序设计和移植。按照样例飞行控制计算机各单元间的通信协议,建立了多节点的测试平台,对满负载的通信情况进行了测试,结果表明接口逻辑正确、驱动程序工作稳定,满足设计要求。  相似文献   

3.
一种实用的VXI总线接口设计   总被引:2,自引:0,他引:2  
介绍了利用复杂的可编程逻辑器件(CPLD)和双端口RAM设计VXI总线接口的方法,它适用于寄存器基的VXI总线模块。这种设计巳在科研实际应用中取得成功,因此,对于从事VXI总线计算机自动测控系统工作的科研人员有一定的参考价值。  相似文献   

4.
基于FPGA和MCU的CAN—VME总线转换设计   总被引:1,自引:1,他引:0  
为了扩展VME总线和CAN总线的应用范围,充分利用两种总线的不同传输特点,采用了模块设计方法,提出一种基于FPGA和MCU的总线转换方案。该方案给出了FPGA与上位VME总线部分的VME总线接口设计,利用MCU控制CPLD扩展的多通道CAN节点完成CAN总线部分的设计,还给出软件实现上的重点、难点和流程。实现了两种不同总线的转换,满足了工业环境对两种总线混合使用的要求。  相似文献   

5.
本文介绍了CPLD在一种新型超声波微位移传感器及流量测量系统设计中的应用.系统采用了高速复杂可编程逻辑器件CPLD技术,在CPLD芯片内设计有高速双端口RAM,控制采样时序逻辑及CPU接口、总线等电路,采样速率高达80MHz,采样深度1K字节,很好地解决了超声波微位移传感器软件算法对采样的要求,并可实现在线升级,大大提高了系统的整体性能.  相似文献   

6.
程刚  李明 《现代电子技术》2007,30(6):151-153
Compact PCI/PCI总线是一种高速的,独立于CPU的总线结构,其本地总线接口逻辑的设计是应用Compact PCI/PCI总线开发高性能数字通信产品的难点。提出了一种基于PLX公司的桥接芯片PCI9054实现多DSP与CPCI总线连接的方法,并详细说明了PCI9054主从模式的操作过程。这种带有标准总线的通用处理系统,可以方便地利用大量面向标准总线的板卡,易于组建通用的DSP并行处理系统,其特点是应用领域广、可升级能力强、使用方便。  相似文献   

7.
本文采用计算机ISA、PCI总线和打印机接口设计加密电路,利用CPLD设计电路,具有加密性能好的特点,通过串行EEPROM AT93C46设计一个并行加密电路,密码存储在电路器件中,ISA总线直接对CPLD进行读取密码,PCI总线可以通过W89C940af对CPLD操作,读取设置密码。  相似文献   

8.
介绍了基于CPLD扩展8031单片机接口实现远程数据采集功能的系统。该系统采用双CPU控制,下位机提供8路数据采集,上位机控制下位机井进行数据处理,CPLD作为扩展接口实现数据显示、键盘输入、打印输出和系统报警等工作。通过单片机通讯的方式实现数据与控制指令的远距离传榆。  相似文献   

9.
在电路设计中,I2C总线是比较常用的两线式串行通信方式,大多数的CPU都擅长于并口操作,不具备直接操作I2C总线接口的能力。为了使不具备I2C总线接口能力的CPU通过对并口的简单操作实现对I2C总线接口的控制,在分析I2C总线常用工作模式的基础上,设计实现工作于主机模式的,以CPLD完成I2C总线开始信号、结束信号的输出,以及并行数据到I2C总线模式串行数据转换或I2C模式串行数据到并行数据转换的I2C接口模块。采用该模块,可以使不具备I2C总线接口的CPU通过并口方便地控制I2C总线设备,简化系统程序设计。  相似文献   

10.
介绍了在WDM-EPON接口盘中实现双CPU之间数据通信的双UIRAM设计.采用复杂可编程逻辑器件(CPLD),用Verilog HDL语言实现双口RAM的设计并在设计过程中采用数字逻辑方法解决了2个CPU对双口RAM同时进行写操作时产生冲突的问题,已在该接口盘上成功应用.  相似文献   

11.
冯鹤 《电子测试》2020,(5):35-37
本文设计了八通道信号产生器,以适应通信对抗装备的发展。JESD204B是一种高速串行总线协议,主要应用于转换器与FPGA的数据传输接口,和并行数据总线相比有着明显的优势。AD9154是一款具有JESD204B接口的四通道模数转换器(DAC)。现场可编程门阵列(FPGA)可产生数字波形信号,其高速串行收发器接口可通过JESD204B总线协议将波形数据发送给AD9154芯片产生模拟信号。使用2片AD9154与1片FPGA为核心器件,完成硬件电路和软件程序设计,最后测试了产生信号的技术指标。  相似文献   

12.
An open-architecture microsystem that can be populated with a variety of sensors and actuators is described. The microsystem is designed for low-power wireless applications where small size and high sensor accuracy are important. It consists of an in-module microcontroller connected to multiple front-end transducers through an intramodule sensor bus. An external interface allows internally processed data to be output through either a hard-wired input/output port or a radio-frequency transmitter. The present microsystem is configured for environmental monitoring and measured temperature, barometric pressure, relative humidity, and acceleration/vibration. It occupies less than 10 cc, consumes an average of 530 μW from 6 V, and transmits data up to 50 m. System features such as active power management, the intramodule sensor bus, generic bus interface circuitry, and in-module sensor compensation based on bivariate polynomials are discussed  相似文献   

13.
刘芳 《电子工程师》2007,33(7):49-51
简单介绍了PCI(外部设备互连)总线的主要特点和系统设计。选择PLX公司的PCI9054专用芯片实现高速数据处理系统中的PCI总线接口的软硬件设计。PCI总线规范复杂,在规则、机械特性、电气特性等方面都有严格要求,分析了具体系统设计中需要解决的关键问题。开发基于PCI总线的高速数据处理系统能够大幅度提高数据传输速率,获得理想的系统性能,可为设计基于PCI接口的高速数据处理机提供一种借鉴方法。  相似文献   

14.
In this paper, we discuss the optical fiber interconnection technologies applied in the two types of parallel processing systems: 1) a backplane interconnection in a parallel processor array system and 2) a computing cluster network. We have set up a parallel processor array system using optical fiber to make point-to-point interconnection between processor elements and are developing a low-cost virtual parallel optical fiber interconnection link (VPOFLink) complying with peripheral component interconnect (PCI) local bus specifications for the computing cluster. VPOFLink is integrated with the popular PCI bus interface in order to make the link hold the same bandwidth as that of the PCI bus. It was fabricated as an available peripheral device that can been inserted into the bus slots of commercial computers directly and can operate under the control of PCI bus. Also in this paper, we demonstrate the optical fiber link for a ring network and the architecture of the ring network  相似文献   

15.
张小红 《现代导航》2021,12(4):276-279
Zynq-7000 系列是由 Xilinx 公司研发制造的处理平台结构,具有可编程、可拓展的特征,归属于 SoC 芯片,将 FPGA 和 Cortex-A9 双核 ARM 有机融为一体。我们在利用 Vivado 对 Zynq-7000 系列芯片进行开发的过程当中,可以同时使用自己创建的 IP 核以及 IP Catalog 中的 IP 核,具备个性化、机动灵活的特性。文章简要论述了 Zynq-7000 系列芯片的功能,浅谈了 1553B 接口总线的工作原理和特点,以及根据 1553B 总线的特征及协议如何在 Vivado 中利用 Zynq-7000 提供的自定义 IP 核实现 1553B 总线接口方案的设计,提升接口性能,简化应用,降低成本。  相似文献   

16.
VXI总线是一种在自动测试领域及其他多机互连系统中广泛应用的消息总线协议。文中分析了VXI总线协议的特点,根据该协议提供的通讯规范的可裁剪特征提出了模块化的VXI总线接口逻辑实现方法。并以此为基础在FPGA中实现了模块化的消息基VXI总线接口逻辑。通过模块化设计大大提高了设计的可继承性。为检验设计的可靠性和有效性,给出了FPGA设计生成的模拟时序,并将该设计应用于一种多DSP实时图像处理系统,使之能满足系统资源管理和各模块问的简单消息传递的需要。最后给出了实际测量的总线时序图,结果表明提出的设计方法和实现使VXI接口逻辑在模块化设计的同时也实现了协议所提供的总线带宽。  相似文献   

17.
时岩 《电子技术》2012,39(2):21-23
文章描述SoC平台的片内总线到VCI标准接口的转换部件的设计实现.它可以把带有VCI标准接口的IP模块和AMBA AHB系统总线连接起来.研究内容主要包括两部分:第一,在VCI标准Rev2.0版本的基础上,参照BVCI协议要求完成一个AMBA AHB系统总线与VCI标准接口的转换部件-AHB/VCI Wrapper;第二,利用总线功能模型(BFM)思想,为AMBA总线和BVCI接口建立相应的BFM模型,在此基础上,完成对AMBA总线控制部件和AHB/VCI Wrapper的功能验证.该平台具有很好的可重用性.  相似文献   

18.
吕涛  李理 《现代电子技术》2008,31(4):98-99,106
MCGS系统需要控制和处理多种现场设备.介绍一种新型的DCS总线接口设备的硬、软件的设计与实现过程,该设备能够使MCGS组态软件接入DCS总线成为控制系统,实现信息采集、传输和控制功能.该接口设备使用LPC2136作为微处理器,面向的DCS系统使用RS 485线路作为通信、驱动总线.该总线接口在数据实时采集和监控中可以取得较好的控制效果.  相似文献   

19.
Generic flow control (GFC) is used to provide controlled transmissions from terminals over the BISDN user-network interface. The reason for requiring controlled transmission is to allow for the multiplexing of cells from a number of terminals connected in either a dual bus or star configuration. GFC must provide fair access for each terminal, and the meaning of this is discussed for different services. It must provide a guaranteed minimum bandwidth, meeting the requirement of fair access for constant bit-rate terminals. It must also provide fair access for variable bit-rate (VBR) terminals. It is proposed that all terminals of a given class are given the same percentage reduction of their agreed peak bandwidths during overload conditions, leading to approximately similar delay distributions within the class. GFC can then be considered as providing a given quality of service per terminal (through guaranteed bandwidth) and an additional common quality of service for the unguaranteed cells. Some simulation results are provided for the dual bus configuration.  相似文献   

20.
介绍了基于PC机打印口的I2C总线接口电路,以及利用该电路构成的A/D接口电路,并给出当PC机为唯一主控器件时利用I2C总线控制A/D转换芯片SAA7113H工作的基本原理和功能模块,本接口电路可以用来连接1个或多个基于I2C总线的器件.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号