共查询到20条相似文献,搜索用时 203 毫秒
1.
视频采集压缩设备是图像监控系统的前端,是整个系统的核心部分,采集压缩设备的性能直接关系着整个监控系统的性能。本文介绍一种采用小波变换压缩算法的视频卡,用于完成模拟视频采集量化和压缩的全部工作。该卡只需配置一台工控主机及操作系统、驱动程序、应用程序等软件系统和一个摄像头,就可构成整个图像监控系统前端。该卡还带有PCI总线接口,可直接插入主机PCI扩展槽。卡上有全电视信号输入口和全电视信号输出口。 该视频卡能在编码和解码两种状态下工作:编码时,实时采集摄像头从模拟视频输入口输入的全电视信号,对全电视… 相似文献
2.
3.
计算机和网络的迅速普及,以及人们对各种视频信息的迫切需求,使得更多的视频图像将通过网络来传输。同时,随着计算机多媒体技术,特别是图像压缩技术的不断发展,视频业务,如可视电话、视频监控也焕发了新的活力。本文介绍一种PSTN网远程视频监控系统的设计方案。 系统简介 系统由监控现场、监控中心、通信网、软件构成。 监控现场 监控现场的原理如图1所示,控制解码器用来控制云台、镜头、灯光、雨刷等动作。摄像机用于摄取监视现场的图像,拾音器用于监听现场的声音。视音频切换单元用于从多个监视目标选取一个目标的视音频信号… 相似文献
4.
基于ADV212的视频监控记录系统采用FPGA作为系统的主控器件。介绍了通过主机接口HDATA总线对视频编码器ADV212的初始化。该系统设计在汽车、火车、轮船等交通工具的实际应用中可完成CMOS摄像头输出的图像信号的采集、压缩和海量存储。 相似文献
5.
中国电信"全球眼"视频监视系统 总被引:1,自引:0,他引:1
一、视频监控的发展 视频监控系统在现代建筑中具有独特作用,它被广泛应用的主要原因是能实时、形象、真实地反映被监视对象的画面,已成为人们在现代化管理中进行监视控制的一种极为有效的工具.视频监控系统由图像采集、传输分配、控制、图像的处理与显示4部分组成.该系统是双向的多路传输系统,既要向接收端传输视频信号,又要向前端传送控制信号和电源. 相似文献
6.
<正> 在视频监控系统中,一般通过分布于各个监控点的解码器来控制远端云台和摄像头的动作。解码器负责解释主机下传的指令,控制相应执行机构的动作,起到了连接通信网与被控设备的枢纽作用。视频监控解码器要求工作可靠、体积小、安装方便。针对这些要求,本文介绍一种由单片机控制的,基于 相似文献
7.
基于CPLD的新型视频图像采集板 总被引:1,自引:0,他引:1
介绍一种在脱机态能够输出3种格式的视频图像采集板的设计方法,将CCD摄像头输出的视频信号解码成数字分量信号格式,然后在控制电路的控制下,输出标准的CIF、QCIF、SQCIF 3种图像格式之一,并存入帧存储器。计算机模拟和示波器测试表明该设计准确有效。该图像采集板可用于可视电话系统的前端采集部分,也可根据所需图像质量选择3种图像格式之一用于监控系统。 相似文献
8.
基于ADV212的视频监控记录系统采用FPGA作为系统的主控器件.介绍了通过主机接口HDATA总线对视频编码嚣ADV212的初始化.该系统设计在汽车、火车、轮船等交通工具的实际应用中可完成CMOS摄像头输出的图像信号的采集、压缩和海量存储. 相似文献
9.
网络视频监控系统的新发展 总被引:2,自引:0,他引:2
需求和发展视频监控系统需求包括:实时图像监视、远程图像控制、实时语音监听和对讲、报警信息获取和联动。采用PC工控机实现本地音视频信号的采集、压缩和编码一度成为数字监控系统普遍采用的一种方式。该方式利用计算机资源实现本地的信号采集、硬盘录像并可实现远程网络传输。但在许多实际应用中,用PC机无法适应现场的使用环境,无法实现无人职守,而且,系统的稳定性和可靠性都不够。随着芯片技术的发展,出现了各种各样的网络视频编解码器,这些体积紧凑的硬件设备采用具有嵌入式系统的DSP芯片,对模拟音视频信号进行编码、压缩,… 相似文献
10.
介绍了一个基于嵌入式平台而设计的视频监控系统。采用TMS320DM365为核心的处理器,通过模块化的方式设计了一种智能数字视频监控单元。单元包括视频采集输入、外部存储器、以太网和视频输出4部分。该设计利用了TMS320DM365的多外围接口特性,选用4个芯片,以满足其视频处理功能。单元的视频采集输入使用TVP5158视频解码器,DDR2 SDRAM采用W971GG6IB,NAND FLASH为K9F2808U0C,以太网控制器采用ENC28J60。该系统的处理器核工作速率高达300 MHz。 相似文献
11.
模拟视频信号解码既是视频应用的重要部分,又是后级数字信号处理的基础。为了适应于便携式设备的发展,研究了一种以TI公司的视频解码芯片TVP5150为核心、MSP430F2013单片机为控制器件的低功耗视频解码模块。单片机控制TVP5150的I^2C总线以及与PC机的串口通信。文中主要阐述了系统硬件设计、PC机与单片机通信软件设计(包括PC机部分和单片机部分)、单片机I^2C总线控制软件设计以及模块输出信号的说明等。本模块的模拟视频信号解码为符合ITU-R BT656标准的数字YCbCr信号,具有良好的应用前景。 相似文献
12.
13.
视频接口电路是等离子体显示器(PDP)的重要组成电路之一,模拟视频信号的转换和处理能力会直接影响PDP的显示特性及功能,包括显示信号的精度,后续图像处理效果等。目前视频源信号大多数是模拟信号,而PDP是数字化显示器,需要对输入的模拟信号进行解码,因此如何选择一块合适的解码芯片非常重要。PHILIPS半导体公司生产的SAA7114H解码芯片集成了视频的捕捉、模数转换(ADC)、显示比例调整和分辨率调整等功能,该芯片解码精度高、功能强大,已被应用到我们的PDP视频解码电路系统中。 相似文献
14.
应用于图像融合的新型视频信号显示系统 总被引:3,自引:0,他引:3
介绍了采用专用视频D/A转换芯片和可编程逻辑器件(CPLD)构成的视频信号显示系统,系统以CPLD作为控制单元和外围接口,采用FIFO作为缓冲接口,能有效实现视频信号实时显示与读取的并行进行,具有整体电路简单、可靠性高、功能集成度高、编程方便的优点,作为输出模块,在多频谱图像融合系统中,该视频显示系统将融合后的多频谱或多波段图像以RGB三基色方式提供给显示器等显示设备,取得了良好的效果。 相似文献
15.
16.
针对多视频流解码和显示时CPU占用率过高等问题。设计了基于统一计算设备架构(CUDA)平台上的GPU多视频流并行化处理方案,定义了表示GPU显卡设备和解码器的数据结构,通过解码函数接口的调用可适用于多种视频播放器中去。实验结果表明,所设计的解码器大幅降低了多视频解码显示中CPU的占用率,同时与JM实现的软件解码方案相比,解码单路720 p的高清视频CPU占用率同比降低约30%,所以此硬件解码方案表现出更加高效的多视频流解码处理能力。提高了系统性能和资源复用率,并能保持较低的能量消耗。 相似文献
17.
USB总线具有高速传输、热插拔、即插即用等特点,在计算机领域已经得到越来越广泛的应用.介绍了一种采用USB接口的动态视频板的软硬件设计与实现。在硬件设计上他采用单片机和复杂可编程逻辑器件技术,并通过USB接口完成上位计算机控制下视频运动图像的生成。单片机读取上位机前景运动图像位置信息并对视频板图像存储器进行刷新,复杂可编程逻辑器件巡回扫描视频板图像存储器并通过D/A转换后生成视频信号。该系统上位机界面设计采用VB语言。 相似文献
18.
19.
Liu W. Vichienchom K. Clements M. DeMarco S.C. Hughes C. McGucken E. Humayun M.S. De Juan E. Weiland J.D. Greenberg R. 《Solid-State Circuits, IEEE Journal of》2000,35(10):1487-1497
In this retinal prosthesis project, a rehabilitative device is designed to replace the functionality of defective photoreceptors in patients suffering from retinitis pigmentosa (RP) and age-related macular degeneration (AMD). The device consists of an extraocular and an intraocular unit. The implantable component receives power and a data signal via a telemetric inductive link between the two units. The extraocular unit includes a video camera and video processing board, a telemetry protocol encoder chip, and an RF amplifier and primary coil. The intraocular unit consists of a secondary coil, a rectifier and regulator, a retinal chip with a telemetry protocol decoder, a stimulus signal generator, and an electrode array. This paper focuses on the design, fabrication, and testing of a microchip which serves as the telemetry protocol decoder and stimulus signal generator. It is fabricated by MOSIS with 1.2-mm CMOS technology and was demonstrated to provide the desired biphasic current stimulus pulses for an array of 100 retinal electrodes at video frame rates 相似文献