首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 78 毫秒
1.
0609587基于FFT-DWT提高MTD检测性能的仿真分析〔刊,中〕/简涛//数据采集与处理.—2005,20(4).—411-416(D)0609588多处理器C6201系统在雷达信号处理中的应用〔刊,中〕/田永辉//信息技术与信息化.—2005,(2).—27-29(D)首先介绍了DSP芯片TMS320C6201的特点及一个具有多处理器C6201的通用开发板PENTEK4290。然后从工程和系统的角度出发,设计一个基于该通用开发板的实时雷达信号处理系统,并对该系统中一些关键问题进行了详细的研究。参40609589雷达信号分选关键技术研究综述〔刊,中〕/李合生//系统工程与电子技术.—2005,27(12).—…  相似文献   

2.
U-BOOT的启动流程及移植   总被引:8,自引:0,他引:8  
嵌入式系统一般没有通用的bootloader,u-boot是功能强大的bootloader开发软件,但相对也比较复杂。文中对u-boot的启动流程作了介绍,详细给出了u-boot在S3C4480开发板上的移植方法和步骤。  相似文献   

3.
为了解决基于C*Core系列芯片嵌入式开发过程中,C*Core系统在某些情况下由于受操作系统、数据格式差异等因素影响,不能动态分配C*Core系列芯片内存的问题,采用数组与标志位相结合的方法,提出一种C*Core系列芯片在所有情况下都通用的动态内存分配方案。该方案利用C*Core C语言编写实现,程序在苏州国芯公司CS32XDV10开发板上运行后,成功实现了动态分配CCM3118芯片内存功能。  相似文献   

4.
基于C~*Core的动态内存分配方案与实现   总被引:1,自引:0,他引:1  
为了解决基于C*Core系列芯片嵌入式开发过程中,C*Core系统在某些情况下由于受操作系统、数据格式差异等因素影响,不能动态分配C*Core系列芯片内存的问题,采用数组与标志位相结合的方法,提出一种C*Core系列芯片在所有情况下都通用的动态内存分配方案。该方案利用C*Core C语言编写实现,程序在苏州国芯公司CS32XDV10开发板上运行后,成功实现了动态分配CCM3118芯片内存功能。  相似文献   

5.
为了使便携式心电监护仪具有友好的人机交互和方便的显示,移植了一个GUI界面系统。以DE2-70配套开发板为验证平台,TFTLCDIP核是在QuartusII9.0软件平台下,使用Verilog在FPGA上用硬件逻辑电路进行设计。该IP核是利用Quartus11开发和其集成的SOPCBuilder系统开发工具而设计的。μC/GUI则是在配套开发软件NiosIIIDE中进行移植实现。实验结果表明,μC/GUI界面系统成功运行在开发板上,可实现窗口管理、在指定位置显示文字和显示图片等功能。  相似文献   

6.
提出了一个基于SIP协议的嵌入式音视频传输系统,它的最大特点是实现了在PC机和ARM开发板之间的传输。该系统基于嵌入式硬件平台S3C2410,ARM端使用μCOS—Ⅱ操作系统,c++编程加以实现,经过测试达到较好的传输效果。  相似文献   

7.
Zedboard是基于Xilinx ZYNQ系列全可编程So C系统的FPGA开发板。它以ARM Cortex-A9处理器为核心,集成了一块可编程FPGA、存储器控制器和外设。配合Xilinx的开发软件,ZYNQ FPGA提供了一个方便、便捷的So C开发平台,使用者可以快速的建立一个初始的So C系统,并在此基础上进一步扩张相应的功能。这为高校So C实验课程提供了很好的平台。本文将基于Zedboard开发板,以培养学生对基本So C的组成结构、设计流程、设计方法的深入理解为目标,探索一种内容合适,易于理解的So C设计实验教学方法。  相似文献   

8.
为了使便携式心电监护仪具有友好的人机交互和方便的显示,移植了一个GUI界面系统.以DE2-70配套开发板为验证平台,TFT LCD IP核是在Quartus Ⅱ 9.0软件平台下,使用Verilog在FPGA上用硬件逻辑电路进行设计.该IP核是利用QuartusⅡ开发和其集成的SOPC Builder系统开发工具而设计的.μC/GUI则是在配套开发软件Nios Ⅱ IDE中进行移植实现.实验结果表明,μC/GUI界面系统成功运行在开发板上,可实现窗口管理、在指定位置显示文字和显示图片等功能.  相似文献   

9.
《电信科学》2007,23(1):106-107
近日,FPGA供应商赛灵思公司和AXIS网络科技公司宣布推出通用数字射频系统开发平台——CDRSX。CDRSX开发平台包括了赛灵思公司的WCDMA和WiMAX数字前端参考设计以及AXIS公司基于Virte的灵活的开发板.该平台为开发功耗更小、更快上市的无线数字射频卡提供了从概念到生产的快速途径。  相似文献   

10.
介绍了基于CoolRunnerCPLD设计MP3应用开发板的思路和快速实现方法,给出一个内嵌MP3主控模块的设计实例,完成了一个以MP3开发板为核心的开发系统,并对该实例的仿真和综合结果进行了验证.  相似文献   

11.
基于DSP的激光防撞雷达动态成像校正系统   总被引:2,自引:0,他引:2  
孙兵  王蔚然 《激光杂志》2004,25(3):43-45
介绍了激光防撞雷达动态成像校正的方法及TI公司高速DSP芯片TMS3 2 0C62 0 1的特性 ,并在该芯片EVM板的基础上设计了激光防撞雷达动态成像校正系统 ,实现了对探测目标图像的实时校正  相似文献   

12.
实时红外系统图像动态显示的研究   总被引:1,自引:1,他引:0  
为解决红外系统图像数据传输的瓶颈问题,提高动态显示的稳定性和连续性,提出了用DMA 重组传输数据,用多线程技术动态显示图像的新方法.在介绍了以PC机和TMS320C6201 DSP信号处理板构成的实时红外系统原理的基础上,阐述了DMA重组传输数据的实现过程以及多线程技术动态显示图像的原理及程序实现.实验结果表明,上述技术是可行的、有效的,能够显著提高系统的实时性,系统可达到理想的实时动态显示效果.  相似文献   

13.
简要介绍了软件无线电的原理和TMS320C6201的性能结构及功能特点,提出一种由多片DSP C6201构成软件无线电信号处理模块的设计方案,为软件无线电的实现和C6201的应用与研究提供一些参考经验和方法。  相似文献   

14.
ITU-T G.729.A是IP电话中普遍使用的低速率语音编码器。介绍了 A.72A.A在TMS320C6201 DSP上的实现方法,研究了提高 G.729.A的编码器的运行速度的优化方法。由于采用了这些优化方法,最后实现的语音编码器在一块TMS320C6201支持下能同时处理大约20路语音通道。  相似文献   

15.
肖李敏  王华斌  姚萌 《信息技术》2004,28(8):9-10,54
介绍了TMS320C6201在嵌入式波束形成器中的应用,讨论了嵌入式波束形成器的结构、算法、结合TMS320C6201的硬件条件优化数据搬移流程等问题,并最终给出波束形成器的EVM板仿真结果。  相似文献   

16.
王昕 《电子科技》2004,(10):61-64
TMS320C6201是TI公司推出的高性能定点DSP芯片.本文在分析其评估模块(EVM)结构特点的基础上,给出了C6201 EVM与数模模数转换器DAC7802及ADS5203之间的接口电路.  相似文献   

17.
为实现行驶车辆向指控中心无线传输图像功能。开发了一套基于TMS320C6201的H.264嵌入式图像压缩系统。重点阐述了在TMS320C6201上完成H.264实时视频编码过程中,对算法程序的开发及优化所做的工作。  相似文献   

18.
基于TMS320C6201的MPEG-4视频编码器的实现   总被引:2,自引:0,他引:2  
TMS320C6201是美国TI公司生产的一种高性能数字信号处理器。本文介绍如何利用一片TMS320C6201数字信号处理器实现MPEG-4视频编码,并讨论编码器的结构、算法、存储器分配以及程序的优化等同题。  相似文献   

19.
The Texas Instruments VelociTI architecture is a very long instruction word (VLIW) architecture. The TMS320C6x family of digital signal processors (DSPs) is the first to employ the VelociTI architecture, with the TMS3206201 (C6201) being the first device in this family. The C6201 is based on the fixed-point TMS320C62x (C62x) CPU. This article describes the VelociTI VLIW architecture and discusses the C62x, C67x, C6201, and the VelociTI development tools. An overview of the VelociTI including architectural principles, data path, instruction set, and pipeline operation is presented, and both the C62x fixed-point CPU and the C67x floating-point CPU are described. A summary of the C62x benchmark performance is also presented. The chip-level support outside the CPU that allows the C6201 to operate in a variety of high-performance DSP environments is also described. An overview of the C6x development environment is also given, demonstrating the breadth of the development environment and illustrating the programming methodology. The article concludes with a performance analysis of the C compiler  相似文献   

20.
基于TMS320C6x实现多载波QPSK信号全数字化整体解调   总被引:1,自引:0,他引:1  
本文提出并证明了一种群路 FDMA/QPSK(SCPS/QPSK)信号全数字化整体解调的新方法,该方法根据信道构成特点和信号调制方式,将直接分路法和常规多相FFT分离法相结合,构成了一种简化的等效多相FFT分路方法,接着将输出的数字信号直接送到数字式解调器,实现了多载波信号的全数字化整体解调,其特点是软件和硬件结构简单、系统计算量小,且易于DSP实时实现,现己用该算法进行了32路FDMA/QPSK信号整体解调的计算机仿真实验,结果表明该方法是可行的;目前己用最新数字信号处理器TM320C6201硬件板对此方法的关键技术进行了实时仿真。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号