共查询到18条相似文献,搜索用时 140 毫秒
1.
文章介绍了设计Multibus双口模块的方法。通过采用CPLD技术来实现模块内部逻辑,简化了模块的逻辑电路设计,提高了整个模块的稳定性和可靠性。达到了优化传统Multibus总线模块采用逻辑门电路和触发器来实现内部逻辑的目的。 相似文献
2.
给出双口RAM的结构.介绍双口RAM的忙逻辑,并主要介绍了在雷达终端的数据处理过程中两个CPU通过双口RAM进行数据的储存、交换和共享的设计原理和方法。 相似文献
3.
4.
文章给出了TMS320C6000 DSP通过EMIF接口与FPGA的片内接收模块进行数据通信的一个设计方案,DSP将处理完的数据通过EMIF接口传送到FPGA的片内接收模块双口RAM,双口RAM采用PING-PONG结构的设计。双口RAM完成对数据的接收。通过实验测试,该设计方案实现了数据的正确传输。 相似文献
5.
6.
7.
CPLD实现通用EPP接口电路的设计 总被引:1,自引:0,他引:1
介绍计算机并行口的几种工作模式和工作时序,给出了基于EPP模式的数据传输接口电路及设置读写测试程序。接口电路采用单片大规模可编程逻辑器件加以实现,可用于该模式下的高速数据传输,并可根据具体的应用系统灵活改变配置,具有较强的通用性。 相似文献
8.
基于IP核双口RAM的FPGA与DSP EMIF的接口设计 总被引:1,自引:0,他引:1
给出了TMS320C30DsP通过EMIF接口与FPGA的片内双口RAM模块进行数据通信的一个设计方案。FPGA将处理完的数据给到片内的双口RAM模块,由DSP通过EMIF读双口RAM的内容;反之亦然。以此完成对数据的发送和接收。通过实验测试,该设计方案实现了数据的正确传输。 相似文献
9.
10.
为了提高PCI总线与AVR单片机之间的数据传输速度,利用双lJ'RAM通过共享的方式实现PCI总线与AVR单片机之间的高速数据交换。利用有限状态机方法将PCI接口芯片局部端逻辑转换为双口RAM读写控制信号和地址数据信号,并通过仿真工具ModelsimSe对接口电路进行了验证,得出的仿真波形符合要求;利用乒乓操作方法实现PCI接口芯片和AVR单片机交替读/写数据存储区,有效提高了PCI总线与AVR单片机之间的数据传输速度。实践证明该设计方法是解决高低速设备的传输瓶颈问题的有效途径。 相似文献
11.
12.
13.
14.
文中主要讨论如何利用PCI专用接口芯片S5955去进行PCI高速数据传输,介绍了PCI总线以及S5955的内部结构和数据传输方式,并给出了用CPLD进行高速数据发送板卡逻辑控制的设计实例。 相似文献
15.
16.
17.
视频采集系统中控制单元的CPLD设计 总被引:1,自引:0,他引:1
目前的视频采集处理系统中,专用的视频解码器得到了广泛的应用。但是这种解码器不能和直接被通用的存储设备利用,所以对这种芯片的使用通常都要借助可编程逻辑器件CPLD或FPGA。详细介绍了一个基于视频解码器和CPLD的视频采集系统,该系统具有高效率和低功耗特点。着重介绍了CPLD的VHDL程序设计的优化技术原则,经过优化设计,本系统的CPLD宏资源消耗率最少。 相似文献