共查询到18条相似文献,搜索用时 62 毫秒
1.
为满足南极科考和南极天文观测对帧转移科学级CCD探测器的迫切需求,设计完成了基于STM32单片机的时钟驱动电路。首先介绍了CCD-57的帧转移时序特点,并在此基础上,实现了时序电路以及驱动电路的设计,以及设计了基于STM32单片机的用来生成时序的算法。最后介绍了实际测试的结果。测试表明在低速读出的情况,设计能很好的满足CCD的时序控制要求,利用介绍的控制方式,能灵活调整CCD的读出速度。相比同类应用下的基于FPGA的时钟驱动电路,本设计具有方便,低成本,低功耗,可靠的优势。 相似文献
2.
线阵CCD总剂量辐照效应离线测量系统设计 总被引:5,自引:0,他引:5
建立了线阵CCD器件总剂量辐照效应离线测量系统,并利用该系统对一种商用线阵CCD进行了辐照效应研究,给出了暗电流输出电压信号和饱和电压信号的变化曲线。结果表明,该测量系统能够满足线阵CCD辐照试验要求。 相似文献
3.
本文针对天文观测项目中导星的需求,使用全帧型的CCD探测器KAF-3200,完成了导星CCD相机的驱动模块设计。在介绍CCD芯片KAF-3200的基础上,通过使用FPGA和超低噪声的LDO实现了CCD芯片的时序电路和偏压电路,并通过示波器、ADC采样等方法对该设计进行了多次测试。测试表明该设计有着高速、低噪声、低功耗的优点,满足设计需求,并且为CCD的驱动设计提供了一种新的思路。 相似文献
4.
目前,智能仪器监控程序多数采用“状态变量法”,此方法主要应用于MSC-51、MSP430等系列单片机,往往采用多级表格设计思路.其结构复杂,且只适合“单进程”情况,系统进程遇故障恢复能力差.论文提出一种适用于CPLD芯片,采用“功能点”法的监控程序结构.基于CPLD的监控程序具有“多进程”并发执行和系统进程恢复等特点,... 相似文献
5.
在前后沿甄别原理的基础上,对脉冲形状甄别电路进行了数字化设计,用高频脉冲计数方法测量信号脉宽,在CPLD内对各路信号进行甄别,实现了多路处理的集成。在信号甄别的过程中,用窗函数代替传统的单边甄别阈,解决了甄别电路处理超大信号的难题,大大降低了系统的误触发和误甄别率。此设计方案在HXMT望远镜电子学系统中得到了成功应用。 相似文献
6.
主要介绍了多道电荷幅度转换器(QAC)的逻辑电路部分.包括积分控制电路和仲裁电路.用可程逻辑器件CPLD来构建这部分电路,和常规的逻辑器件相比其突出特点是:元件少、成本低、功耗低.并且在速度上完全可以替代ECL器件,适合于构建大型的逻辑电路. 相似文献
7.
8.
基于CPLD的高速单道脉冲幅度分析器的研制 总被引:1,自引:0,他引:1
设计了一种基于CPLD的高速单道脉冲幅度分析器,它采用VHDL硬件描述语言进行设计,包括数字甄别模块、控制模块、计数模块和外部通信模块。外部单片机可以通过串行方式对测量最小时基、测量时间等参数进行配置并读出测量结果。系统使用MAX II系列的EPM240T100C5作为硬件平台,试验表明CPLD在50 MHz工作频率下,双脉冲分辨时间最小可达到0.05μs。系统具有成本低,可靠性高,扩展性强等特点。 相似文献
9.
基于DSP的等效采样电路设计 总被引:4,自引:0,他引:4
介绍了一个利用DSP实现等效采样的电路,该电路的实际采样率为40MHz,采用等效采样技术之后,最高等效采样率可达到10GHz。详细介绍了此电路的设计原理及其优点。 相似文献
10.
基于复杂可编程逻辑器件(CPLD),采用格雷码计数器设计了多定标器的计数系统.格冒码计数器具有计效时只有-位计数位发生改变的特性,无论何时读取计数值都不会发生数据错误,这是二进制计数器无法做到的.软件仿真和硬件测试结果表明,采用格雷码计数器设计的多定标器实现了两个时间道之间没有死时间、无漏计数和无重复计数的设计要求. 相似文献
11.
详细分析了GCA-90A型SPECT机架驱动电路故障原因、检查和测量方法,以及对损坏的专用集成电路的改造。 相似文献
12.
CPLD在工业CT数据采集控制系统前放电路中的应用 总被引:1,自引:0,他引:1
结合工业CT的数据采集控制系统的前置放大器电路,分析了利用CPLD对电流积分型前放芯片DDCll2进行逻辑控制的方法。 相似文献
13.
基于USB接口和CPLD技术的CAMAC机箱控制器 总被引:2,自引:2,他引:0
介绍了基于USB接口技术和CPLD技术的智能型的CAMAC机箱控制器的设计,该控制器设计简单,开发周期短,运行高效可靠,支持短周期。 相似文献
14.
15.
为进一步提升核医学诊断中X射线成像原图图像的质量,设计了新型数字化成像装置。该数字化成像装置采用高分辨率电荷耦合元件(CCD)设计,在现有硬件的基础上,通过对光路的研究,从而达到显著地提高探测器成像的质量目的。 相似文献
16.
简要介绍一种新的输入信号时序鉴别方法与电路。该电路的主要功能是对输入信号的时序进行鉴别和分拣,它可以鉴别出一个输入信号串中包含的各个脉冲的序号,并且产生与各个序号相对应的输出信号。可以鉴别的输人信号的序号为Ⅳ=1,2,3,…,8。适用于多路时间幅度转换器(TAC)和多路时间数字转换器(TDC)系统,其输出信号可作TAC和TDC的停止信号。该电路输出信号的前沿tr≤3.2ns,传输延迟tpd≤20ns. 相似文献
17.
基于CPLD和ATMEGAL128的数字电源系统的设计 总被引:1,自引:0,他引:1
介绍了一种基于CPLD设计的电源控制模块,并且利用Atmegal128单片机和RTL8019S实现逻辑功能和远程控制功能。该电源系统主要用于重离子加速器注入器(SFC)中,具有很好的灵活性、可远程控制、性能稳定等特点。 相似文献
18.
介绍了一种基于CPLD+ARM的多道脉冲幅度分析器的设计方案。通过在CPLD内建立FIFO缓存队列,使数据采集和脉冲幅度分析速度协调,提高核脉冲的通过率;采用STM32F10X固件库开发多道分析器软件,可缩短软件开发周期;高集成度、低功耗器件的应用有助于降低多道分析器的功耗并有利于其小型化。CPLD+ARM的实现方案体现出一定的优势。 相似文献