首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 62 毫秒
1.
基于Xilinx MicroBlaze的嵌入式I/O系统设计与实现   总被引:1,自引:0,他引:1       下载免费PDF全文
阮芳  冯永新   《电子器件》2008,31(2):626-630
MicroBlaze是Xilinx公司推出的基于RISC架构的32 bit IP内核,用它可以进行基于FPGA的嵌入式系统设计.本文介绍了MicroBlaze的体系结构,分析了基于MicroBlaze的嵌入式系统的开发方法,并采用软硬件协同设计的思想提出了利用其进行嵌入式I/O系统设计的方案,给出了详细的软、硬件设计实现办法,并讨论了其中的关键技术问题.  相似文献   

2.
杨明  王永刚  张陆毅 《信息技术》2012,(10):80-84,91
作为一种尚未被广泛使用的工业通信标准,PROFINET技术在研发、应用和维护等方面,都有很大的技术难度,且需要投入较高的成本。但是,它最大的优势也显而易见,便是能够从现场的I/O级到监控级实现一网到底。文中基于Anybus-s PN IO模块,设计了一种PROFI-NET从站接口,将远程I/O(包括16路DI,16路DO,4路AI和2路AO)接入PROFINET网络,为实现开关量、模拟量与PROFINET工业以太网进行数据通信奠定技术基础。同时,通过研究PROFINET网络协议和最终产品的功能,也为PROFINET更为深入的开发提供参考。  相似文献   

3.
15款新模块包含了一个三通道300V模拟输入,16通道模拟输出模块;四通道24位电桥/应变模块以及四通道24位通用模块等。利用新款嵌入式C系列模块,工程师可以方便地在NI Single-Board RIO设备的三个I/O拓展接口上直接插入任何新模块,在应用中添加高性能测量I/O,增加如高压电源监控、高分辨率模拟输入、应变测量和通信等新功能。  相似文献   

4.
随着通信与联网技术的飞速发展,每个组件对系统中其他组件的依赖程度日益明显。当每个组件的新性能稳定之后,其他系统组件必须同步前进,否则,组件性能的提高对于系统设计者而言就失去了意义。例如,当前I/O总线体系结构的滞后性能实际上正限制着目前微处理器性能的发挥。 HyperTransport I/O技术是一种可扩展的体系结构,可大大增加现有总线体系结构上的带宽,并可通过替代传统总线和网桥来简化现有箱内连接。HyperTransport技术具有方便易用、扩展自如、速度迅速,以及经济高效等特  相似文献   

5.
《电子测试》2009,(5):95-95
美国国家仪器有限公司(National Instruments,简称NI)近日推出新款I/O模块套件,大大拓展了NI Single—Board RIO嵌入式控制与数据采集设备的测量通信功能。  相似文献   

6.
微处理器的性能每18个月便提高一倍,而I/O总线体系结构的性能每3年才可提高一倍。这样,I/O瓶颈就妨碍了处理器与内存子系统领域的革新,进而限制了整体系统性能。  相似文献   

7.
本文结合自主研发的CompactPCI总线数字隔离I/O模块,介绍了模块的硬件和驱动解决方案,重点说明了模块与CompactPCI总线的接口部分设计、模块电气隔离的设计、模块WinDriver驱动程序的开发.  相似文献   

8.
虽然现在的磁盘容量越来越大,但是在读/写速度上还是跟不上CPU的速度.因此,许多软件应用的性能都由于硬盘的输入/输出(I/O)速度跟不上内存的速度而受到限制.通常CPU的活动必须暂停等到I/O完成为止.Oracle应用可以设计成性能不被I/O所限制的应用.如果数据库文件在它能力内运行的话,调整I/O可以增强系统运行性能.本文将从以下几个方面阐述I/O的设计  相似文献   

9.
《今日电子》2006,(3):100-100
LatriceSC系列FPGA集成了支持3.4Gb/s数据率的高信道数的SERDES模块、提供2Gb/s速度的PURESPEED并行I/O.PLL和DLL时钟、以500MHz频率工作的FPGA逻辑、密集的RAM块以及针对成本优化的嵌入式结构化ASIC模块的掩膜式阵列。  相似文献   

10.
11.
12.
基于ARM的CAN网络打印服务器设计   总被引:1,自引:0,他引:1  
CAN总线是一种应用广泛的现场总线。针对向智能电子设备提供打印服务,节省系统成本,提出一种基于CAN总线的网络打印服务器设计方案。简述了该设计方案的系统结构,给出了基于ARM7LPC2129的网络打印服务器软硬件设计。  相似文献   

13.
周磊  毛志刚 《信息技术》2008,32(5):134-136
介绍了基于JTAG协议的高性能DSP处理器内嵌调试器的设计.对调试系统的总体架构、JTAG接口到功能模块的实现进行了详尽的阐述.该调试器可应用于高性能DSP处理器TUP的调试工作中,具有良好的参考价值.  相似文献   

14.
I2C I/O电路设计   总被引:1,自引:0,他引:1  
马俊  高谷刚 《电子器件》2005,28(1):128-131
符合标准的电气参数实现是设计的主要问题,详细阐述了一些关键参数的实现方式,如输人高低电平、输出下降时间。为适应多电压的工作环境,电路采用了一些特殊结构如采用电平转换单元和内部低电压电路互联、采用电压保护结构使电路同时支持3.3V和5V总线电压。该电电路采用常见的双电压(1.8V/3.3V)0.18pm工艺实现。仿真结果表明完全符合飞利浦公司的快速型12C总线(FAST-MODE)的电气标准。  相似文献   

15.
孙德田 《现代电子技术》2010,33(11):200-202
随着人们生活水平的日益提高,工业控制的对象数量也与日俱增,对I/O模块的开发需进一步加强。为了满足工业控制方面的I/O数量多,操作方便,使用灵活,可靠性高等方面的较高要求,实现了一种基于STD总线,以工业控制计算机为主控制器,应用Xilinx公司的CPLD开发平台,面向工业控制的多路数字I/O设计。工业控制计算机通过多路数字I/O板,实现了多达128位I/O被控对象的读、写控制,并且速度快、性能稳,能够充分满足工业控制的要求。  相似文献   

16.
由于传统的NI—DIO驱动板卡能够驱动的I/O口数量比较有限,一般只应用在测试通道数比较少的实验场合。而在一般的大型环境试验中,要求能对多个产品同时测量。如果使用传统的DIO板卡测试,就会出现测量通道数量不够的情况。针对此类问题,提出了运用单片机与I/O扩展芯片PCA9554/A采用I2C通信进行I/0扩展,上位机采用LabVIEW编程,界面友好、操作方便,在环境实验中起到了良好效果。  相似文献   

17.
芯片I/O缓冲及ESD电路设计   总被引:3,自引:0,他引:3  
湛伟 《电子质量》2006,(11):32-35
文章详细介绍了基于CMOS的芯片I/O缓冲电路分类,功能,电路及版图设计的一些考虑以及芯片引脚的静电保护问题.  相似文献   

18.
提出一种可有效整合和使用分布式I/O资源的新方案.该方案实现于操作系统和系统硬件之间,主要采用最新的硬件虚拟化技术,将分布于多主机的I/O资源进行虚拟化和整合,为上层客户操作系统构建一个全局虚拟I/O空间,实现客户操作系统对分布式I/O资源的全局管理和使用.该方案实现于系统软件层,性能较高、实现成本低,并且客户操作系统无需做任何修改.  相似文献   

19.
PC/104标准嵌入式扩展通信板设计   总被引:1,自引:0,他引:1  
徐惠钢  薄煜明 《半导体技术》2003,28(8):27-29,48
PC/104标准计算机正被越来越多地使用于各种嵌入式控制系统中,而其串行口往往既要用来连接必要的外围设备又要通过它实现各部分之间的通信。PC/104所提供的两个标准RS—232串行口一般不能满足控制系统的需求,因此需要开发扩展通信板。本文介绍了利用TLl6C554和PLD电路设计四串口通信板的方法,电路板结构紧凑,兼容性好,能实现RS—232和RS—485通信,RS—485通信还具有自动识别信号极性的功能。  相似文献   

20.
集成电路中接口电路的可靠性设计   总被引:1,自引:1,他引:0  
在集成电路设计中,可将承担静电放电保护、电平转换、电路驱动等功能的电路组合成接口电路,通过对接口电路的可靠性设计来提高集成电路的可靠性。从电路设计、版图设计、封装设计等设计阶段的特点出发,阐述了各阶段可靠性设计的内容,并总结了一些设计要点和设计准则,提出了可采用接口电路、封装、PCB三者协同设计的方法,以提高接口电路的可靠性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号