首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到17条相似文献,搜索用时 187 毫秒
1.
研究了使用开关电源为射频系统供电时,射频系统对于电源纹波的容忍度。从电源纹波泄漏到基带信号、电源纹波与射频信号混频两方面研究了电源纹波对系统的影响,并根据协议规范,确定出电源纹波值。在IEEE 802.11g协议下,通过仿真得出电源纹波应控制在15 mV以下。  相似文献   

2.
针对DC-DC开关电源在为射频接收机供电时,引入过大的电源纹波噪声干扰问题,提出用LMS算法从基带消除纹波噪声干扰的解决方案。从纹波噪声建模出发,根据ZigBee标准利用Simulink仿真工具,搭建了带电源纹波噪声干扰的射频接收机仿真模型,并利用两级LMS算法调整的自适应滤波器,从基带消除纹波噪声干扰。仿真结果显示,在100 mV以下的纹波电压情况下,带LMS算法噪声消除的射频接收机系统仍能正常工作;超过100 mV后,算法能减小纹波噪声对射频接收机的干扰。  相似文献   

3.
对GPS射频前端进行了研究与设计,实现了GPS信号射频到数字中频的转化过程。应用GP2010芯片设计出了符合要求的GPS射频前端,包括前端滤波器、低噪声放大器,以及中频滤波器。介绍测试系统的搭建,对实际制作的电路板进行调试,并得出测试结果,为后期基于FPGA实现GPS基带数字信号处理提供GPS数字中频信号,为自主设计GPS接收机奠定了基础。  相似文献   

4.
陈刚  田翠翠  舒海翔  陈剑 《微电子学》2015,45(4):516-520
通过对UHF频段EPC Global Class1 Generate2协议进行分析,详细论述了符合协议要求的被动式无源射频身份识别(RFID)标签的数字电路系统方案,并提出了一种新颖的、针对RFID标签的数字基带低功耗电路。在0.18 μm CMOS工艺环境下,使用Synopsys工具对电路进行前端综合和后端物理实现,同时对电路的功耗进行了简要的分析。仿真及测试结果表明,该标签数字基带电路功能符合协议要求。  相似文献   

5.
设计了一款符合EPC C1 G2/ISO 18000-6C协议的超高频射频识别标签数字基带处理器。采用新型数字基带结构,并运用门控时钟、异步计数器和多种低频时钟协同工作等多种低功耗设计方法,降低了标签芯片的功耗和面积。在TSMC 0.18 μm标准CMOS工艺下流片,数字基带处理器版图面积为0.14 mm2,数字部分平均功耗为14 μW。  相似文献   

6.
超高频射频识别(UHF RFID)电子标签的低功耗设计是当前的研究热点与难点。数字基带部分的功耗占芯片总功耗的40%以上,而时钟模块的功耗约为基带部分的50%。针对此问题,设计了一种兼容EPCTM C1 G2/ISO 18000-6C协议的新型UHF RFID标签数字基带处理器。围绕时钟信号设计了新型数字基带架构,引入局部低功耗异步电路结构,并采用模块时钟的门控动态管理技术,尽可能降低功耗。该数字基带电路在FPGA上完成了功能实测,采用SMIC 0.18 μm CMOS完成了芯片级的逻辑综合及物理实现。结果表明,版图面积为0.12 mm2,平均功耗为 8.8 μW。  相似文献   

7.
介绍了DVB-T接收系统前端下变频的基本原理,设计了DVB-TRF信号到基带信号的下变频电路。电路基本原理为,调谐器将RF信号混频到中频,A/D转换器带通采样,将中频信号搬移到基带部分,得到数字基带信号。电路的控制部分由MCU和D/A转换器组成。本电路实现了对DVB-TRF信号的转换,得到了DVB-T数字基带信号。  相似文献   

8.
数字匹配滤波器的EDA设计与实现   总被引:1,自引:0,他引:1       下载免费PDF全文
张建斌  黄娴   《电子器件》2006,29(4):1259-1262
在无线电台通带内传输直扩信号时解扩是关键技术之一。提出了一种利用数字匹配滤波器进行基带解扩的方案,论述了数字匹配滤波器解扩的基本工作原理和实现方法,给出了基于EDA软件MAX+plusⅡ设计的数字匹配滤波器芯核顶层电路,其中伪随机码为32位平衡GOLD码。对码片速率为9600chip/s的基带扩频信号解扩的仿真结果表明,该方案正确可行,并最终实现了用于基带解扩的数字匹配滤波器ASIC。  相似文献   

9.
乔丽萍  杨振宇  靳钊 《半导体技术》2017,42(4):259-263,299
提出了一种符合ISO/IEC 18000-6C协议中关于时序规定的射频识别(RFID)无源标签芯片低功耗数字基带处理器的设计.基于采用模拟前端反向散射链路频率(BLF)时钟的方案,将BLF的二倍频设置为基带中的全局时钟,构建BLF和基带数据处理速率之间的联系;同时在设计中采用门控时钟和行波计数器代替传统计数器等低功耗策略.芯片经TSMC 0.18 μmCMOS混合信号工艺流片,实测结果表明,采用该设计的标签最远识别距离为7 m,数字基带动态功耗明显降低,且更加符合RFID协议的要求.  相似文献   

10.
根据基带成型滤波器的工作原理,文中设计出了一种基带成型滤波器的数字实现方案。该方案首先运用MATALB仿真工具得到信号基带成型后的仿真数据,并将仿真数据存储在FPGA中,然后通过查表操作实现了数字基带成型滤波器的功能。文中还给出了通过MODELSIM得到的信号基带成型后的仿真结果,仿真结果表明,由该方案所设计的基带成型滤波器可以很好地完成通信系统中信号的成型特性。  相似文献   

11.
数字控制是开关电源的发展趋势,考虑数字控制开关电源系统仿真成为目前理论分析必须解决的问题。文中以工程实际电镀电源系统的研制为例,在Matlab与Simulink工具中提出了数字PI控制器的实现方法,利用S-Function实现了脉冲移相信号输出,完成了对移相全桥控制电镀电源系统的仿真。结果表明,它与实际结果十分吻合,可以很好地用于指导数字控制式电镀电源的研制。从而对一般数字控制式开关电源的分析具有借鉴意义。  相似文献   

12.
开关电源纹波抑制研究   总被引:3,自引:1,他引:2  
提出开关电源纹波的定义,分析开关电源纹波产生的原因,并提出几种抑制纹波的方法。最后针对一款特殊开关电源,论述了开关电源的输出稳定性问题。该电源输出电流为10A,输出电压为12V,主要用于驱动半导体激光器。为减小输出电流纹波,提高激光功率稳定性,研究分析了几种抑制纹波的方法,包括滤波法,多路叠加法等。该电源的设计采用主、副电源的思路,从主电源采集纹波信号反馈给副电源的控制端,从而使主副电源输出叠加后保持较小的输出纹波。通过实验验证该方法可以使纹波系数保持在1%,使得性能有所提高。  相似文献   

13.
本文设计了一种以UC2844电流型PWM控制器控制,多路输出的单端反激式开关电源。根据UC2844的电流控制模式给出以单端反激式拓扑结构和峰值电流PWM技术为基础的设计方法,通过测试得到的信号波形说明了本方法设计出的开关电源可以减小纹波和提高电源效率,保证电压的稳定输出。  相似文献   

14.
张贺  卜刚  罗秋娴 《电子科技》2014,27(5):72-75
研究了开关电源开关频率对CDMA接收机的影响,拟提高开关电源的应用领域。分析了开关电源的噪声及常用抑制噪声的方法。通过Simulink建立CDMA通信系统模型,以单频正弦为噪声干扰CDMA接收机,并利用自适应陷波器和LMS算法在接收机基带处进行处理。处理前后误码率、EVM值均有不同程度的下降。该方法为开关电源在射频领域的应用提供了基础,且具有良好的应用前景。  相似文献   

15.
许卫革  蒋和全 《微电子学》2017,47(3):330-335
设计了一种基于数字信号处理(DSP)的全数字控制两级级联大功率开关电源。在电路结构方面,采用了降压型和全桥式的变换器结构,其中,降压电路的占空比可随输出电压而调节,全桥电路能实现输入级与输出级的全隔离。在电路控制方面,采用数字比例-积分-微分(PID)控制技术,提升了系统的闭环控制速度和精度。该功率开关电源基于DSP的控制方法,构建了电源的控制系统。仿真及测试结果表明,基于DSP设计的开关电源具有稳定的性能和较高的效率,转换效率可达92%。  相似文献   

16.
基于UC1842的高可靠低纹波多路输出开关电源的设计   总被引:1,自引:0,他引:1  
依据UC1842的优势,研制了一款高可靠低纹波多路输出开关电源。它将开关电源与三端稳压器件结合,输出具有低纹波的特点,而且可通过极少的元件实现多路隔离输出,因此在军用、医用及通信领域广泛适用。通过实际生产验证,此电源具有可靠性高、纹波低及适用性强的特点。  相似文献   

17.
唐宁  孙伊帆  赵荣建 《微电子学》2012,42(4):523-526
比较器是Bang-Bang控制模式开关电源的核心模块。由于Bang-Bang控制模式开关电源的开关频率很高,因此对比较器的速度要求很高。通过对输入信号进行预放大,采用轨对轨的结构,实现了对比较器时延的优化。基于0.18μm工艺,利用Cadence软件,对比较器电路进行仿真验证及版图设计,上升和下降时延都小于2ns,性能较好。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号