首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
TI公司的TLV320AlC3254立体声音频编解码器(Codec)具有两个完全可编程的迷你DSP内核,支持录音设备在录音过程中的特殊应用算法以及/或者录音重播路径.迷你DSP内核是全软件控制的.诸如主动噪音消除、声音回波消除以及先进的DSP滤波等目标算法在设备启动后被载入.  相似文献   

2.
田宇  翟建勇  王刚 《现代导航》2015,6(2):91-94
介绍了一种基于DSP/BIOS内核的多系统接收机主控系统设计与实现方法,利用DSP/BIOS内核基于任务优先级的多线程机制,实现对多系统接收机测量数据的实时处理,包括主控系统的任务调度、定位解算算法以及与设备的通信等。所设计的多系统接收机主控系统,已成功地应用到我国自主卫星导航定位系统多系统接收机中。  相似文献   

3.
ADPCM语音编解码电路设计及FPGA实现   总被引:1,自引:0,他引:1  
近年来,多媒体技术逐渐深入到人们的生活中。MP3播放器已经成为流行的便携式音频播放设备,由于MP3编码算法非常复杂,目前,一部分MP3播放器的录音功能主要基于ADPCM算法和DSP来实现。本文阐述了ADPCM语音编解码VLSI芯片的设计方法以及利用FPGA的硬件实现。  相似文献   

4.
基于CostarⅡ的异构多核DSP设计与实现   总被引:1,自引:1,他引:0  
基于CostarⅡ DSP内核设计并实现了一种高性能的嵌入式异构多核DSP.该设计集成了四个DSP内核和一个RISC处理器内核;每个内核均拥有自己的私有存储器;所有内核共享具有多体并行存储结构的数据存储器;四个DSP内核使用可配置的共享程序存储器;各内核之间拥有邮箱、信号量及中断等多种同步与通信机制.为了验证该设计,在该系统上测试了JPEG解码算法,并通过了FPGA验证.测试结果表明,该设计具有编程模式简洁,易于提高任务执行的并行度的优点.  相似文献   

5.
集成电路     
3G无线终端新内核 Analog Devices日前在世界GSM大会上宣布,它计划将其最新的DSP内核嵌入到SoftFone系列基带处理器中,为3G应用设备如无线终端增添新的动力。新的DSP内核是由ADI公司同Intel公司联合开发的可编程结构芯片,代号为Frio。嵌入新DSP内核的SoftFone 3G基带处理器具有高达600M MAC每秒的处理速度,能够根  相似文献   

6.
《今日电子》2012,(5):63-63
TMS320C665x DSP基于KeyStone多内核架构,整合了定点与浮点功能,可通过更小外形实现低功耗下的实时高性能。这三款TMS320C6654、TMS320C6655以及TMS320C6657多内核DSP,叮以更高效地满足市场上各种高性能与便携式应用的重要需求,如任务关键型、工业自动化、测试设备、嵌入式视觉、影像、视频监控、医疗、音频以及视频基础设施等。  相似文献   

7.
为了满足通信和便携计算设备迅速扩大的市场需求,ADI公司和英特尔公司联合开发了微信号处理器架构(MSA).在单一内核上加入数字信号处理(DSP)和微控制功能。英特尔ADI内核与传统的DSP设计相比.在性能、可编程性和功耗方面有较大进步。ADI和英特尔都将采用微信号处理器架构内核,各自开发基于该内核的产品。  相似文献   

8.
张宇帆  陈颖  方科  费霞 《电讯技术》2023,(4):536-543
以多核数字信号处理器(Digital Signal Processor, DSP)作为计算节点的多核DSP集群系统成为一大发展趋势。当前阶段,由于多核DSP内核硬件资源利用不充分与访存带宽限制,峰值性能与实际性能间存在鸿沟。基于C66x内核丰富的指令集架构以及运算指令编排原则,结合编译器提供的汇编信息,设计并优化了QR分解算法,在充分挖掘DSP单核性能极致的同时减少了矩阵分解的计算时间。根据掌握的优化技术,设计并实现基于多核DSP集群系统的大规模并行QR分解模型,并在分布式计算框架上完成了分解任务。分析结果表明,优化后的QR分解计算效率以及C66x单核硬件资源使用率均提升了二十余倍,随着待分解矩阵规模的成倍增加,多核DSP集群相比于单核的计算性能提升也愈加明显。  相似文献   

9.
安捷伦科技公司将使用3DSP公司的DSP内核开发无线手机、PDA及其它领先的通信与移动设备所需的下一代单片系统芯片(SoC)。根据授权协议,安捷伦科技可以将3DSP的SP-3、SP-5和SP-5flex内核及DSP-Shutle  相似文献   

10.
TI公司的TMS320C6655/57是定点/浮点数字信号处理器(DSP),基于KeyStone多核架构,内核速度高达1.25GHz,集成了各种包括C66x内核、存储器子系统、外设和加速器在内的各种子系统,适用于高性能低功耗可编程应用,如任务关键型、测试与自动化、医疗影像以及基础设施设备等。TI公司的TMS320C6655/57 DSP最高可以提供2.5GHz的累积DSP,使得该平台具有高能效,并易于使用。此外,它与所有现有的C6000系列、定点和浮点DSP完全向后兼容。  相似文献   

11.
《电子与电脑》2011,(12):106-106
数字信号处理器(DSP)内核授权厂商CEVA公司宣布.东芝公司(Toshiba)获CEVA—TeakLite—ⅢDSP内核授权许可,助力其即将推出的移动音频芯片和汽车音频DSP产品系列。CEVA-TeakLite-ⅢDSP内核具有用于此类复杂音频应用的最佳性能,为东芝提供最先进和成熟的32位音频DSP能力。这一内核在TheLinleyGroup的DSP内核报告中获评选为“最优音频处理器”。  相似文献   

12.
本文提出了一种录音设备的建模和识别算法。在特征选择方面,考虑到音频段中的静音包含了与正常语音一样的设备信息,并且不受说话人、文本、情感等因素的影响,因此从静音段中提取出表征录音设备“机器指纹”的特征,并用谱减法去除其中的背景噪声。在识别模型方面,利用设备通用背景模型构建反对设备模型;在设备通用背景模型的基础上,利用少量的特定设备数据,通过MAP自适应算法获得相应录音设备的模型。最后通过归一化似然度得分对输入的特定录音设备的语音样本进行分类判决。实验结果表明,对于9种不同录音设备的平均正确识别率为87.42%,并考察了不同因素对本文算法的影响,验证了本文算法的有效性和可靠性。   相似文献   

13.
MIPS科技宣布推出高性能、低功耗、集成了DSP功能的32位可合成处理器内核。通过融合RISC/DSP功能,24KE内核系列为对成本和功率敏感的消费电子市场提供了理想解决方案,因为这些市场中的许多设备同时需要控制和信号处理能力。传统的许多SoC使用RISC CPU提供控制功能,而使用一个DSP  相似文献   

14.
《今日电子》2010,(12):63-63
最新数字信号处理器TMS320C66x与4款全新可扩展型C66x器件,从而可提供高性能的多内核DSP。通过TI多内核软件开发套件(MC—SDK)、综合多内核工具套件以及广泛的软硬件合作伙伴社群,客户可全面利用TI多内核硅芯片架构的强大功能,其可帮助他们为高级基础设施应用开发创新型产品。此外,最新C66x多内核DSP还与TI现有的TMS320C6000DSP软件兼容,  相似文献   

15.
《电子与电脑》2010,(10):103-103
Tensilica日前宣布,富士通公司成为其战略投资者。Tensilica为业界领先半导体IP(知识产权)供应商且专注于数据处理器(DPU)内核研发,该内核融合CPU(中央微处理器)和DSP(数字信号处理)功能,可实现快速定制并提供超乎普通CPU和DSP数十倍的性能。Tensilica的DPU广泛应用于移动无线设备、家庭娱乐系统和其他设备的信号处理片上系统(SoC)设计。  相似文献   

16.
Vishay推出新型高性能三输出降压控制器IC—SIP12203,该器件可在机项盒、基站、墙壁适配器、消费类电子设备及网络中间总线直流输入电源中实现高效的电源转换。在DSP、ASIC及FPGA电源以及双电源微处理器及DSP内核等众多应用中,SIP12203为两个开关降压电源轨及一个线性电源输出提供所需要的控制电路及保护功能。  相似文献   

17.
CPU/SoC/MCUHiFi Mini DSP IP核:DSP IP核Tensilica推出较小面积,较低功耗的HiFi Mini DSP内核,该款DSP IP核支持"随时倾听"的语音触发和语音指令功能。这款小面积低功耗的HiFi Mini DSP IP核专为智能手机、平板电脑、家用电器以及车载系统而优化,由此实现终端产品的免提体验。Tensilica优化了其HiFi Mini DSP内核,主要通过两种方式来实现语音触发和语音识别的微型化和低功耗处理。  相似文献   

18.
德州仪器(TI)日前推出超过15款C2000 Piccolo MCU可为可再生能源、PLC与电机控制提供浮点内核、最新复杂数学单元以及控制导向型外设选项。德州仪器C2000 MCU业务拓展经理陈思儒介绍说,C2000具有最高的DSP算法性  相似文献   

19.
基于DSP的实时多任务调度内核设计   总被引:4,自引:4,他引:0  
易克非  胡庆锋 《通信技术》2011,44(6):135-137
随着处理器(DSP,Digital Signal Processor)芯片在支持多任务系统中的广泛应用,传统DSP软件架构已不能满足要求。文中介绍了一个用于DSP芯片的实时多任务调度内核的实现方法。该内核是一种支持多任务、MMU和消息机制的调度内核,内核架构简洁,代码量小,占用内存少,执行效率高,完全由C语言开发,可方便地在TI公司的各种DSP上移植,可以大大加快软件开发速度,提高软件的灵活性,使DSP软件开发工作变得简单、快速。  相似文献   

20.
CS9268X系列是单芯片实时MPEG-2音视频编码器,包括可编程ARC内核、可编程DSP内核以及作为处理管道的专用处理单元。ARC内核支持包括VCD、SVCD和DVD在内的多种系统应用所需的可编程VBI数据提取和系统多路复用。对视频编码和DV解码而言,设备与ISO/IEC 13818 MainProfile的Main级别(MPEG-2 MP@ML)、ISO/IEC 11172(MPEG-1) 格式和IEC 61843完全兼容。而对音频编码而言,音频DSP支持双通道杜比数字消费类编码(DDCE)和包括MP3在内的MPEG音频编码和解码。这些处理器支持多种主机接口,包括8位、16位(Intel或Motorola)…  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号