首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 125 毫秒
1.
电子产品更轻、更薄的发展趋势,使印制电路板在高密度互连技术上面临挑战。微孔堆叠技术是一种用来实现高密度互连的方法。如今,电镀填孔工艺已得到广泛的应用,主要是通过对流使填孔光剂产生吸附、消耗和扩散,从而填充盲孔。本文着重从底喷的对流的方式来介绍其对盲孔填孔的影响。  相似文献   

2.
为了提高高密度互连印制电路板的导电导热性和可靠性,实现通孔与盲孔同时填孔电镀的目的,以某公司已有的电镀填盲孔工艺为参考,适当调整填盲孔电镀液各组分浓度,对通孔进行填孔电镀。运用正交试验法研究加速剂、抑制剂、整平剂、H2SO4浓度对通孔填充效果的影响,得到电镀填通孔的最优参数组合,并对其可靠性进行测试。将得到的最优电镀配方用于多层板通孔与盲孔共同填孔电镀。结果表明:电镀液各成分对通孔填充效果的影响次序是:抑制剂>整平剂>加速剂>H2SO4;最优配方是:加速剂浓度为0.5 ml/L,抑制剂浓度为17 ml/L,整平剂浓度为20ml/L,H2SO4浓度为30 g/L。在最优配方下,通孔填孔效果显著提高,其可靠性测试均符合IPC品质要求。该电镀配方可以实现多层板通孔与盲孔共同填孔电镀,对PCB领域具有实际应用价值。  相似文献   

3.
概述了填孔用导电性Cu胶和贯通导通孔填充工艺,可以制造具有高可靠性和高散热性的高密度PWB。  相似文献   

4.
LTCC互连基板金属化孔工艺研究   总被引:1,自引:0,他引:1  
LTCC基板互连金属化孔工艺技术是低温共烧陶瓷工艺过程中的关键技术,它直接影响陶瓷基板的成品率和可靠性。文章从影响互连金属化孔的因素出发,介绍了金属化通孔填充工艺及控制技术、金属化通孔材料热应力的影响、金属化通孔材料收缩率的控制等三方面技术,并给出了如下的解决方案。采用合适的通孔填充工艺技术和工艺参数;合理设计控制通孔浆料的收缩率和热膨胀系数,使通孔填充浆料与生瓷带的收缩尽量一致,以便降低材料的热应力;金属化通孔烧结收缩率的控制可以通过导体层的厚度、烧结曲线与基板烧结收缩率的关系、叠片热压的温度和压力等方面来实现。  相似文献   

5.
吴攀  陈长生 《电子工艺技术》2013,(6):349-351,376
由于印制电路板对高密度、高精度、高可靠性及低成本的强烈需求,常规的导通孔敷形镀技术已经不能满足高密度布线的要求,所以提出了微导通孔填铜电镀和微盲孔填铜电镀技术。通过在添加剂方面对影响微导通孔填铜电镀的因素进行分析,运用正交试验的研究方法,得到了添加剂的最优组合和配比,从而实现微导通孔的较好填充。  相似文献   

6.
微孔电镀填孔技术在IC载板中的应用   总被引:2,自引:2,他引:0  
电子产品朝更轻、更薄、更快方向发展的趋势,使印制板在高密度互连技术上面临挑战。微堆叠孔技术是一种用来产生高密度互连的方法。通常树脂、导电胶和电镀铜都可以用来进行填孔,比较其它的方法,电镀填孔技术工艺流程短、可靠性高,该文讨论不同电镀设备、操作条件和添加剂条件对填孔效果的影响。  相似文献   

7.
采用周期反向脉冲电流的填孔电镀最佳条件高密度多层印制板的层间互连小孔都采取电镀铜填孔,而在孔内镀铜填充时板面导体也会加厚,这就影响  相似文献   

8.
硅通孔(Through silicon via)的互连技术是3D IC集成中的一种重要工艺。报道了一种高深宽比的垂直互连穿透硅通孔工艺,其通孔的深宽比达到50以上;研究了利用钨填充硅通孔的一些关键工艺,包括阻挡层淀积工艺和钨填充工艺,分析了不同填充工艺所造成的应力的变化。最后获得了一种深宽比达到58∶1的深硅通孔无缝填充。  相似文献   

9.
微电子技术和封装工艺的发展使超大规模集成电路(VLSI)的密度越来越高,而高密度低温共烧陶瓷(LTCC)基板的制作依赖于基板内部导体的精细互连技术.为了满足LTCC多层基板高密度互连的工艺要求,必须使基板微通孔的直径及导线线宽缩小到100 μm以内.基于此,首先介绍了LTCC生瓷带层的微通孔形成与填充工艺,以及所形成的微通孔的特点;利用厚膜丝网印刷技术形成精细导线,分析了影响印刷质量的工艺参数;最后简要介绍了薄膜光刻等新技术.通过应用上述几种先进的精细互连工艺技术,极大地提高了LTCC多层基板的互连密度.  相似文献   

10.
目前伴随现代电子产品向"轻、薄、小、多功能化"发展,电子器件的高集成化,互连技术从通孔插件(THT)向表面安装(SMT)和芯片安装(CMT)技术发展,加速了高密度(HDI)印制电路技术开发.高密度印制电路加工技术,成为当今印制电路行业的一个热门话题.目前PCB通孔结构有如下两种:VOI(Via On IVH)结构在层间通孔(IVH)上布设通孔(Via),即在IVH的引出线上布设VIA,呈螺旋形通孔(Sprial Via)结构,或直接在IVA上布设通孔.VOV(Viaon Via)结构直接在VIA上布设Via,呈现叠加形状.现通过研究开发新型PCB叠通孔互连方式HIH(Hole In Hole)结构,将更有利于高密度布线设计.论文涉及一种新的印制电路板叠孔布线设计方法,更确切说是印制板埋孔中增加过孔的设计及制造方法.  相似文献   

11.
Three-dimensional (3D) integration, which employs through-silicon-vias (TSVs) to electrically interconnect multiple-stacked chips, is a promising technology for significant reduction in interconnect delay and for hetero-integration of different technologies. To fabricate void-free TSVs, this paper presents a copper electroplating technique with the assistance of ultrasonic agitation to fill blind-vias, and discusses the influence of ultrasonic agitation on copper electroplating. Blind-vias with an aspect ratio of 3:1 are used for copper electroplating with both direct current (DC) and pulse-reverse current modes, combined with either ultrasonic agitation or mechanical agitation. Experimental results show that blind-vias with small aspect ratio can be completely filled using pulse-reverse current, regardless of the agitation methods. For DC, ultrasonic agitation is superior to mechanical agitation for copper electroplating in filling void-free vias. These results indicate that agitation, though is a secondary control factor to pulse-reverse current, can enhance mass transfer in blind-vias during copper electroplating and can improve the filling capability of copper electroplating.  相似文献   

12.
目前,随着集成电路规模的不断发展,传统的铝互连技术已由铜互连技术取代。铜的超填充主要采用Damascene工艺进行电镀。在电镀液中有机添加剂(包括加速剂、抑制剂和平坦剂)虽然含量很少,但对镀层性能的影响至关重要。本文以Enthone公司的ViaForm系列添加剂为例,研究了不同添加剂浓度组合对脉冲铜镀层性能的影响。  相似文献   

13.
概述了导通孔填充镀铜技术的应用和工艺条件,贯通孔填充和Si贯通电极(TSV)填充等其它的填充镀铜技术和今后的展望。  相似文献   

14.
高厚径比小孔通孔电镀是PCB电镀铜的重要环节。文章将介绍一种在普通高酸低铜电镀液中加入一种吡咯与咪唑的含氮杂环聚合物的通孔电镀铜添加剂,经过通孔电镀和CVS实验结果,证明该电镀液对厚度与孔径比达到10:1的小孔(Φ=0.25 mm)的通孔电镀能力达到百分之八十五以上,具有很好的实用价值。  相似文献   

15.
随着PCB的轻、薄、小及高密互连的发展趋势,电镀铜填孔工艺已得到了广泛的应用,同时也伴随产生一些普通电镀未有之现象,本文主要介绍其中的一种,填孔电镀盲孔切片中孔内分界线的形成原因。  相似文献   

16.
Substrate interconnect technologies for 3-D MEMS packaging   总被引:1,自引:0,他引:1  
We report the development of 3-dimensional silicon substrate interconnect technologies, specifically for reducing the package size of a MOSFET relay. The ability to interconnect multiple chips at different elevations on a single substrate can significantly improve device performance and size. We present the process development of through-hole interconnects fabricated using deep reactive ion etching (DRIE), with an emphasis on achieving positively tapered, smooth sidewalls to ease deposition of a seed layer for subsequent Cu electroplating. Gray-scale technology is integrated on the same substrate to provide smooth inclined surfaces between multiple vertical levels (>100 μm apart), enabling interconnection between the two levels via simple metal evaporation and lithography. The developments discussed for each technique may be used together or independently to address future packaging and integration needs.  相似文献   

17.
The quality of the sputtered copper film, which serves as the seed layer for sequent electroplating, becomes critical when the size of crack on the surface of the sputtered film is close to the feature size of the electroplated copper interconnect. The crack results in void formation in electroplated copper before thermal annealing and this phenomenon limits attainable highest anneal temperature. To solve this problem, the sputtered seed layer was slightly etched before electroplating process and a TaN passivation layer was deposited on the electroplated Cu interconnect before thermal annealing. Those processes not only suppressed void formation during the electroplating and annealing process at 300 °C, but also resulted in lower electrical resistance in the copper interconnects.  相似文献   

18.
本文主介绍了电镀填孔技术,并探讨了DC和PPR电镀填孔技术的优缺点和影响填孔效果的相关因素。  相似文献   

19.
图解电镀铜填孔机理   总被引:1,自引:0,他引:1  
随着PCB的轻、薄、小及高密互连的发展趋势,电镀铜填孔工艺已得到了广泛的应用,本文根据过程监控切片图,简述填孔电镀作用机理,分别介绍了CEAC、CDA电镀铜填孔机理和孔壁铜完整性对电镀铜填孔的影响,以期加深广大PCB业者对盲孔电镀铜填孔工艺的了解。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号