首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 78 毫秒
1.
基于FPGA的数字复接系统帧同步器设计与实现   总被引:6,自引:0,他引:6  
介绍了应用FPGA技术进行帧同步器设计的实现原理、系统框图及设计中需要注意的问题,给出了用VHDL描述的几个模块的源代码。  相似文献   

2.
基于FPGA的帧同步数字复接系统设计   总被引:1,自引:0,他引:1  
论文提出了一种基于FPGA的同步帧数字复接器的设计方法,并详细介绍了该系统的实现方案,仿真结果证明,该方法有效保证了图像数据的完整性,提高了数据交换能力。  相似文献   

3.
多速率码流同步复接方案设计与实现   总被引:4,自引:0,他引:4  
采用正/0/负码速调整方法,设计了一种多速率码流同步复接的帧结构方案,并对其相关性能及复接/分接的实现方法进行了详细介绍。  相似文献   

4.
在点对点卫星通信业务中,通过设计一种独有的多业务复接帧结构,实现将语音、传真、IP数据、视频、异步数据等多种业务通过统一的复接帧在单一的卫星通道中传输,实现将单一卫星通道扩展为多种业务混合传输的综合业务通道。极大的扩展了卫星通信的应用场景,节约了卫星通信资源,具备一定的现实应用和推广意义。  相似文献   

5.
本文主要介绍数字微波帧复接概念、种类、构成及应用,并对异步复接中的正码速调整进行了原理性分析。  相似文献   

6.
数字复接技术在数字通信中占有很重要的位置。本文利用FPGA完成了以太网、语音和异步数据的复接。硬件部分由ALTERA公司的Cyclone FPGA系列中的EP1C6Q240C8芯片实现,软件部分及控制模块由Verilog HDL语言编程实现。  相似文献   

7.
针对IESS308中的中介数据率(IDR)帧结构进行了简单介绍。深入分析了IDR搜帧过程,根据IDR复帧结构的特殊性,提出了“模糊帧码”的概念,这一搜帧技术中的大胆尝试经理论分析与实践证明是行之有效的。从同步性能和工程实现两个方面对比了IDR子复帧同步技术与IDR标准复帧同步技术,充分论证了IDR子复帧同步技术的灵活性、实用性。  相似文献   

8.
复分接技术在数据通信中起着重要的作用。本文介绍一种用软件实现帧同步、复接、分接的技术,此方法实用,灵活,可靠。  相似文献   

9.
帧同步是数字同步复接设备中的重要部分,通过讨论两种常用帧同步方法的工作原理及优缺点。针对使用普遍的置位调整法,说明了其工作原理。采用自上而下的设计方法。在MaxPlusⅡ开发软件上设计实现了帧同步电路。  相似文献   

10.
介绍了复分接中异步FIFO的应用模式包括码速变换、码速调整以及接口适配等应用,结合实际应用中存在的问题,利用FPGA内部的双端口RAM实现了一个通用可控的FIFO存储器并应用到复分接设计中,简化了设计,提高了可靠性。通过工程实践,验证了设计的可行性。  相似文献   

11.
传统数据处理系统主要以SCADA的数据为核心,采用跨平台为数据架构进行处理系统设计,对无共享内存的系统数据处理不准确、效率低,为此提出并设计基于虚拟仪器的数据处理系统。该系统主要分为硬件、软件两部分。硬件主要由虚拟仪器、数字I/O卡、循环数据采集卡、数据调度模块组成;软件部分给出数据处理系统软件实现的流程,最后进行实验分析。实验结果表明,采用改进设计系统对数据进行处理,其运行效率要优于传统系统,且数据处理结果准确度较高,具有一定的优势。  相似文献   

12.
R语言是一种基于统计、运算和绘图的数据处理方式,其能够较为理想地进行大数据处理工作。因此,设计基于R语言的大数据处理平台。当平台的用户请求层向技术层发送大数据处理指令,技术层随即开始工作,其处理结果也将反馈至用户请求层。技术层由大数据管理模块、大数据处理模块和R语言控制模块组成,大数据处理模块的EP1C6Q240C8芯片通过借鉴大型数据库内容,进行大数据的挖掘工作,并将其挖掘结果提供给大数据处理模块进行大数据的筛选、汇总、转换和标准控制。经大数据处理模块处理后的大数据,将通过串口通信电路回传给用户请求层。R语言控制模块为整个平台制订处理标准。软件方面利用R语言的类聚性能设计技术层挖掘功能图和大数据向量化处理代码。实验结果表明,所设计的平台能够对大数据进行高性能的处理。  相似文献   

13.
钟瑜  刘红伟 《电讯技术》2019,59(6):659-666
地面终端站KSA(Ka-band Single Access)高速卫星数据传输接收系统基带数据的处理既要实现基带数据记录存储、实时转发和事后按可控制的帧频转发等业务,又要满足返向高速基带输出的处理时延不大于40 ms实时性需求。针对基带数据的处理业务多样性和实时性之间的矛盾,提出了一种基于CPCI(Compact Peripheral Component Interconnect)结构且满足基带数据的处理应用业务多样性和高实时性的处理架构,实现了一种高速卫星信号基带数据实时处理平台。经搭建测试平台并拷机500 h,该架构下的处理平台能够稳定地实时处理600 Mb/s卫星基带数据的所有业务类型,并在地面终端站KSA卫星信号数据传输系统中得到了工程实践验证。  相似文献   

14.
介绍了光纤通道仲裁环初始化原理,并详细论述了光纤通道仲裁环初始化帧处理流程和基于FP-GA的帧处理的设计与实现.经过时序仿真,验证了帧处理设计的正确性.该设计与实现对光纤通道仲裁环拓扑结构IP核的研制具有典型意义.  相似文献   

15.
根据ITU-TX.86协议的规定,设计了一种EoS系统,实现了IP数据包在基于SDH的骨干光传输网络中的高速传输。针对现有帧处理方案在帧同步时延和时钟抖动方面存在的问题,提出了改进的快速帧同步机制和时钟提取方案。采用廉价的FPGA硬件编程实现,通过电路综合与时序仿真表明,方案在缩短帧同步时延和消除时钟抖动方面具有较好的效果。  相似文献   

16.
为能在数字通信系统的接收端将每帧数据区分开.实现正确译码,提出一种采用FPGA实现帧同步系统的设计方案.同步保护电路的设计提高系统的可靠性,在Quartus II开发软件上用硬件描述语言实现帧同步电路设计,并给出FPGA设计的实验仿真,实验结果表明该电路系统工作正确可靠,满足设计要求.  相似文献   

17.
为能在数字通信系统的接收端将每帧数据区分开,实现正确译码,提出一种采用FPGA实现帧同步系统的设计方案。同步保护电路的设计提高系统的可靠性,在Quartus II开发软件上用硬件描述语言实现帧同步电路设计,并给出FPGA设计的实验仿真,实验结果表明该电路系统工作正确可靠,满足设计要求。  相似文献   

18.
《现代电子技术》2016,(24):66-70
为了降低存储系统的空间开销和抗干扰能力对大数据存储系统进行优化设计,提出一种基于时钟同步与高速模块内部触发的大数据存储优化结构设计方法。采用数据动态增益码调度和编码方法,将存储系统中的大数据送到环形RAM缓冲区,对主控机下载缓冲区的数据作频谱分析,进行大数据存储系统的硬件模块设计,主要有时钟同步电路、复位电路、高速模块内部触发电路、程序加载电路和存储终端接口电路等。软件设计中,利用汇编指令PORTW,PORTR进行串口控制,配置引脚寄存器,执行大数据的写入请求,降低存储开销。仿真实验结果表明,该存储系统具有较好的数据写入和存储性能,执行效率较高,存储开销较小。  相似文献   

19.
提出了一种开放分布式海量数据处理平台的设计方案。该平台以HDFS、Hive和HBase等作为底层数据存储方式,以Map Reduce、Spark和Storm等作为底层数据处理方式,向用户提供了统一的接口,同时使用Kerberous进行权限控制,保证了数据安全性。这种开放式的服务可使用户可在不同平台不同环境下简单方便地完成海量数据处理任务。  相似文献   

20.
为解决师生反映强烈的反复填表问题,某校提出实施电子校务系统一张表工程。文中采用新兴的微服务架构将一张表工程落地为某校的服务中心,变传统的业务导向型管理信息系统为服务导向型的微服务。通过统一数据来源,采取多种数据共享方式抽取基础数据等,真正实现了信息一处填写,处处可用。从服务中心上线至今,各类管理员一共创建有效表单1172张,针对这些表单的受理次数高达55万多次,极大的节省了人力物力财力。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号