首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 31 毫秒
1.
Maxim推出具有9路LVPECL时钟输出和智能动态切换功能的低抖动频率合成器MAX3678。该器件从66.6MHz的低参考时钟输入产生高达333MHz的时钟输出。器件采用低噪声VCO和PLL架构,具有030psRMG超低抖动(12kHz至20MHz)和-60dBc的电源噪声抑制。MAX3678可简化系统时钟设计、提高可靠性,是高端服务器存储和CPU时钟发生器等高速同步应用的理想选择。  相似文献   

2.
数字器件     
MAX3678:频率合成器Maxim推出具有9路LVPECL时钟输出和智能动态切换功能的低抖动频率合成器MAX3678。该器件从66.6MHz的低参考时钟输入产生高达333MHz的时钟输出。器件采用低噪声VCO和PLL架构,具有0.30ps_(RMS)超低抖动(12kHz至20MHz)和-60dBc的电源噪声抑制。MAX3678可简化系统时钟设计、提高可靠性,是高端服务器存储和CPU时钟发生器等高速同步应用的理想选择。  相似文献   

3.
存储器件     
QDR/DDR SRAM赛普拉斯推出采用65nm线宽的Quad Data Rate (QDR)和Double Data Rate(DDR)SRAM器件样品。新推出的72Mbit QDRⅡ、QDRⅡ+、DDRⅡ和DDRⅡ+存储 器采用了赛普拉斯合作伙伴制造商UMC开发的工艺技术。新型SRAM实现了目前市场上最快的550MHz时钟速度,  相似文献   

4.
MAX3678是具有9路LVPECL时钟输出和智能动态切换功能的低抖动频率合成器。该器件从66.6MHz的低参考时钟输入产生高达333MHZ的时钟输出。器件采用低噪声VCO和PLL架构,具有0.30DsRMS超低抖动(12kHZ~20MHz)和-60dBc的电源噪声抑制。  相似文献   

5.
《电子质量》2009,(8):28-28
日前,Maxim推出用于高速网络设备的低抖动时钟发生器MAX3627/MAX3629。MAX3627具有七路LVDS输出和一路INCMOS输出,MAX3629具有五路LVDS输出和三路LVCMOS输出。这两款器件采用低噪声晶体振荡器和PLL架构,能够从25MHz晶体或参考时钟输入产生超低抖动(0.14psRMS)的高频(312.5MHz)时钟信号。  相似文献   

6.
德州仪器日前宣布推出一款时钟乘法器,其集成了三个片上锁相环(PLL)组件,可提供领先的灵活性与性能,将现有解决方案的周期抖动降低了70%。该器件的6个输出中每个输出都可以在电路内或者在操作期间针对300MHz以上的任何时钟频率进行编程。  相似文献   

7.
Maxim推出用于高速系统的带有9路相位对齐LVPECL输出的低抖动频率合成器MAX3671/MAX3673。这两款器件采用低噪声VCO和PLL架构,从62.5MHz参考时钟输入产生高频(312.5MHz)、低抖动(0.3psRMS)时钟信号。这两款器件提供的高性能省去了昂贵的高频振荡器和扇出缓冲器,节省了电路板空间,降低了成本。MAX3671可用于企业交换机和路由器等以太网接口的应用,非常适合需要CPRI参考时钟的无线基站。  相似文献   

8.
传统的PLL(Phase Locked Loop)电路受限于环路参数的选定,其相位噪声与抖动特性已经难以满足大阵列、高精度TDC(Time-to-Digital Converter)的应用需求.本文致力于PLL环路带宽的优化选取,采取TSMC 0.35μm CMOS工艺实现了一款应用于TDC的具有低抖动、低噪声特性的锁相环(Phase Locked Loop,PLL)电路,芯片面积约为0.745mm×0.368mm.实际测试结果表明,在外部信号源输入15.625MHz时钟信号的条件下,PLL输出频率可锁定在250.0007MHz,频率偏差为0.7kHz,输出时钟占空比为51.59%,相位噪声为114.66dBc/Hz@1MHz,均方根抖动为4.3ps,峰峰值抖动为32.2ps.锁相环的相位噪声显著降低,输出时钟的抖动特性明显优化,可满足高精度阵列TDC的应用需要.  相似文献   

9.
IDT公司日前宣布,已推出新的低抖动硅锗(SiGe)声表面(SAW)压控振荡器(VCSO)产品系列。该IDT的M675S02系列是针对低抖动和低相位噪声时钟生成的单频、单输出VCSO,可支持从500MHz至1GHz的基频。与前几代产品相比,新器件可提供更高的频率。低抖动和相位噪声可帮助减少整体误码率(BER),使器件十分适用于锁相环应用、时钟和数据恢复电路,以及其他电信和光纤网络系统中的计时应用。  相似文献   

10.
Silicon Laboratories发表抖动衰减时钟倍频芯片Si5315,进一步扩充任意速率(Any-Rate)精密时钟系列产品。新器件可满足甚至超出1G和10G同步以太网(SyncE)市场对于性能、集成度、频率和抖动的需求。除支持SO-NET/SDH和以太网时钟外,Si5315支持10G线路编码率(Line Encoding Rates)(161。13 MHz)的同步以太网时钟倍频芯片.  相似文献   

11.
《电子与电脑》2009,(1):72-72
Silicon Labs(芯科实验室有限公司)近日发表抖动衰减时钟倍频芯片Si5315,进一步扩充任意速率(Any-Rate)精密时钟系列产品。新器件可满足甚至超出1G和10G同步以太网(SyncE)市场对于性能、集成度、频率和抖动的需求。除支持SONET/SDH和以太网时钟外,Si5315更是业界唯一可支持10G线路编码率(Line Encoding Rates)(161.13MHz)的同步以太网时钟倍频芯片。  相似文献   

12.
《今日电子》2012,(4):67-67
M675S02系列是针对低抖动和低相位噪声时钟生成的单频、单输出VCSO,可支持从500MHz~1GHZ的基频。与前几代产品相比,新器件可提供更高的频率。低抖动和相位噪声可帮助减少整体误码率(BER),使器件十分适用于锁相环应用、时钟和数据恢复电路,以及其他电信和光纤网络系统中的计时应用。  相似文献   

13.
, 《中国集成电路》2012,(12):11-11
AnalogDevices,Inc.最近推出一款具有业界最低抖动特性的RF时钟Ic(射频时钟集成电路)AD9525,适合要求高速数据转换和最佳信噪比(SNR)性能的通信和仪器设备应用。AD9525RF时钟IC在245.76MHz时具有83fs(1kHz至100MHz失调范围)的绝对宽带rms(均方根)抖动,包括外部VCO(压控振荡器)的抖动贡献。  相似文献   

14.
模拟/电源     
《电子产品世界》2009,(10):77-78
Maxim具有亚皮秒级抖动性能的频率合成器 Maxim推出用于高速系统的带有9路相位对齐LVPECL输出的低抖动频率合成器MAX3671/3673.采用低噪声VCO和PLL架构,从62.5MHz参考时钟输入产生高频(312.5MHz)、低抖动(0.3psRMS)时钟信号。MAX3671通过3个四电平控制输入配置.可同时产生两路不同的频率,分别为以太网端口和MAC提供时钟;MAX3673产生CPRI/UMTS参考时钟输出。  相似文献   

15.
ADI推出搭载时钟乘法器的多重服务型自适应四通道时钟转换器AD9554,该器件可以为多种系统提供抖动清除和同步功能,包括同步光纤网络(SONET,SDH)。AD9554功耗仅为940mW,同时还能在430kHz~941MHz的输出范围内产生最多8个输出时钟,与4个2kHz~1GHz外部输入参考时钟同步,其环路带宽低至0.1Hz。4个模数锁相环(ADPLL)可减少外部参考时钟存在的输入抖动或相位噪声。  相似文献   

16.
《中国电子商情》2009,(10):90-90
Silicon Laboratories发表该公司任意速率(Any—Rate)精密时钟系列新产品Si5324,该器件针对专业广播视频应用最佳化,为业界最低抖动、最高集成度的时钟芯片。Si5324以单一时钟芯片取代传统的多器件视频锁相环(PLL)方案,并提供较竞争方案低80%的极佳抖动性能。  相似文献   

17.
Maxim推出用于高速设备的宽频率范围、双输出时钟发生器MAX3674。器件采用低噪声VCO和PLL架构,可由片内晶体振荡器或外部LVCMOS时钟提供的低频参考时钟产生高达1360MHz的5ps RMS低抖动输出时钟。为降低成本,器件提供2路相同或不同频率的差分LVPECL输出,从而省去了一个高频晶体振荡器。此外,I^2C兼容接口可为频率裕量测试精调输出频率,从而极大地降低了系统测试过程的复杂度。MAX3674理想用于以太网交换机/路由器、存储域网络交换机、无线基站通道卡和服务器时钟发生器等高速系统。  相似文献   

18.
《电子设计技术》2005,12(11):28-28
一些应用需要时钟在长期(频率稳定性)和短期(相位噪声和抖动)参数方面都具有良好稳定性,对于这类应用来说,设计者常常需要专用一个晶体振荡器。如果工作频率非标准,这将意味着要进行定制设计,而且需要较长的订货交付时间。0N Semiconductor公司宣称,他们生产的NB4N507A芯片在保持抖动性能的同时可以取代很多这类晶体振荡器。NB4N507A是集成式PLL(锁相环,phase—lock-100p),它可以由低价的参考晶振产生50MHz~200MHz的频率。它的最大RMS抖动值小于10ps,低于其他相关解决方案的一半(据0N的说法)。公司使用完全差分双极技术设计了这个芯片,它能产生占空比为50%±2%的正射极耦合逻辑(PECL,positive emitter-coupled logic)输出,并且达到100ppm(百万分之一)的稳定性。  相似文献   

19.
Silicon Laboratories发布该公司任意速率精密时钟系列新产品Si5324,该器件是专门针对广播视频应用的低抖动、高集成度的时钟芯片。Si5324以单一时钟芯片取代传统的多器件视频锁相环(PLL)方案,并提供较竞争方案低80%的抖动性能。Si5324能自2kHz至710MHz范围间的任一输入频率,生成介于2kHz至1.4GHz间的任一输出频率,这样能简化新一代多重速率视频设备的同步过程,使得Si5324成为需进行同步的视频截取、转换、编辑、显示以及分配设备等视频工作的理想之选。  相似文献   

20.
Maxim推出双输出LVPECL晶体振荡器DS4625,设计用于要求苛刻的通信系统。该器件产生两路100MHz至625MHz范围的高频输出,允许设计人员使用单个器件替换两个分立的振荡器。DS4625采用5mm×3.2mm LCC封装,尺寸比传统方案(5mm×7mm)减小了55%。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号