共查询到20条相似文献,搜索用时 78 毫秒
1.
2.
3.
介绍了以CPLD为核心的数字湿度计的设计方法。采用该方法设计的数字湿度计具有结构简单、外围电路少、抗干扰能力强、功耗小、可靠性高、速度快、反应时间短等优点。 相似文献
4.
5.
6.
以CPLD(复杂可编程逻辑器件)为核心的时间控制器与传统时间控制器相比,具有外围电路少、集成度高、可靠性强等优点。该时间控制器的设计是以VHDL为开发工具,以MAX PLUSⅡ为软件平台,采用模块化设计。该控制器具有数字时钟功能,又有定时器功能,能方便灵活地设置开启时间和关闭时间,在路灯、广告灯箱、霓虹灯等处具有广泛的应用。文中给出了部分模块的VHDL源程序及仿真图。 相似文献
7.
介绍了以复杂可编程逻辑器件CPLD为核心,运用VHDL语言在QuartusII7.2环境下设计的数字密码锁。该电路安全性高、体积小、设计成本较低,具有广泛的应用前景。 相似文献
8.
针对工业现场存在的语音报警问题,介绍了一种基于CPLD的语音报警器的设计方法。该报警器由CPLD器件FLEX10K10和语音芯片ISD1420等通用器件实现。系统根据需要,可以预先在给定的地址段范围内存入提示、报警等语音信息,也可以实时地将现场语音信息存储在给定段地址,根据系统工作情况播放需要的语音段信息。并给出了实现的硬件电路图和相关软件。试验结果证明这些方法是确实可行的。 相似文献
9.
现在分离元件在很多电路设计中还在普遍使用,完成逻辑转换、地址译码、数据锁存等任务,在PLD技术相当成熟的今天,采用PLD代替传统分离元器件,将会极大地减小PCB尺寸,节约成本。对CPLD器件和开发工具进行研究,提出一种单片机与CPLD总线接口方案。运用该方案设计单片机系统实现A/D,D/A,LCD等多种外设的接口,电路简洁,并给出CPLD电路设计方案,总体电路原理图和关键程序代码。 相似文献
10.
11.
12.
论述了基于CPLD的WatchDog设计,该设计实现对主机CPU运行状态的监控,若看门狗电路在规定时间内未收到主机CPU的"喂狗"信号,则输出复位信号复位主机CPU,主机可通过配置专用寄存器设置看门狗"喂狗"时间.由于采用VHDL硬件描述语言,容易使设计与其它逻辑设计集成在一起,达到模块化和可重用的效果. 相似文献
13.
介绍了一种基于CPLD的TMS320LF2407A型DSP在人机接口模块中的应用,以CPLD为桥梁,实现了快速DSP和慢速器件的接口模块设计,并给出了DSP与人机接口模块通过CPLD接口的硬件原理图. 相似文献
14.
基于CPLD的全彩色LED屏设计 总被引:2,自引:2,他引:0
以复杂大规模可编程逻辑器件(CPLD)为核心进行全彩色LED屏的设计,并从原理、功能设计和电路设计3方面进行了详细介绍.采用MAX+PLUS Ⅱ软件进行编译、仿真,测试结果证明系统性能稳定,运行良好. 相似文献
15.
目前高频感应加热电源的输出功率调整主要是通过改变逆变器的输出频率或改变逆变器的输入直流电压方式来实现的,这种方法开关损耗大.该设计采用CPLD实现一种脉冲均匀密度的功率调节式100 kHz串联谐振逆变电源,在逆变桥进行功率调节,弥补了这一缺点.以往脉冲密度调节方式的实现主要通过计数器等模拟电路实现,该设计采用CPLD实现,具有控制电路简单,可靠性高等优点.在此介绍了脉冲均匀调制的原理及其CPLD的设计实现,给出了CPLD程序模块图以及仿真波形和试验结果,证明了本设计的可行性. 相似文献
16.
17.
基于CPLD的LCD显示缓冲驱动器设计 总被引:1,自引:1,他引:1
DSP具有较高的数字信号处理速度,为电机及其他运动控制领域的应用提供了性能优异的设计平台,通常一个完整的控制方案需要利用液晶屏输出显示各种控制参数,这种传统的慢速设备往往与DSP的高速处理能力及实时控制的要求产生矛盾,文章介绍了一种利用复杂可编程逻辑器件CPLD设计的显示缓冲驱动器,解决了DSP芯片的高速运算能力与LCD液晶显示模块显示速度较低这一矛盾的有效方法,同一行字符,通过该缓冲驱动器控制LCD显示比直接用DSP控制LCD显示节省至少9 ms,降低了DSP耗费在LCD上的等待时间,提高了DSP的效率,优化了系统。 相似文献
18.
19.