首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 140 毫秒
1.
一种高速模糊控制器的硬件设计   总被引:3,自引:0,他引:3  
郑启伦  兰斌  赵明  黄贯光 《电子学报》1996,24(2):106-108
本文采用了先进模糊规则算法,提出了一种以MOS-DYL集成电路为基本电路的模糊控制器的设计方法,设计了一种用MOS电流镜的电流型电路和DYL电压型电路互相兼容在一块芯片上高速的模糊逻辑硬件系统。研究结果证明,其速度可达2×107FIPS(每秒模糊逻辑推理次数)。  相似文献   

2.
美国Sandia国家实验室的D.J.Kane等人提出一种测量光脉冲强度和相位的方法。光源发出的光脉冲形成探测脉冲。选通脉冲单元产生可变时间延迟的选通脉冲。选通脉冲和探测脉冲在瞬时响应的非线性介质中合成,形成的信号脉冲与探测脉冲时间削波有函数关系。把信号输入到波长选通器件,输出信号脉冲信息由第一个时间延迟值的信号强度和频率组成。在有效值范围内,改变时间延迟便得到信号强度随频率和  相似文献   

3.
RTD具有双稳和自锁特性,用RTD构成电路可节省大量器件,这一优点在构建多值逻辑电路(MVL RTD)时显得尤为突出。在引用"遏止"概念的基础上介绍了几种典型的MVL RTD电路,包括多幅输入脉冲信号具有选幅功能的文字逻辑门、能提供三个不同电平输出的三态反相器、将一输入斜坡电压信号变成脉冲输出信号的折线量化器等电路;用"遏止"概念分析了异或门电路的工作原理。  相似文献   

4.
高速成像分幅相机通过阴极选通模块控制微光像增强器的光电阴极选通工作可实现ns级的时间分辨率,传统阴极选通模块存在开关速度慢、只有负压输出或正负压不能满幅值输出等问题。本文基于CMOS推挽输出结构和电压电平转移电路,设计实现一种能够使用低边驱动器驱动PMOS和NMOS开关的阴极选通模块,并采用死区时间控制避免上、下管交叉导通。实测验证该电路具有结构简单、性能可靠等优点,实现了ns级上升、下降沿,占空比0~100%可调和满幅值+30~-200 V脉冲输出,十分适合微光像增强器阴极选通使用。  相似文献   

5.
此装置主要用于小型电视(转播)台,它包括简易视音频切换开关和音频稳放两部分,原理见图1。1简易视音频切换开关这是一个四选一切换开关,供选择信号用,其主要电路包括以CD40174为主的切换与指示电路和以CD4052为主的四选一模拟开关。CD40174是一片6D触发器,其中四个触发器用来接收由微动开关K;-K。送来的控制信号并给出相应的指示,另二个触发器和D-D及有关电路构成地址编码,其输出送CD4052之9脚和10脚,以实现通道切换,图中R和C。构成清零电路D;-D。和R,R。,C组成时钟电路。切换过程…  相似文献   

6.
CS-3865C是一种性能优良的电流型PWM控制器,该器件可输出两路PWM控制信号。在开关电源中该器件可实现多路输出独立控制。本文详细介绍了该器件的主要功能和基本工作原理,还介绍了在双路输出升压变换器中的实际应用电路。  相似文献   

7.
线阵CCD检测技术中二值化方法的研究   总被引:16,自引:0,他引:16  
介绍了线阵CCD器件的工作过程及输出信号的特点,针对CCD器件输出信号的二值化问题。讨论了几种不同的输出信号处理方法。选择了合适的信号二值化处理方法,设计出了浮动阈值法的应用电路,而且给出了采用这种电路后,输入输出信号的测试结果,验证了这种方法的正确性。  相似文献   

8.
本文提出了具有较强通用性的尺寸检测用CCD信号处理电路.由于采用了差动放大浮动阈值、缺陷自动排除等技术,使照度变化及器件温漂等影响得到了自动补偿,从而输出精确的二值化信号.本文还提出用Z—80CTC直接处理二值化信号,实现处理电路与微机的中断联系接口.此外利用低速A/D、D/A实现了信号处理电路的程序控制,提高了测量精度,扩大了测量系统的适用范围.  相似文献   

9.
基于开关控制技术提出了一种开关选通电流型FED驱动电路。该驱动电路包括FET开关选通电路、数字视频锁存电路及PWM调制转换电路等部分,开关选通电路每8路构成一组,各组同步工作,既减少了电流源数量又保证了PWM脉冲有较大的占空比,PWM信号最大脉宽可达TH/8。采用本驱动电路使得在一行内只有1/8的像素数同时导通,有效降低了行扫描驱动电路的输出电流和功耗,同时相邻阴极依次导通减弱了极间电容影响,有利于改善PWM调制性能。  相似文献   

10.
该文通过对多β晶体管的开关特性分析,结合其射极输入、射极输出、高速工作等特点设计了三值的双边沿触发器。计算机模拟表明该设计具有正确的逻辑功能和高速工作的特性,它可用于三值DYL电路的设计。  相似文献   

11.
基于电路三要素理论的2-5混值/十值计数器研究   总被引:1,自引:0,他引:1  
通过对2-5混值编码原理、电路三要素理论和N +1值代数理论的分析,定量研究了2-5混值门电路、触发器和带进位/借位的加减法计数器,最后设计了2-5混值/十值译码电路,使计数器输出为十值信号。与以往十值电路的设计方法相比较,此设计方案具有编码效率高、供电电压低等特点。计算机模拟验证了上述理论和依此理论设计的电路的正确性。  相似文献   

12.
基于多值逻辑电路和二值PLA的硬件模糊控制器   总被引:5,自引:0,他引:5  
本文基于多值逻辑电路和二值可编程逻辑阵列,提出一种模糊控制器硬件设计方案。  相似文献   

13.
基于T门的2-5混值/十值加、减运算电路设计   总被引:1,自引:0,他引:1  
本文通过对编码技术的研究,提出采用2-5混值编码方案研究十值运算电路;在电路具体实现过程中,借用T运算,设计2-5混值/十值T门;然后,在此基础上,按真值表直接设计2-5混值/十值全加器和全减器的运算电路.最后用PSPICE模拟验证所设计的电路具有正确的逻辑功能.  相似文献   

14.
Self-checking circuits detect (at least some of) their own faults. We describe self-timed circuits, including combinational logic and sequential machines, which either halt or generate illegal output if they include any single stuck-at faults. The self-timed circuits employ dual rail data encoding to implement ternary logic of 0, 1, andundefined states; the fourth state is used to signal illegal output and is shown to result only from certain circuit faults. The self-timed circuits also employ four-phase signaling according to a well-defined protocol of communications between the circuit and its environment; failures due to certain faults prevent the circuit from communicating properly, thus causing the circuit to halt. We show that any single stuck-at fault falls in either the first or the second category, thus providing complete fault coverage through self checking. No hardware needs to be added to our circuits to achieve the complete self-checking property; further, the circuit is guaranteed to never generate a legal but erroneous output if it contains a fault. Minimal hardware is needed to detect that a circuit has either halted or has generated an illegal output.  相似文献   

15.
模糊控制器专用集成电路的设计与实现   总被引:1,自引:0,他引:1  
袁欣  干萌 《微电子学》1996,26(1):24-28
提出了一种用数字逻辑电路设计模糊控制器的方法。该模糊控制器电路不用CPU,全部算法由数字逻辑电路实现,具有运算速度快的特点,适合于需要高速控制的场合。该模糊控制器电路具有被激活的规则自动生成功能,不需要大规模的RAM或ROM存储模糊规则,电路规模小,易于实现,特别适合于输出控制量为离散值的应用场合。已在一片FPGAXilinx4010PG191-6上实现了该模糊控制器电路,并成功地应用于温控系统。  相似文献   

16.
以三输入判奇电路设计为例,通过对其输出函数表达式的形式变换,分别采用多种门电路及译码器、数据选择器等74系列器件进行电路设计,给出了7种电路实现形式,并分析了各种电路实现的优缺点。此例说明了组合逻辑电路设计的灵活性及电路实现的多样性。所采用的设计方法对其他组合逻辑电路设计具有一定的启发与指导意义。  相似文献   

17.
为了在同一芯片上构造一种高速的模糊逻辑单片系统,本文采用电压型DYL工艺与电流型MOS工艺相结合的方法,设计了9种实现模糊逻辑基本功能的电路,并通过实验证明其可行性。  相似文献   

18.
为了探索多输入时序逻辑电路的简便实现方法,介绍了基于数据选择器和D触发器的多输入时序逻辑电路设计技术。即将D触发器和数据选择器进行组合,用触发器的现态作为数据选择器选择输入变量、数据选择器的输出函数作为触发器的D输入信号,构成既有存储功能又有数据选择功能的多输入端时序网络。由触发器的现态选择输入变量、所选择的输入变量决定触发器的次态转换方向。该方法适合实现互斥多变量时序逻辑电路,且在设计过程中不需要进行函数化简。  相似文献   

19.
王怀荣 《电子与封装》2012,12(6):28-30,46
文中介绍了以我国独创的DYL多元逻辑电路为基础,并配合了申请国家发明专利的高速差动电压模拟开关构成的12位高速DAC转换器。同时解决了以往高速转换器输出阻抗、使用范围受限的缺点。同时对所研制的高速DAC在结构、工艺、修正技术及测试上进行了多方面的研究探讨。  相似文献   

20.
蒲亚芳  许存  曹艳 《电子技术》2014,(1):36-38,32
结合具体的技术指标要求,选用了符合要求的三相交流陀螺电机电源的设计方案,应用数字集成电路芯片和晶体管功率放大电路,设计了一种有稳定输出幅值和频率的电机电源。根据理论设计的电路进行试验,并经后续生产证实,所设计的电路性能稳定,体积小,可靠性高,具有较高实用价值。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号