首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 140 毫秒
1.
马旭 《电子科技》2013,26(1):110-111
以MPC8313E芯片为平台,介绍了一个基于嵌入式Linux操作系统的双口RAM设备驱动。通过该设备驱动搭建Linux服务器,利用缓存技术实时读取FPGA双口RAM数据,最终实现将海量图像数据高速上传至PC端。  相似文献   

2.
双口RAM芯片IDT7132在LonWorks智能节点中的应用   总被引:1,自引:0,他引:1  
在介绍了双口RAM芯片IDT7132的基础上,给出了双口RAM在LonWorks智能节点中的应用方法。使用双口RAM不仅可以通过对双口RAM提供的特殊单元进行读写来产生中断.从而实现交换信息的同步,而且可以有效地解决神经元芯片和ARM芯片双向数据信息交换系统中的速度匹配问题。  相似文献   

3.
基于NIOSⅡ处理器搭建了可编程片上系统,在该系统上通过FPGA实现了多通道ARINC429总线协议.NIOSⅡ处理器通过FIFO实现了与USB总线的通信.通过双口RAM实现了与PCI总线的通信.重点论述了NIOSⅡ处理器系统的硬件和软件设计,双口RAM的地址空间划分.经测试验证了用本方法设计的接口卡能很好地实现多通道ARINC429总线协议.  相似文献   

4.
基于IP核双口RAM的FPGA与DSP EMIF的接口设计   总被引:1,自引:0,他引:1  
王胜奎 《导航》2010,46(2):44-46
给出了TMS320C30DsP通过EMIF接口与FPGA的片内双口RAM模块进行数据通信的一个设计方案。FPGA将处理完的数据给到片内的双口RAM模块,由DSP通过EMIF读双口RAM的内容;反之亦然。以此完成对数据的发送和接收。通过实验测试,该设计方案实现了数据的正确传输。  相似文献   

5.
基于图像处理系统实时性和大数据量冲突的问题,提出了在图像处理系统中使用双口RAM的方法。介绍了双口RAM的功能和特点,以IDT70V09芯片为例给出了图像处理系统中应用双口RAM的系统架构设计、硬件接口设计、系统软件设计以及FPGA和DSP对双口RAM操作软件的详细设计,并针对双口RAM的端口争用问题与解决方法进行了详细讨论,对系统的印制板设计和电路调试提出了建议。最后对图像处理系统进了功能测试,证明了采用双口RAM设计的系统的稳定性和可行性。  相似文献   

6.
刘睿强  景新幸 《电视技术》2006,(Z1):41-42,60
介绍了用FPGA实现对高速ADC芯片的控制电路,实现多通道的数据采集,采集的数据存于双口RAM中,以备后端实现数据的进一步处理.  相似文献   

7.
文章给出了TMS320C6000 DSP通过EMIF接口与FPGA的片内接收模块进行数据通信的一个设计方案,DSP将处理完的数据通过EMIF接口传送到FPGA的片内接收模块双口RAM,双口RAM采用PING-PONG结构的设计。双口RAM完成对数据的接收。通过实验测试,该设计方案实现了数据的正确传输。  相似文献   

8.
为满足无人机三余度飞控计算机高速数据交换的功能需求,本文设计了一种基于双口RAM的内存共享技术方案,实现飞控计算机多个内核之间的数据交叉传输。详细阐述了双口RAM IDT7006的性能和特点,对PC104总线与双口RAM的接口电路设计进行了重点讨论,并对接口控制芯片CPLD进行了仿真,得出的波形符合预期效果。双口RAM的应用,有效地解决了多机数据传输中的速度瓶颈问题。  相似文献   

9.
为了提高PCI总线与AVR单片机之间的数据传输速度,利用双lJ'RAM通过共享的方式实现PCI总线与AVR单片机之间的高速数据交换。利用有限状态机方法将PCI接口芯片局部端逻辑转换为双口RAM读写控制信号和地址数据信号,并通过仿真工具ModelsimSe对接口电路进行了验证,得出的仿真波形符合要求;利用乒乓操作方法实现PCI接口芯片和AVR单片机交替读/写数据存储区,有效提高了PCI总线与AVR单片机之间的数据传输速度。实践证明该设计方法是解决高低速设备的传输瓶颈问题的有效途径。  相似文献   

10.
现代电子技术的快速发展使得大量的数据需要处理与传输,为解决该问题,通过TMS320C6455的EMIF接口实现了DSP与FPGA之间的数据双向快速通信。FPGA通过EMIF接口将内部RAM中的数据传输给DSP进行处理,DSP将处理后的数据结果再通过EMIF接口传送到FPGA的片内接收模块双口RAM并进行存储。EMIF通道实现了对数据的传输,双口RAM完成了对数据的接收。实验结果表明,该设计方案能够实现数据的双向快速正确传输。  相似文献   

11.
为了实现PC机与ARM控制单元之间的高速数据传输,设计了基于CH365的PCI通信接口卡。其中,选用双口RAM作为数据缓存,提高数据传输速率;使用CPLD芯片完成双口RAM和CH365局部总线接口之间的连接。经验证,采用本方法设计的PCI通信卡在实时性、可靠性、传输速度和电路图设计方面都有很大的优势,具有较好的应用前景。  相似文献   

12.
为实现对风场的实时监控,多波束风场位移测量系统对数据采集系统提出了很高的要求。针对实际需求,设计了实现高速数据缓存和传输控制的FPGA芯片,主要包括PLL时钟管理模块、前级FIFO缓冲模块、后级双口RAM存储模块以及FIFO和RAM的读写控制模块等,很好地完成了数据的缓存和异步读取,并且极大简化了A/D芯片接口电路结构和印制电路板设计的复杂性。在开发环境QuartusⅡ6.1中对设计的各个模块分别进行了综合和仿真,仿真结果表明各模块均达到了设计要求。风场位移测量系统成功地对实地风场进行了测量,结果表明高速数据采集系统能够有效地检测出风场中不同距离处的散射回波信号,并据此计算出风速以及风向。  相似文献   

13.
基于USB通信的FPGA高速数据采集系统   总被引:3,自引:0,他引:3  
刘吉  杨德伟  文怀涛  刘超 《现代电子技术》2011,34(10):186-188,192
为了解决高速数据采集以及数据传输问题,设计了基于USB通信的FPGA高速数据采集系统。方案以FPGA为控制核心,实现A/D控制、数据缓存双口RAM和控制CY7C68013A三个功能。系统采用VerilogHDL语言,通过ISE软件编程控制多个AD7356同时进行数据采集,将采集所得数据存入双口RAM,控制CY7C68013A将数据通过USB总线上传到PC机。系统进行实测实验表明,在CY7C68013A设定为16.7Mb/s的传输速率下,系统工作正常。  相似文献   

14.
周学勋 《电子设计工程》2011,19(16):167-169,173
为了提高工业以太网的实时性和确定性,设计出一种基于FPGA的以太网中继器。与传统的以太网中继器相比,该中继器采用FPGA芯片实现数据的处理,具有延时小的特点。该中继器以太网接口部分采用专业的以太网PHY芯片,数据的转发则由FPGA来完成,FPGA程序包括同步检测模块、同步再生模块、双口RAM及中央控制模块等几个模块。实验结果表明,该以太网中继器能兼容IEEE802.3标准以太网设备,与传统的以太网中继器相比,延时要小很多。  相似文献   

15.
余慧  王健 《电子学报》2012,40(2):215-222
本文设计了一种满足FPGA芯片专用定制需求的嵌入式可重配置存储器模块.一共8块,每块容量为18Kbits的同步双口BRAM,可以配置成16K×1bit、8K×2bits、4K×4bits、2K×9bits、1K×18bits、512×36bits六种不同的位宽工作模式;write_first、no_change两种不同的写入模式.多个BRAM还可以通过FPGA中互连电路的级联来实现深度或宽度的扩展.本文重点介绍实现可重配置功能的电路及BRAM嵌入至FPGA中的互连电路.采用SMIC 0.13μm 8层金属CMOS工艺,产生FDP-II芯片的完整版图并成功流片,芯片面积约为4.5mm×4.4mm.运用基于March C+算法的MBIST测试方法,软硬件协同测试,结果表明FDP-II中的BRAM无任何故障,可重配置功能正确,证实了该存储器模块的设计思想.  相似文献   

16.
3G视频手机双CPU间双端口RAM的设计与实现   总被引:2,自引:2,他引:0  
介绍了开发3G移动可视电话系统过程中手机嵌入式系统双CPU结构间双端口RAM通信设计方案。设计采用Cypress公司的双端口静态RAM模块实现Intel PXA270与Qualcomm MSM6280双CPU间高速的数据传输。在低CPU负荷下支持高达7.2Mbit/s数据速率,完全能满足3G手机所要求的可视电话等高速数据业务服务。  相似文献   

17.
前向纠错技术中卷积交织器的FPGA实现   总被引:4,自引:3,他引:1  
介绍了信道编码中所采用的前向纠错编码(FEC)方案中的重要技术——卷积交织器和解交织器的原理,并在此基础上提出了基于FPGA的卷积交织器的设计方案。丈中对卷积交织器设计的关键部分,即读写地址的产生方法进行了详细分析,给出了一种新的地址计算方法,并通过对FPGA内部EAB资源的双口RAM的存储单元的读写操作的合理控制,实现了卷积交织。该设计具有实现简单、占硬件资源少等优点。  相似文献   

18.
总结了目前基于FPGA的NAND Flash芯片数据记录仪常用的坏块处理方法,提出了一种基于FPGA的大容量数据记录仪的坏块管理方案.该方案利用FPGA内部RAM空间建立坏块地址信息存储区,通过坏块查询模块来查询存储区中的坏块信息,来确定当前存储块是否为坏块,若是坏块则跳过,从而避免对坏块的操作,实现了对Flash存储空间的有效管理.该方案只占用FPGA较少的内存资源,在大容量数据记录仪的坏块管理方面具有较大的优势.仿真分析表明,该方案可行,并取得了预期结果.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号