共查询到20条相似文献,搜索用时 93 毫秒
1.
井下数据采集与传输系统采用先进的CPLD器件ispLSI1016实现了接口,解决了井下数据采集与传输系统的高速度,低功耗和小尺寸等 相似文献
2.
3.
2003年全国大学生电子设计竞赛一等奖 低频数字式相位测量仪(C题) 总被引:1,自引:0,他引:1
本设计用单片机以及CPLD实现了低频数字式相位测量仪系统的设计。该系统分为相位检测装置、移相网络以及数字式移相信号发生器DDS三个模块。 相似文献
4.
井下数据采集与传输系统采用先进的CPLD器件ispLSI1016实现了接口,解决了井下数据采集与传输系统的高速度,低功耗和小尺寸等关键问题。 相似文献
5.
基于CPLD的低频数字相位测量仪 总被引:1,自引:0,他引:1
设计了一种基于CPLD(复杂可编程逻辑器件)的低频数字相位测量仪。采用等精度的测量方法,系统可以准确测量出两个相同频率信号的相位差。CPLD部分进行数据采集,完成分频、鉴相、门控、同步、计数、锁存、数据选择等逻辑功能;单片机部分对数据进行处理,完成数据的读取、运算、数据类型转化、循环扫描显示控制等功能,并将待测信号的相位差显示在八段数码管上。 相似文献
6.
基于CPLD的相位差测量仪 总被引:4,自引:0,他引:4
文章针对CPLD的特点 ,在数字相位差测量系统的设计思想上 ,给出了一种用CPLD芯片EPM 712 8SLC84 15实现相位差智能化测量仪的方案。该测量仪只需少量的外围电路 ,可有效测量正弦波、方波、三角波信号的相位差 ,硬件电路简单 ,精度高 ,抗干扰强。 相似文献
7.
高速图像数据采集与处理系统的硬件设计 总被引:2,自引:0,他引:2
一种基于DSP芯片TMS320C5410的高速数据采集与处理系统,能够快速地完成大容量数据获取,系统的核心部件为DSP和可编程逻辑器件CPLD,主要电路包括图像信号视频预处理电路、同步分离电路、A/D转换电路、DSP处理器的I/O接口电路、系统电源电路等,其电路简单、可靠性好、具有一定的通用性。 相似文献
8.
低频数字相位测量仪在工业领域中是经常用到的一般测量工具,主要应用于同频率正弦信号间的相位差的测量显示。本系统采用复杂可编程逻辑器件EP1K1000C208-3作为数据处理及控制核心,由移相网络,信号处理电路,数据采集电路,数据运算电路以及显示电路组成。该系统硬件电路简单,整个设计采用VHDL(超高速硬件描述语言)语言作为系统内部硬件结构的描述手段,在Altera的maxplusⅡ的软件支持下完成。该系统可以对200Hz~20kHz频率范围内的信号进行高频采样处理,并把收集到的数据送入FPGA进行相位差测量运算并送显示电路显示,测相绝对误差不大于±0.5°。本系统充分利用FPGA对数据的高速处理能力,使得系统设计高效,可靠。与传统相位测量仪相比,该系统具有处理速度快、稳定性高、性价比高,易于实现的优点。该系统具有较强的实用价值和良好的工程应用前景。 相似文献
9.
植入式中枢神经恢复系统激励模块及其核心电路设计 总被引:2,自引:0,他引:2
介绍了植入式中枢神经恢复系统的激励模块,提出一种可以用来进行功能电刺激(FES)的电路,该电路同时为Cuff电极和Shaft电极提供了接口.该电路带宽大于10kHz,增益在(20~60)dB可调,可以为10kΩ的负载提供超过1mA的电流.该电路可以适用于Cuff电极和Shaft电极,可以对中枢神经和周围神经实施不同相位的刺激.对该电路进行扩展,可以实现对多通道电极的刺激,并可对不同电极上信号的相位和幅度进行调节. 相似文献
10.
常规数据采集与显示方法是应用CPU或DSP通过软件控制数据采集的模/数转换,这样将会频繁中断系统的运行,从而降低系统的运算速度,数据采集的速度也将受到限制.通过CPLD实现由硬件控制模/数转换和数据显示,最大限度地提高系统的信号采集和处理能力.这里运用VHDL硬件编程语言,通过状态机设计程序,完成A/D转换芯片与可编程逻辑芯片的接口.将A/D转换结果以BCD码形式通过CPLD芯片进行显示,实时观测转换进程,给出了BCD码转换流程图,完成相应电路设计,通过QuartusⅡ软件进行仿真,并在开发系统上成功实现功能验证,提高了系统的运算速度. 相似文献
11.
12.
13.
14.
15.
基于MCU+CPLD的相位差和频率的测量方法研究及实现 总被引:2,自引:0,他引:2
介绍了一种基于复杂可编程逻辑器件CPLD与单片机的相位和频率测量方法,其中单片机完成控制和数据处理.给出了硬件原理图和CPLD设计核心模块,可有效提高测量精度和抗干扰能力. 相似文献
16.
17.
文中介绍了德州仪器最新的ADS8364六通道16位精度模数(AD)芯片的特性和优点,提出了在多路数据的采集过程中要求保持相位同步的多路数据采集卡的性能参数要求,给出了以ADS8364芯片为基础的多路数据采集系统设计方案及其系统构成和原理框架,具体分析了各个接口层次的设计思路和具体实现,介绍了模拟电路接口的器件参数选择、ADS8364芯片的工作模式、ADS8364芯片接口电路的实际连接及用可编程逻辑器件(CPLD)和先入先出(FIFO)实现的工业标准总线(ISA)接口。 相似文献
18.
19.
基于DSP的电力数据采集平台的设计与研究 总被引:1,自引:0,他引:1
介绍了一种用于电力系统的数据采集系统.该系统采用数字信号处理器(DSP)和复杂可编程逻辑器件(CPLD)作为核心芯片,给出了主要部分的电路及其原理、功能,系统中使用CPLD实现基本逻辑,使系统有足够的冗余和灵活性,具有可靠性高、可升级等优点. 相似文献