共查询到17条相似文献,搜索用时 62 毫秒
1.
2.
论述了线阵CCD驱动电路的工作原理和现状,选择基于CPLD驱动线阵CCD工作的方案。采用MAXⅡ器件的EPM240T100C5N为控制核心,以TCD1500C为例,设计了基于CPLD的线阵CCD驱动电路,完成了硬件电路的原理图的设计,并实现了软件调试。通过QuartusⅡ软件平台,对其进行了模拟仿真。实验结果表明,设计... 相似文献
3.
基于FPGA的大面阵CCD高帧频驱动电路设计 总被引:2,自引:2,他引:2
介绍了Dalsa公司的33M像素大面阵CCD的内部结构,着重分析了该款CCD的驱动时序.针对大面阵CCD图像传感器帧频较低的缺点,设计了基于现场可编程逻辑门阵列的驱动电路.改进了CCD芯片的偏置电压电路,提出了4 路同时输出以提高帧频的电路设计方法,最高帧频可达2.7帧/s ,相比单端输出时的0.7帧/s提高了约4倍.选用FPGA作为核心器件,使用VHDL语言设计驱动时序,在ISE和Modelsim环境下对所设计的驱动时序发生器进行仿真实验.实验结果表明,所设计的驱动电路能够满足大面阵CCD高帧频应用. 相似文献
4.
为实现对面阵CCD的驱动,采集实时图像,设计了电源驱动和数据转换系统。系统采用复杂可编程逻辑器件(CPLD)对一款薄型背照式面阵CCD进行驱动。使用Verilog硬件描述语言(HDL)编写CPLD控制模块,控制CCD的信号采集、信号转移和信号传输。根据CCD的数据手册,设计CCD所需的电源,以便对其进行驱动。利用A/D芯片中的相关双采样(CDS)特点,对输出的视频信号进行处理,过滤视频信号中的复位噪声和1/f等低频噪声,提高系统的信噪比。该系统采用CPLD作为核心控制器件,充分利用了CPLD高速并行且"可编程"的特点,和CCD对环境变化的高度敏感,使得信号采集和传输的速率均较快,且输出视频信号稳定。 相似文献
5.
CCD驱动时序电路的设计实现是其应用的关键问题。该文在分析TCD1209D线阵CCD的工作原理和驱动时序等特性的基础上,提出了一种基于CPLD的线阵CCD驱动电路的设计方法,其中选用MAXII系列CPLD作为硬件设计平台,运用VHDL语言设计驱动时序电路。该设计使用ouartusII软件对所设计的驱动程序进行了仿真,仿真与实验结果表明该方案设计可行,电路结构简单,集成度较高,实用性强,并具有一定通用性。 相似文献
6.
7.
基于FPGA的线阵CCD驱动设计 总被引:1,自引:1,他引:0
电荷耦合器件(CCD)作为一种新型的光电器件,被广泛地应用于非接触测量。而CCD驱动设计是CCD应用的关键问题之一。为了克服早期CCD驱动电路体积大,设计周期长,调试困难等缺点,以线阵CCD图像传感器TCD1251UD为例,介绍一种利用可编程逻辑器件FPGA实现积分时间和频率同时可调的线阵CCD驱动方法,使用Verilog语言对驱动电路方案进行了硬件描述,采用QuartusⅡ对所设计的时序进行系统仿真。仿真结果表明,该驱动时序的设计方法是可行的。 相似文献
8.
9.
10.
11.
CCD(电荷耦合器件)作为一种应用广泛的新型半导体光电器件,驱动时序电路的实现是其应用的关键问题。提出了基于CPLD(复杂可编程逻辑器件)实现CCD驱动电路的方法。选用Al-tera公司的MAX7000S系列CPLD作为硬件设计平台,运用VHDL对驱动时序电路进行了描述,并给出了部分程序,采用Altera公司的QUARTUSⅡ软件对所设计的驱动程序进行了仿真,并用数字示波器观察输出波形。测量和仿真的结果证明是可行的。 相似文献
12.
电子倍增CCD驱动电路设计 总被引:1,自引:1,他引:1
提供了一种针对电子倍增CCD(EMCCD)驱动电路的设计方案。通过FPGA编程产生符合EMCCD时序要求的信号波形,采用EL7457高速MOSFET驱动芯片对FPGA输出信号进行电平转换以满足EMCCD驱动电压要求,并由分立的推挽放大电路驱动高电压信号,输出电压20~50 V可调,像素读出频率达5 MHz。实验结果表明,该驱动电路能够使EMCCD正常工作输出有效信号。 相似文献
13.
基于FPGA的面阵CCD驱动及快速显示系统的设计实现 总被引:2,自引:0,他引:2
为了实现面阵CCD传感器采集的数据在TFT液晶屏上的快速显示,提出一种基于现场可编程逻辑门阵列(FPGA)的快速显示系统。利用FPGA构建软核处理器(NiosII),采用专用IC模块AD9929作为CCD驱动与处理芯片,并依据TFT液晶屏和芯片AD9929的接口时序设计驱动电路,利用DMA技术实现采集数据的快速显示。电路的测试结果表明,利用该方法可以把面阵CCD传感器采集的数据快速显示在TFT液晶屏上,在工业现场监视场合具有广泛的实用性。 相似文献
14.
科学级CCD驱动时序对CCD可靠、稳定的运行起着重要作用.针对e2v公司的CCD47-20BI AIMO(advanced inverted mode operation)提出了一种基于FPGA(field programmable gate array)的科学级CCD驱动时序的设计方案.该设计方案以Actel公司的FPGA-APA600为硬件设计平台,在LiberoIDEv9.0开发环境中,使用Verilog语言对驱动时序进行硬件描述,并采用第三方软件ModelSim6.0进行功能仿真.配合Matrox公司的图像采集卡进行图像采集实验,实验结果表明,CCD能正常、稳定地工作,所设计的驱动时序满足CCD47-20 BI AIMO的时序要求.目前,该设计已应用于氧气探测空间外差干涉仪的CCD读出电路,满足工作要求. 相似文献
15.
16.
基于FPGA的平板显示器件驱动电路的设计 总被引:2,自引:7,他引:2
介绍了一种基于FPGA的平板显示器件驱动电路的设计方法。在FPGA内部设计了数字GAMMA校正、时基校正、时钟发生器、锁相环、I2C控制等模块,替代了各个专用集成芯片的功能,用数字技术取代传统模拟技术实现电路各模块,简化了电路;能够完成平板显示器件显示时序及控制方面的要求且控制灵活;能驱动大部分的平板显示器件,通用性好;设计了丰富的扩展信号接口,FPGA外挂SDRAM可应用于更大规模的平板显示驱动,可移植性强。采用高分辨率液晶投影显示屏LCX029CPT来验证所设计的驱动电路,通过电路实现,显示出质量很好的图像。 相似文献
17.
高速长线阵CCD相机主要用于航天推扫系统等高速图像数据的采集。本文以DALSA公司生产的IL-P4线阵CCD为例,研究了一种基于FPGA的高速线阵CCD驱动电路的设计方法,首先,分析了线阵CCD的基本结构和工作原理,并阐述了IL-P4驱动信号的时序要求。在ISE 13.4开发系统上,运用Verilog描述的分频器,设计了基于Xilinx公司的Spartan 3E平台的驱动电路。最后,采用ISIM软件进行仿真,并用示波器测试出FPGA输出的驱动脉冲。仿真和实验结果表明,FPGA输出结果完全符合IL-P4的高速驱动信号时序要求。本研究对长线阵高速CCD驱动电路的设计与实现具有较好的参考价值。 相似文献