首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
IBM一1604计算机是一台全晶体管化的大型数字计算机,每秒钟能执行100,000条指令。这台机器具有如下特性:全路线路都是可插式的;机器的标准化程度相当高,因而便于机器维护。例如整个机器的电源仅采用 20伏及-20伏两种。存贮器用磁心,其容量为32,768个字,由两相的定时系统控制。每相各控制存贮器的一半。存贮器中两个存贮周期可以互相重叠。因此,交替访问这两部份存贮地址时,存取周期可缩到3.2微秒,平均取数在4.8微秒以内可完成。  相似文献   

2.
本文介绍(莫斯科工程物理学院)通用数字计算机的控制器的设计。该控制器同时采用三地址及一地址指令糸统,并考虑到节省设备、操作快速和灵活性等因素。通用数字计算机采用磁鼓存贮器时每秒能执行300条指令。这个速度比采用磁鼓存贮器的“乌拉尔”、M-3两台计算机快得多。该机的操作存贮器原来采用磁鼓,后改用铁氧体磁心。全机器采用寿命很长的7H8型及69型两种电子管构成。主要元件是板—栅耦合的触发器。  相似文献   

3.
PASCAL计算机     
PASCAL 是一台并行的二进制计算机,字长42位,时钟脉冲重复频率为660千周,平均每秒执行6万次操作,能执行定浮点运算。除了磁心存贮器外还有磁鼓、磁带。具有变址与计数的地址修改方式。特殊指令中有计数指令、重复指令、根据上次比较结果的转移指令以及两类连接指令(为了使用子程序与解释程序)。传送指令能在计算过程中同时实现在磁鼓与磁心之间、磁带与磁心之间两个方向的数据交换。  相似文献   

4.
引言 由于伊利阿克Ⅳ计算机操作速度高,指令库大和控制集中,所以使用了一个只读存贮器将指令翻译成控制信号。这些控制信号撒播到并联处理机阵列,逐步控制各处理机的操作。有260条指令,每一条都译成一个微序列(微程序)用于选取只读存贮器。每个微序列由1到69个微步(微指令)组成。 只读存贮器是一个晶体管交点矩阵并且是用分离晶体管配置在大型多层板上。存贮器容量是720字(微步)×280位(控制信号),周期时间是50毫微秒。  相似文献   

5.
一、概述 Am 2910微程序控制器是一个地址序列发生器,用来控制存于微程序存储器内的微指令执行次序。除能顺序存取指令外,还可在4096个微代码字范围内条件转移到任何微指令。后进先出堆栈,提供微子程序返回的连接和循环的能力,有五层微子程序嵌套。还有微指令循环计数控制,其计数容量为4096。在每条微指令期间,微程序控制器从以下四个源中,提供一个12位的地址:(1)微程序地址寄存器(μpc)。通常,它保存的地址,比上一条指令的地址大1;(2)外部直接输入端(D);(3)寄存器-计数器(R)。它保留了以前的微指令期间送入的数据;(4)五层深的  相似文献   

6.
本文叙述了用于控制电子交换系统的一台低成本微程序处理机的内部工作。为了减轻维修难度和进一步提高组装的效率,机器的结构进行了规格化。 已经从数量有限的校验电路和适量的实时消耗得到了高度的并行自校验。所有数据操作设备都是组合的并采用奇偶预测技术来检出所产生的数据的误差。由于处理机的自校验特性,因此可实行具有故障保护的独立操作。 整个机器包括取下条指令在内,都在微程序控制之下。由于指令系统易于修改,因此微程序设计的灵活性可使软件和硬件并行改进。已经设计出一种充分利用存贮器的简单命令结构。外加微指令已被用于并行校验。由于存贮器具有预读能力,因此主存贮器访问时间对微程序周期时间的影响得以消除。 一台实验室样机已于1971年2月作成并开始运行,运算数据表明已满足了设计指标。  相似文献   

7.
不增加字长就能增加系统指令组的指令数。一般地讲,四位长指令字可译成16个指令(即2~4=16)。如果特殊应用要求多于16条指令的话,则要增加字长或者采用下述方法。图1为一个 N×4位的存贮器,存贮器中每4位长指令字共可译成30条指令;它们分成两组,每组15条指令。根据触发器的状态,存贮器中的一个4位长指令字有两个含义。如果触发器清零,则译码器2失效,译码器1有效,从而就可执行第一组的指令。  相似文献   

8.
1.CPU 的功能(1)CPU 和存贮器将用 CPU(Central Processing Unit:中央处理机)可以进行算术运算和逻辑运算等指令,按着处理问题的顺序排列起来的指令序列,叫做程序。存放程序和程序中使用的数据的装置是存贮器。在存贮器的存贮区中,一个一个地分布着若干地址。CPU 把地址送到存贮器,从这个以地址表示的存贮区域中,把指令或者数据取出的操作,叫做“读  相似文献   

9.
<正> 一、交错存放问题在有些单机控制系统中,现场开关量输入或输出的数目(通常叫I/O点数)往往少于16,因此指令字长只要8位(4位操作码和4位I/O地址码)。如果用的是4位宽的存贮器(例如2114),则为了节约存贮器的片数,可以把操作码和I/O地址码交错存放在4位宽的存贮器里,即一条8位长指令占2个单元。同样,也可以把16位长的指令(4位OPC和112位I/O地址码)交错存放在8位宽的相邻2单元内。图1是交错存放的示意。  相似文献   

10.
本文概括地阐述了磁心穿綫机,着重阐述穿一条綫或穿几条綫磁心穿綫机。 在数字、数据处理技术中,主要还是使用磁心元件来存贮信息。这些磁性元件一般都是环形磁心,纵横排列成矩阵。为使存贮器工作就要给出所需的磁场,这就要在许多磁心中穿过载流导体。目前,电流重合法存贮器,每行穿一条y驱动綫,每列穿一条x驱动綫,再  相似文献   

11.
本文描述一个新研制的磁心存贮器的设计及性能。在这个低功率、高速度存贮器的设计中,采用了二维方案以及磁心部分翻转技术。这个存贮器的特点是:电流导引二极管矩阵和均分负载磁开关的综合利用,构成经济且优质的驱动系统。该存贮器的存贮容量为73,728个二进制数位,可靠地执行指令的重复频率高达1.47兆赫。文中还描述了:存贮器的结构、串并联延迟线脉冲分配器、控制脉冲以及实测的性能。  相似文献   

12.
FG-4100是一台并行、二进制、字长为30位的数据处理计算机。对钟脉冲重复频率为1兆赫,平均操作速度为每秒5万次。内存储采用随机存取的磁心存储器,容量可以是4096、8192或16384个字。存取周期为1.3微秒。中央数据处理机连同磁心存储器在内使用的晶体三原管不超过3000只。这台计算机的重要特点是它有程序中断系统。这种系统根据预先指定的优先规则能同时执行16个彼此无关的程序。每一个程序都有属于它自己的6个变址寄存器与程序计数器。机器的其他特点有:1.一个为了控制执行程序内循环的特殊工作方式,按照这种方式工作时无需通常的分枝指令;2.相对地址;3.半字长的乘法与除法指令。这种指令可以在精确度要求较低的情况下提高运算速度;4.用作浮点操作的规格化指令等。  相似文献   

13.
为解决TEC-XP16教学机缺少浮点乘法指令的问题,基于TEC-XP16教学机,提出微程序控制器中32位浮点乘法指令的一种快速的设计方法.为解决人工方式将每条汇编指令转换成一条或多条微指令速度慢且容易出错等问题,提出一种能够根据汇编程序自动生成微程序的方法.为解决手工修改控制器ABEL语言源程序速度慢及容易出错等问题,提出一种能够自动修改控制器的ABEL语言源程序的方法.实验结果表明,所设计的32位浮点乘法指令的功能是正确的,平均只需要1.9 s就能根据汇编程序表自动生成微程序表,平均只需0.7 s就能根据微程序表等自动修改并生成控制器ABEL语言源程序,极大提高了浮点乘法指令的设计速度.该方法也可推广到其他复杂指令的设计上.  相似文献   

14.
美国国际商业机器公司在59年底制成了一个新的高速磁心存贮器(IBM7302型)。现已用于STRETCH、IBM7080、IBM7090等计算机上。存贮器全部采用固体元件,其存取周期为2.18微秒。取数时间为1微秒,存贮容量16,384字,字长72位,共用磁心1,179,648个。  相似文献   

15.
本文概述了DJS-142计算机微程序控制器的设计方案。针对该机指令具有多组操作码和可变指令格式的特点,采用以微程序设计为主、以组合逻辑设计为辅的方案。用ROM器件实现微程序控制存储器。用PLA器件实现微地址编码器。由于充分利用PLA的可编程序寻址方式的特点、借助于适当地选择地址编码和计算机辅助设计手段进行逻辑压缩,使编址器所需的可编程序逻辑阵列(PLA)器件大为减少。因而整个设计显得比较规整、灵活和经济,且具有一定的可扩充性。  相似文献   

16.
本文讨论微程序控制器结构的分类问题,并提出适合于实现模块化微程序设计的结构的设想。首先,提出关于微程序控制器的定义,并根据关于控制存贮器寻址机构的见解,提出关于这些控制器结构的分类。然后,提出所设想的控制存贮器地址产生器的结构,这种结构使得在微程序设计中易于完全实现模块化。  相似文献   

17.
目前铁氧体磁心存贮器是最适于用在并行数字计算机中的高速存贮系统。文中叙述了铁氧体记忆磁心的主要性能和电流重合法磁心存贮器磁心的穿线和访问的方法,并考虑了某些特殊的限制。  相似文献   

18.
引言这里讨论的是一个完全并行的68位二进制加法器。这个加法器有三个输入 A、B,C_(in);两个输出 SUM、C_(out)。它用在一个完全采用晶体管的“可变浮点运算装置”,(floating inde-xed point unit 或 FLIP)中。这个运算装置本身没有磁心贮存器,也没有输入输出设备。它将由一台40位字长的真空管乔治(GEOR-GE)计算机进行控制,并用它的4096字的磁心存贮器。  相似文献   

19.
图1是一个采用磁心作逻辑元件的乘法线路。被乘数存在存贮器的一排磁心里,这排磁心的输出经过一个门送到全加器。部分乘积的和存于存贮器的第二排磁心中,它的输出也送到全加器作为它的第二个输  相似文献   

20.
孙玮 《自动化仪表》1990,11(2):38-39
本刊1988年第8期曾刊登过作者的《单片机软件编程技巧》一文。现再介绍两个编程技巧。一、给单片机增加两个16位的数据指针寄存器 Intel公司的8031单片机仅有一个16位的数据指针寄存器(DPTR)。它的功能是存放16位的地址。但是我们利用8031的"页寻址方式"的特点可以再增加两个16位的数据指针寄存器,从而给软件编程带来极大的方便,介绍如下。 8031在访问外部数据存贮器时,一般是使用16位地址的指令(MOVX@DPTR,A)等等。在访问外部I/O扩展译码时,一般是使用8位地址指令(MOVX@Ri,A)等。注意在此种情况下,8031的P2口SFR的内容在外部存贮器周期期间将保持在P2口引脚上不  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号