首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 62 毫秒
1.
基于FPGA的FIR滤波器的设计   总被引:1,自引:0,他引:1  
本文介绍一种基于FPGA并采用DSPBuilder作为设计工具的FIR滤波器的设计方法。重点分析和比较了三种在DSP-Builder中的滤波器模型建立方法,并采用其中的最佳方案建立了一个高阶的FIR滤波器模型,然后分别对其进行基于DSPBuilder的算法仿真和基于Modelsim的功能仿真。仿真结果有效地验证了此设计方法的正确性和可行性。整个设计流程具有快速性和灵活性的特点。  相似文献   

2.
为了研究滤波器设计及实现方式,用VisualBasic6.0软件研制出了FIR数字滤波器的设计软件。为了验证软件设计滤波器是否正确,给出了设计实例,并将设计的滤波器与matlab软件设计的滤波器进行了比较,结果表明,两种软件设计的结果相同。设计软件可将滤波器直接导出VHDL文件及系数文件,经QuartusIl6.0软件综合后产生的网表文件可直接配置FPGA,实现了FIR数字滤波器的在线设计、在线修改。  相似文献   

3.
用MATLAB设计及FPGA实现FIR滤波器的方法   总被引:5,自引:0,他引:5  
陈雁 《计算机仿真》2003,20(12):144-146
FIR滤波器是一种被广泛应用的基本的数字信号处理部件。针对采用常用的软、硬件方法设计实现FIR滤波器存在的问题,提出采用MATLAB的窗函数方法设计并在FPGA上高效实现严格线性相位FIR滤波器的方案。通过编程调试得到满意的结果。该方法实现FIR滤波器器件体积小、性能可靠、价格低廉、设计周期短,可作为高速数字滤波设计的较好方案。  相似文献   

4.
通过一个8阶插值FIR数字滤波器的设计,介绍了利用改进的多相技术提高插值FIR滤波器处理速度的设计方法.经验证该方法得到的滤波器比普通方法设计的滤波器速度提高了近50%.  相似文献   

5.
FIR数字滤波器的FPGA实现   总被引:4,自引:0,他引:4  
介绍了FIR数字滤波器FPGA的实现方法,阐述了FIR滤波器的线性相位特点和结构原理,并依据这些原理,对FIR卷积运算算法的VHDL的实现进行了探讨。  相似文献   

6.
基于DSP的FIR数字滤波器设计与实现   总被引:5,自引:0,他引:5  
分析了FIR数字滤波器的基本原理,在MATLAB环境下利用窗函数设计FIR低通滤波器,实现了FIR低通滤波器的设计仿真.将设计的符合要求的滤波器在TI公司DSP TMS320LF2407A上实现.通过实验结果表明FIR滤波器准确度高、稳定性好,可以有效的滤除干扰信号,设计结果满足性能指标要求.  相似文献   

7.
FIR滤波器的高速实现   总被引:2,自引:0,他引:2  
介绍了一种实现FIR滤波器高速运算的有效方法。该方法在传统的滤波嚣系数奇偶对称性的基础上,根据系数经System View软件量化后成比例的特点,利用加法运算采简化卷积中大量繁琐耗时的乘法运算;同时推导出奇偶对称性的运算规律并给出详细运算步骤和计算公式。最后给出该算法分别与仅利用系数对称性、直接卷积两方法相比较的加速比。仿真结果表明,文中所采取的优化措施能够提高信号处理速度。  相似文献   

8.
以FPGA为硬件平台,利用FPGA的DSP开发工具DSP Builder对数字滤波器进行建模设计及系统模型仿真,生成VHDL工程文件,编制相应顶层文件,使其符合滤波器硬件系统。利用QuartusⅡ对项目进行综合、编译和调试,生成原理图模块和RTL电路图。通过对5 kHz方波信号进行仿真滤波,并将VHDL下载到硬件系统中进行硬件实现,有效地提取到5 kHz的正弦信号。实验结果表明,该设计很好地达到了FIR滤波器的性能,为数字滤波器的设计与实现提供了新的途径和方法。  相似文献   

9.
10.
针对激光遥感信号高速高精度的要求,利用FPGA的多任务、高速并行性设计系统进行滤波。考虑到激光光电传感器设计的滤波器会有很大的信号衰减,且具有精度要求高的特点,提出了基于 FPGA内部基本逻辑单元、乘法器、存储器,经过乘法分解和时序设计,实现具有可移植性的图像高速分辨的方法。系统采用FPGA设计平台,并用Verilog语言设计程序。试验结果验证,该滤波器对激光遥感信号具有高速、精确滤波功能,同时表明利用低端FPGA设计激光滤波器必将成为未来发展趋势。  相似文献   

11.
基于FPGA的SAR预处理器中FIR滤波器的实现   总被引:2,自引:1,他引:2       下载免费PDF全文
针对合成孔径雷达(SAR)预处理器的技术要求,提出了一种采用现场可编程门阵列器件FPGA并利用窗函数法实现线性FIR数字滤波器硬件电路的设计方案,并以一个16阶低通FIR数字滤波器电路的实现为例说明了利用Xilinx公司的Virtex-E系列芯片的设计过程。对于耗时且占资源的乘累加运算,我们给出了将乘累加运算转化为查表的分布式算法(DA算法)。设计的电路通过软件程序进行了验证和硬件仿真,结果表明电路工作正确可靠,能满足设计要求。  相似文献   

12.
随着数字技术的发展,数字滤波器的功能越来越受到人们的注意和广泛应用,它有精度高、灵活性大等突出特点.FIR数字滤波具有稳定性高,严格的线性相位,能用FFT算法实现等特点.通过FPGA实现FIR数字滤波具有实时性高、处理速度快、精度高的特点.文章先通过MatIab DSP Builder设计出FIR滤波器模型,然后利用Simulink进行模型仿真.再用ModelSim进行功能仿真,最后用Quartus Ⅱ进行时序仿真.仿真结束后下载到选定的FPGA上,在FGPA上实现FIR数字滤波.  相似文献   

13.
在数字系统设计领域,对带宽的需求在不断增长,数据的并行传输已经成为高速数据传输的瓶颈,新一代高速串行总线技术如PCI Express、USB3.0、SATA等技术日臻成熟,而高速收发器是实现串行高速数据传输系统的重要组成部分.解析高速收发器的基本结构、工作原理,分析了总体设计、各模块的详细设计以及在FPGA中的集成,并进行了仿真和验证,研究表明采用高速收发器可以实现FPGA串并转换数据的功能.  相似文献   

14.
对于在数字信号处理,以专用DSP芯片设计有限长单位冲激响应(FIR)滤波器速度较慢的情况,提出一种基于分布式算法(DA)和现场可编程门阵列(FPGA)实现滤波器的优秀办法,并以一个16阶FIR滤波器在ACTEL公司的ProASIC3 A3P250芯片上实现为例说明了设计过程,实验结论表明:电路工作正常,数据实现满足设计要求.  相似文献   

15.
FIR滤波器的FPGA实现及其仿真研究   总被引:4,自引:11,他引:4  
本文提出了一种采用现场可编程门阵列器件FPGA实现FIR字滤波器硬件电路的方案,该方案基于只读存储器ROM查找表的分布式算法。并以一个十六阶低通FIR数字滤波电路在ALTERA公司的CYCLONE系列FPGA芯片上的实现为例说明了设计过程。所设计电路通过软件验证和硬件仿真,结果表明电路工作正确可靠,满足设计要求,性能优于用DSP和传统方法实现的FIR滤波器。  相似文献   

16.
针对合成孔径雷达(SAR)预处理器的技术要求,提出了一种采用现场可编程门阵列器件FPGA并利用窗函数法实现线性FIR数字滤波器硬件电路的设计方案,并以一个16阶低通FIR数字滤波器电路的实现为例说明了利用Xilinx公司的Virtex-E系列芯片的设计过程。对于耗时且占资源的乘累加运算,我们给出了将乘累加运算转化为查表的分布式算法(DA算法)。设计的电路通过软件程序进行了验证和硬件仿真,结果表明电路工作正确可靠,能满足设计要求。  相似文献   

17.
在DDC工作原理的基础上,对其结构进行了模块化设计,在包括了多速率信号处理的同时,提出采用NDA(None-Data-Aided,非辅助数据)频偏估计算法的载波恢复改进DDC系统。在详细描述各模块的方案设计后,通过使用System Generator,完成改进后DDC系统在FRS(Family Radio Service,家庭无线电服务)中的应用仿真,验证了NDA频偏估计算法的正确性和可行性,表明了该系统在软件无线电接收机中的适用性。  相似文献   

18.
胡斌  殷瑞祥 《微处理机》2010,31(2):10-12,15
针对传统中值滤波算法排序量大的缺点,详细研究了一种改进的中值滤波算法,对一个n×n的滤波窗口,先对每一列升排序,再对每一行升排序,最后取对角线上像素中值作为滤波结果.用Verilog硬件描述语言实现改进的中值滤波算法,并在Modelsim6.5a中通过时序仿真,最终在Altera DE2开发板上验证和实现.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号